完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標簽 > ip核
IP就是知識產(chǎn)權(quán)核或知識產(chǎn)權(quán)模塊的意思,在EDA技術(shù)開發(fā)中具有十分重要的地位。美國著名的Dataquest咨詢公司將半導(dǎo)體產(chǎn)業(yè)的IP定義為“用于ASIC或FPGA中的預(yù)先設(shè)計好的電路功能模塊”。
文章:248個 瀏覽:51664次 帖子:250個
鋯石FPGA A4_Nano開發(fā)板視頻:PS/2外設(shè)IP核的定制
PS/2接口是輸入裝置接口,而不是傳輸接口。所以PS2口根本沒有傳輸速率的概念,只有掃描速率。在Windows環(huán)境下,ps/2鼠標的采樣率默認為60次/...
鋯石FPGA A4_Nano開發(fā)板視頻:紅外IP核的定制
根據(jù)IP使用的劃分,IP建立者可按下列三種形式設(shè)計IP:可再用、可重定目標以及可配置??稍儆肐P是著眼于按各種再使用標準定義的格式和快速集成的要求而建立...
鋯石FPGA A4_Nano開發(fā)板視頻:DA外設(shè)IP核制作
IP主要分為軟IP、固IP和硬IP。軟IP是用Verilog/VHDL等硬件描述語言描述的功能塊,但是并不涉及用什么具體電路元件實現(xiàn)這些功能。固IP是完...
基于Xilinx Spartan II系列FPGA器件實現(xiàn)IP核的設(shè)計
精簡指令集計算機RISC(Reduced Instruction Set Computer)是針對復(fù)雜指令集計算機CISC(Complex Instru...
基于ZYNQ FPGA與PC的IP設(shè)計與驗證方案(7)
Zynq-7000系列的可編程結(jié)構(gòu)經(jīng)定制可以最大化系統(tǒng)級性能,滿足特定應(yīng)用的各種需求。該套件提供了包括開發(fā)工具、AMB4AXI4即插即用IP核和總線功能...
基于LEON3開源軟核處理器的動態(tài)圖像邊緣檢測SoC設(shè)計
邊緣檢測是圖像處理和計算機視覺中的基本問題,邊緣檢測的目的是標識數(shù)字圖像中亮度變化明顯的點。邊緣檢測是圖像處理和計算機視覺中,尤其是特征提取中的一個研究...
基于處理器實現(xiàn)USB 0TG控制器芯片的IP核應(yīng)用設(shè)計
OTGl.Oa補充規(guī)范對USB2.O進行的最重要擴展是其更具節(jié)能性、電源管理,并允許設(shè)備以主機和外設(shè)2種形式工作。OTG有兩種設(shè)備類型:兩用 OTG設(shè)備...
基于現(xiàn)場可編程門陣列技術(shù)和EDA技術(shù)實現(xiàn)IP核的設(shè)計方案
在EDA軟件的處理流程中,EDA軟件必須能夠正確解析設(shè)計,才能完成處理,因此設(shè)計本身對于EDA軟件是公開的。這里假定EDA軟件是可信的。具有IP核保護機...
基于片上可編程系統(tǒng)解決方案實現(xiàn)視頻編解碼IP核的設(shè)計
SOPC是Altera公司提出的片上可編程系統(tǒng)解決方案,它將CPU、存儲器、I/O接口、DSP模塊以及鎖相環(huán)的系統(tǒng)設(shè)計所必需的模塊集成到一塊FPGA上,...
在測控系統(tǒng)中用IP核實現(xiàn)D/A轉(zhuǎn)換
摘要:采用數(shù)字化技術(shù)、在測控系統(tǒng)中用IP核實現(xiàn)D/A轉(zhuǎn)換,并且在1片可編程邏輯器件中實現(xiàn)。它不受溫度的影響,既可保持高分辨率,又可降低對電路精度和穩(wěn)
目前過兩個關(guān)鍵因素影響網(wǎng)絡(luò)協(xié)議棧的開發(fā),一是性能和效率,二是開發(fā)調(diào)試方便。傳統(tǒng)的操作系統(tǒng)一般只能顧及其中的一個方面。例如在Linux、FreeBSD中,...
使用Altera CycloneIIEP2C35評估板實現(xiàn)UPFC控制器IP核的設(shè)計
UPFC控制器的IP主要用來輸出3路相位分別相差2π/3的正弦波形數(shù)據(jù)和3路相位分別相差2π/3的三角載波波形數(shù)據(jù)。由于UPFC控制系統(tǒng)采用SPWM調(diào)制...
摘 要: 根據(jù)單片機I2C串行擴展的特點,在EDA軟件MaxplusII的環(huán)境下,利用AHDL語言,建立IP核。此設(shè)計利用狀態(tài)機實現(xiàn),在給出設(shè)計的同時詳...
PicoBlaze處理器IP Core的原理與應(yīng)用
PicoBlaze處理器IP Core的原理與應(yīng)用 詳細分析8位微處理器IP core PicoBlaze的結(jié)構(gòu)、原理與設(shè)計方案;介紹PicoBlaz...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |