亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

臺積電:未來十年的CMOS器件技術(shù)

半導(dǎo)體設(shè)備與材料 ? 來源:半導(dǎo)體行業(yè)觀察 ? 2023-01-04 15:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在 2021 年 6 月的 VLSI 技術(shù)和電路研討會上,舉辦了一個關(guān)于“面向 2nm-CMOS 和新興存儲器的先進工藝和器件技術(shù)”的短期課程。在本文中,我將回顧前兩個介紹前沿邏輯器件的演講。這兩個演示文稿是互補的,并提供了對邏輯技術(shù)可能發(fā)展的出色概述。

臺積電:未來十年的 CMOS 器件技術(shù)

平面 MOSFET 的柵極長度 (Gate length:Lg) 縮放限制在大約 25nm,因為單表面柵極(single surface gate)對亞表面泄漏( sub surface leakage)的控制很差。

添加更多的柵極(例如在 FinFET 中),將使其中的溝道被限制在三個柵極之間,從而能夠?qū)?Lg 縮放到溝道厚度的大約 2.5 倍。FinFET 已經(jīng)從英特爾最初采用的高度傾斜鰭壁(highly sloped fin walls )的 22 納米發(fā)展到今天更加垂直的壁(vertical walls)和臺積電為其 5 納米工藝實施的高遷移率溝道 FinFET。

更高的鰭會增加有效溝道寬度 (effective channel width:Weff),Weff = 2Fh + Fth,其中 Fh 是鰭(Fin)高度,F(xiàn)th 是鰭(Fin)厚度。增加 Weff 會增加重載電路(heavily loaded circuits)的驅(qū)動電流,但過高的鰭會浪費有源功率(active power)。直而薄的鰭片有利于短溝道效應(yīng)(short channel effects),但 Fw 受到遷移率降低和閾值電壓可變性(threshold voltage variability)增加的限制。在他們的 5nm 技術(shù)中實施高遷移率溝道(作者指出,用于 pFET 鰭片的 SiGe)使 TSMC 的驅(qū)動電流提高了約 18%。

隨著器件按比例縮小,寄生電阻電容又將成為一個新問題。CPP(Contacted Poly Pitch)決定標(biāo)準(zhǔn)cell寬度(見圖 1),它是由 Lg、接觸寬度 (Contact Width :Wc) 和墊片厚度 ( Spacer Thickness:Tsp) 組成,CPP = Lg + Wc + 2Tsp。減少 Wc 會增加寄生電阻,除非進行工藝改進以改善接觸,而減少 tsp 會增加寄生電容,除非使用較慢的介電常數(shù)間隔物。

bcf686be-8bff-11ed-bfe3-dac502259ad0.jpg

圖 1. 標(biāo)準(zhǔn)cell大小。

隨著標(biāo)準(zhǔn)cell高度的降低,每個器件的鰭片數(shù)量必須減少(鰭片減少),見圖 2。

bd0c5cd2-8bff-11ed-bfe3-dac502259ad0.jpg

圖 2. 鰭減少。

Fin depopulation 減少了單元尺寸,增加了邏輯密度并提供了更高的速度和更低的功率,但它確實降低了驅(qū)動電流。

從 FinFET 過渡到堆疊的水平納米片 (stacked Horizontal Nanosheets:HNS),通過改變片寬(sheet width:見圖 3)和通過堆疊更多片來增加 Weff 的能力來提高靈活性。

bd4f9a7e-8bff-11ed-bfe3-dac502259ad0.jpg

圖 3. 靈活的片寬。

添加sheets與 Weff 相加,Wee = N*2(W+H),其中 N 為sheets的數(shù)量,W 為sheets的寬度,H 為sheets的高度(厚度)。最終,sheets的數(shù)量受到底部sheets性能的限制。sheets之間的間距隨著寄生電阻和電容的減小而降低,但必須足夠大以使柵極金屬(gate metals)和電介質(zhì)(dielectric)進入間隙(gap)。在 HNS 堆棧下方有一個底部寄生臺面器件( bottom parasitic mesa device),可以通過注入或介電層進行控制。

在 FinFET 中,nFET 電子遷移率高于 pFET 空穴遷移率。在 HNS 中,遷移率更加不平衡,電子遷移率更高,空穴遷移率更低??梢酝ㄟ^用 SiGe 包覆溝道(cladding the channel )或使用應(yīng)變松弛緩沖器( Strain Relaxed Buffer)來提高空穴遷移率,但這兩種技術(shù)都會增加工藝復(fù)雜性。

Imec 引入了一個稱為 Forksheet (FS) 的概念,其中在 nFET 和 pFET 之間放置了一個介電層,從而減少了 np 間距,從而形成了更緊湊的標(biāo)準(zhǔn)單元,見圖 4。

bd77a4b0-8bff-11ed-bfe3-dac502259ad0.jpg

圖 4.Forksheet

除了具有 FS 的 HNS,還有CFET(Complementary FET ),后者堆疊 nFET 和 pFET,從而無需水平 np 間距。

bd9735b4-8bff-11ed-bfe3-dac502259ad0.jpg

圖 5. CFET。

CFET 選項包括單片集成(monolithic integration),其中的 nFET 和 pFET 器件都制造在同一晶圓上。此外還有順序集成(equential integration),其中的 nFET 和 pFET 制造在單獨的晶圓上,然后結(jié)合在一起,這兩種選擇都有多個挑戰(zhàn)仍在研究中。

除了 CFET,演講者還談到了將晶體管集成到后端 (Back End Of Line:BEOL) 互連中的 3D 集成。這些選項需要具有多晶硅溝道(polysilicon channels )或氧化物半導(dǎo)體的低溫晶體管,這會帶來各種性能和集成挑戰(zhàn)。

在前端 (Front End Of Line:FEOL) 中,正在探索 CFET 之外的選項,例如高遷移率材料、隧道 FET (Tunnel FETs:TFET)、負(fù)電容 FET (Negative Capacitance FETs:NCFET)、低溫 CMOS (Cryogenic CMOS)和低維材料(dimensional materials)。

低維材料采用納米管或二維材料的形式,這些材料提供比 HNS 更短的 Lg 和更低的功率,但仍處于早期研究階段。低維材料也適用于 HNS/CFET 方法,可選擇堆疊許多層。

IMEC:HNS/FS/CFET 選項

隨著 FinFET 達到極限,鰭變得越來越高、越來越薄、越來越近。鰭片數(shù)量減少正在降低驅(qū)動電流并增加可變性,見圖 6。

bdbcadf8-8bff-11ed-bfe3-dac502259ad0.jpg

圖 6. FinFET 縮放。

當(dāng)今最先進的技術(shù)是每個設(shè)備有 2 個鰭片的 6 軌單元(track cell)。轉(zhuǎn)向單鰭和更窄的 np 間距將需要新的器件架構(gòu)來提高性能,見圖 7。

bdd3d884-8bff-11ed-bfe3-dac502259ad0.jpg

圖 7. 6 軌單元

為了繼續(xù) CMOS 縮放,我們需要從 FinFET sot HNS 過渡到具有 FS 和 CFET 的 HNS,見圖 8。

bdf7dac2-8bff-11ed-bfe3-dac502259ad0.jpg

圖 8. 用于 CMOS 縮放的納米片架構(gòu)。

從 FinFET 過渡到 HNS 提供了幾個優(yōu)勢,大的 Weff,改進的短溝道效應(yīng),這意味著更短的 Lg 和更好的設(shè)計靈活性,因為能夠改變片寬,見圖 9。

be1c20bc-8bff-11ed-bfe3-dac502259ad0.jpg

圖 9. 從FinFET 到 HNS。

演講者繼續(xù)詳細介紹 HNS 處理以及一些挑戰(zhàn)和可能的解決方案。除了四個主要模塊外,HNS 工藝與 FinFET 工藝非常相似,見圖 10。

be3f1d60-8bff-11ed-bfe3-dac502259ad0.jpg

圖 10. HNS 工藝流程。

盡管 HNS 流程類似于 FinFET 流程,但不同的關(guān)鍵模塊很困難。釋放蝕刻和實現(xiàn)多個閾值電壓特別困難。關(guān)于 HNS 所需的流程模塊更改的細節(jié),有很多很好的信息,這超出了像這樣的評論文章的范圍。沒有明確討論的一件事是,為了將 HNS 工藝擴展到 5 軌單元,需要埋入式電源軌 (Buried Power Rails:BPR),這是另一個仍在開發(fā)中的困難工藝模塊。

正如在之前的演示中所見,F(xiàn)S 可以實現(xiàn) HNS 的進一步擴展。圖 11 展示了介電壁如何微縮( dielectric wall) HNS 單元的更詳細視圖。

be59ca98-8bff-11ed-bfe3-dac502259ad0.jpg

圖 11. 水平 Nanosheet/Forksheet 架構(gòu)比較。

FS 工藝需要插入介電壁以減小 np 間距,圖 12 說明了工藝流程。

be87da46-8bff-11ed-bfe3-dac502259ad0.jpg

圖 12. Forksheet 流程。

除了 FS,CFET 通過堆疊器件提供零水平 np 間距。圖 13. 說明了 CFET 概念。

beb9141c-8bff-11ed-bfe3-dac502259ad0.jpg

圖 13. CFET 概念。

CFET 對于 SRAM 縮放特別有趣。SRAM 縮放已經(jīng)放緩并且跟不上邏輯縮放。CFET 提供了將 SRAM 縮放恢復(fù)到歷史趨勢的潛力,見圖 14。

bedf21e8-8bff-11ed-bfe3-dac502259ad0.jpg

圖 14. 使用 CFET 進行 SRAM 縮放。

如前所述,有兩種 CFET 制造方法,單片和順序。圖 15 對比了這兩種方法的優(yōu)缺點。

bf0e46f8-8bff-11ed-bfe3-dac502259ad0.jpg

圖 15. CFET 制造選項。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6107

    瀏覽量

    241220
  • MOSFET
    +關(guān)注

    關(guān)注

    150

    文章

    9229

    瀏覽量

    227743
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5782

    瀏覽量

    174079

原文標(biāo)題:臺積電2nm GAA工藝

文章出處:【微信號:半導(dǎo)體設(shè)備與材料,微信公眾號:半導(dǎo)體設(shè)備與材料】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    證實,南京廠被撤銷豁免資格!

    撤銷了過去向南京工廠輸送受美國出口管制的半導(dǎo)體設(shè)備等的豁免權(quán),意味著未來供應(yīng)商向南京
    的頭像 發(fā)表于 09-04 07:32 ?8871次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>證實,南京廠被撤銷豁免資格!

    十年·NDI在中國|影像志:見證視頻IP化的成長與未來

    十年前,NDI改變了世界;十年后,千視與NDI攜手,共同定義未來!《十年·NDI在中國紀(jì)錄片》從一個瘋狂的愿景開始NDI的誕生,源于一個看似瘋狂卻極具遠見的構(gòu)想。它的創(chuàng)造者堅信:隨著視
    的頭像 發(fā)表于 10-22 10:43 ?301次閱讀
    <b class='flag-5'>十年</b>·NDI在中國|影像志:見證視頻IP化的成長與<b class='flag-5'>未來</b>

    官宣退場!未來逐步撤離氮化鎵市場

    7月3日,氮化鎵(GaN)制造商納微半導(dǎo)體(Navitas)宣布,其650V元件產(chǎn)品將在未來1到2內(nèi),從當(dāng)前供應(yīng)商(TSMC)逐步過
    的頭像 發(fā)表于 07-04 16:12 ?494次閱讀

    西門子與合作推動半導(dǎo)體設(shè)計與集成創(chuàng)新 包括N3P N3C A14技術(shù)

    西門子和在現(xiàn)有 N3P 設(shè)計解決方案的基礎(chǔ)上,進一步推進針對臺 N3C 技術(shù)的工具認(rèn)證
    發(fā)表于 05-07 11:37 ?999次閱讀

    披露:在美國大虧 在大陸大賺 在美投資虧400億

    根據(jù)公布的2024股東會年報數(shù)據(jù)顯示,
    的頭像 發(fā)表于 04-22 14:47 ?787次閱讀

    加速美國先進制程落地

    進制程技術(shù)方面一直處于行業(yè)領(lǐng)先地位,此次在美國建設(shè)第三廠,無疑將加速其先進制程技術(shù)在當(dāng)?shù)氐穆涞?。魏哲家透露,按?b class='flag-5'>臺后續(xù)增建新廠只需十八個
    的頭像 發(fā)表于 02-14 09:58 ?758次閱讀

    CoWoS產(chǎn)能未來穩(wěn)健增長

    盡管全球政治經(jīng)濟形勢充滿不確定性,半導(dǎo)體業(yè)內(nèi)人士仍對臺未來的先進封裝擴張戰(zhàn)略保持樂觀態(tài)度,特別是其CoWoS(Chip-on-Wafer-on-Substrate)封裝
    的頭像 發(fā)表于 02-08 15:47 ?740次閱讀

    回應(yīng)CoWoS砍單市場傳聞

    報展示了在半導(dǎo)體制造領(lǐng)域的強勁實力和穩(wěn)健的市場表現(xiàn)。 然而,在臺發(fā)布財報之際,市場上傳出了有關(guān)英偉達可能減少采用
    的頭像 發(fā)表于 01-17 13:54 ?685次閱讀

    2024財報亮眼,第四季度營收大幅增長

    近日發(fā)布了截至202412月31日的第四季度及全年財務(wù)數(shù)據(jù),表現(xiàn)分亮眼。 在第四季度,
    的頭像 發(fā)表于 01-17 10:11 ?824次閱讀

    202412月營收增長穩(wěn)健,英偉達或成未來最大客戶

    近日發(fā)布了其202412月份的營收報告,數(shù)據(jù)顯示公司當(dāng)月合并營收約為2781.63億新臺幣,環(huán)比增長0.8%,同比大幅增長57.8%。這一亮眼表現(xiàn)彰顯了
    的頭像 發(fā)表于 01-13 10:16 ?1160次閱讀

    2025起調(diào)整工藝定價策略

    近日,據(jù)臺灣媒體報道,隨著AI領(lǐng)域?qū)ο冗M制程與封裝產(chǎn)能的需求日益旺盛,計劃從20251月起,針對其3nm、5nm以及先進的CoWoS封裝工藝進行價格調(diào)整。 具體而言,
    的頭像 發(fā)表于 12-31 14:40 ?1201次閱讀

    熊本工廠正式量產(chǎn)

    了重要一步。據(jù)悉,該工廠將生產(chǎn)日本國內(nèi)最先進的12-28納米制程邏輯芯片,供應(yīng)給索尼等客戶。這一制程技術(shù)在當(dāng)前半導(dǎo)體市場中具有廣泛的應(yīng)用前景,對于提升日本半導(dǎo)體產(chǎn)業(yè)的競爭力具有重要意義。
    的頭像 發(fā)表于 12-30 10:19 ?714次閱讀

    CoWoS封裝A1技術(shù)介紹

    進步,先進封裝行業(yè)的未來非?;钴S。簡要回顧一下,目前有四大類先進封裝。 3D = 有源硅堆疊在有源硅上——最著名的形式是利用的 SoIC CoW 的 AMD 3D V-Cache
    的頭像 發(fā)表于 12-21 15:33 ?3907次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>CoWoS封裝A1<b class='flag-5'>技術(shù)</b>介紹

    羅姆、就車載氮化鎵 GaN 功率器件達成戰(zhàn)略合作伙伴關(guān)系

    12 月 12 日消息,日本半導(dǎo)體制造商羅姆 ROHM 當(dāng)?shù)貢r間本月 10 日宣布同臺就車載氮化鎵 GaN 功率器件的開發(fā)和量產(chǎn)事宜建立戰(zhàn)略合作伙伴關(guān)系。 羅姆此前已于 2023
    的頭像 發(fā)表于 12-12 18:43 ?1447次閱讀
    羅姆、<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>就車載氮化鎵 GaN 功率<b class='flag-5'>器件</b>達成戰(zhàn)略合作伙伴關(guān)系

    2025將全球建座廠,資本支出創(chuàng)歷史新高

    據(jù)媒報道,在半導(dǎo)體業(yè)界的擴張步伐再次加速。2025,包含在建與新建廠案,
    的頭像 發(fā)表于 11-19 17:34 ?1564次閱讀