完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP(Intellectual Property)核。
文章:1678個(gè) 瀏覽:129481次 帖子:5357個(gè)
如何利用SDSoC工具來(lái)創(chuàng)建嵌入式C/C++/OpenCL應(yīng)用開發(fā)
傳統(tǒng)的Zynq開發(fā)流程會(huì)將Vivado和SDK分離開來(lái),這種方法很難在可編程邏輯(PL)和處理系統(tǒng)(PS)之間分配功能,因此無(wú)法獲得最優(yōu)的系統(tǒng)性能。
Xilinx FPGA的復(fù)位:全局復(fù)位并不是好的處理方式
通常情況下,復(fù)位信號(hào)的異步釋放,沒(méi)有辦法保證所有的觸發(fā)器都能在同一時(shí)間內(nèi)釋放。觸發(fā)器在A時(shí)刻接收到復(fù)位信號(hào)釋放是最穩(wěn)定的,在下一個(gè)時(shí)鐘沿來(lái)臨被激活,但是...
Xilinx大部分的開發(fā)板上都集成了Si570時(shí)鐘芯片,該時(shí)鐘的性能指標(biāo)比較好,可以滿足大部分高速串行接口應(yīng)用對(duì)于參考時(shí)鐘的要求。同時(shí)該時(shí)鐘還可以通過(guò)I...
2021-08-27 標(biāo)簽:Xilinx 1.0萬(wàn) 0
DDR對(duì)于做項(xiàng)目來(lái)說(shuō),是必不可少的。一般用于數(shù)據(jù)緩存和平滑帶寬。今天介紹下Xilinx DDR控制器MIG IP核的例化及仿真。 FPGA芯片:XC7K...
在xilinx下每種操作其實(shí)都對(duì)應(yīng)著一種工具,邏輯綜合,網(wǎng)表與constraint fie的合并,布局布線等等。下面就對(duì)各個(gè)工具做一個(gè)總結(jié)。 1、XST...
以太網(wǎng)應(yīng)用關(guān)鍵技術(shù)及設(shè)計(jì)方案集錦
以太網(wǎng)絡(luò)使用CSMA/CD(載波監(jiān)聽多路訪問(wèn)及沖突檢測(cè))技術(shù),并以10M/S的速率運(yùn)行在多種類型的電纜上。##TI 工業(yè)以太網(wǎng)解決方案,它擴(kuò)大了從控制室...
以下是筆者一些關(guān)于FPGA功耗估計(jì)和如何進(jìn)行低功耗設(shè)計(jì)的知識(shí)。##關(guān)于FPGA低功耗設(shè)計(jì),可從兩方面著手:1)算法優(yōu)化;2)FPGA資源使用效率優(yōu)化。
Xilinx公司Virtex-7 X690T GTH Demo介紹
Xilinx公司介紹Virtex-7 X690T GTH Demo。
HLS優(yōu)化設(shè)計(jì)中pipeline以及unroll指令:細(xì)粒度并行優(yōu)化的完美循環(huán)
HLS 優(yōu)化設(shè)計(jì)的最關(guān)鍵指令有兩個(gè):一個(gè)是流水線 (pipeline) 指令,一個(gè)是數(shù)據(jù)流(dataflow) 指令。正確地使用好這兩個(gè)指令能夠增強(qiáng)算法...
FPGA加速卡的PCB設(shè)計(jì)注意事項(xiàng)
本應(yīng)用筆記概述了PCI Express卡機(jī)電規(guī)范修訂版3.0定義的加速卡外形尺寸。它解決了印刷電路板 (PCB) 設(shè)計(jì)挑戰(zhàn),從堆疊設(shè)計(jì)到介電材料選擇,再...
2023-10-30 標(biāo)簽:fpgaXilinxPCB設(shè)計(jì) 9.7k 0
如何解決FPGA引腳與LVDS信號(hào)相連時(shí)兼容性的問(wèn)題
很多工程師在使用Xilinx開發(fā)板時(shí)都注意到了一個(gè)問(wèn)題,就是開發(fā)板中將LVDS的時(shí)鐘輸入(1.8V電平)連接到了VCCO=2.5V或者3.3V的Bank...
Xilinx ZCU104實(shí)現(xiàn)視頻處理和傳輸系統(tǒng)方案
本階段ISP實(shí)現(xiàn)基本功能,主要包括:Demosaic、CCM、3A、Dpc、Gamma、Denoise、Enhance等基本內(nèi)容,ISP需保證對(duì)輸入圖像...
如何利用FPGA完成信號(hào)模擬和時(shí)序控制 實(shí)現(xiàn)雷達(dá)目標(biāo)模擬器設(shè)計(jì)
ADI公司是業(yè)界廣泛認(rèn)可的數(shù)據(jù)轉(zhuǎn)換和信號(hào)調(diào)理技術(shù)全球領(lǐng)先的供應(yīng)商,擁有遍布世界各地的60,000客戶,他們事實(shí)上代表了全部類型的電子設(shè)備制造商。ADI公...
2018-09-07 標(biāo)簽:fpga嵌入式系統(tǒng)Xilinx 9.6k 0
MPC8541E處理器:雙POWERPC( MPC8541E )+FPGA
MPC8541E是高集成度、高性能、高可靠、低功耗的高端嵌入式處理器,性價(jià)比非常優(yōu)越。
基于Xilinx Spartan-6 FPGA加速紋理映射的實(shí)現(xiàn)
采用Spartan-6 FPGA加速紋理映射:這種要求嚴(yán)苛的圖形流程曾經(jīng)是定制ASIC內(nèi)核的應(yīng)用,而如今卻成為低成本FPGA的天下。 作為一種以 FPG...
基于FPGA的Aurora 8b10b光通信測(cè)試方案
本文開源一個(gè)FPGA高速串行通信項(xiàng)目:Aurora 8b10b光通信。7 Series FPGAs Transceivers Wizard IP是Xil...
Xilinx高速收發(fā)器GTX/GTH的2D眼圖測(cè)量功能
隨著高速數(shù)據(jù)傳輸?shù)钠占埃琒erdes已經(jīng)成為FPGA上重要的I/O接口。而線速率也不斷的提高。更高的線速率也就帶來(lái)了更大的通道衰減影響。通常,Serde...
ARM與FPGA通過(guò)高速通信接口快速進(jìn)行數(shù)據(jù)交換,可滿足各種工業(yè)現(xiàn)場(chǎng)應(yīng)用場(chǎng)景。
數(shù)據(jù)中心加速器就看GRVI Phalanx FPGA加速器
數(shù)據(jù)中心采用FPGA做加速器已經(jīng)成為主流,像MS的Catapult,Amazon基于Xilinx FPGA的AWS F1,Intel的Altera,Ba...
第二代多處理器SoC,實(shí)現(xiàn)最佳低成本電源解決方案
Xilinx Zynq UltraScale+ MPSoC設(shè)計(jì)有多個(gè)電源域,然后每個(gè)電源域會(huì)進(jìn)一步細(xì)分為多個(gè)電源孤島和電源軌,它共支持四種電源模式。
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |