完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級集成電路、軟件設(shè)計工具以及作為預(yù)定義系統(tǒng)級功能的IP(Intellectual Property)核。
文章:1678個 瀏覽:129489次 帖子:5357個
FPGA設(shè)計全流程:ModelsimSynplify.ProISE
介紹如何編譯HDL必須的Xilinx庫和結(jié)構(gòu)仿真。創(chuàng)建將被編譯庫的目錄在編譯庫之前,最好先建立一個目錄(事實上必須建立一個目錄),步驟如下
2017-02-11 標(biāo)簽:FPGAFPGA設(shè)計Xilinx 1.5k 0
在Vitis中通過PSU DDR執(zhí)行MicroBlaze應(yīng)用
MicroBlaze CPU 是可修改的拖入式預(yù)設(shè) 32 位/64 位 RISC 微處理器配置系列。
如何在FPGA中實現(xiàn)隨機(jī)數(shù)發(fā)生器
分享如何在Xilinx Breadboardable Spartan-7 FPGA, CMOD S7中實現(xiàn)4位偽隨機(jī)數(shù)發(fā)生器(PRNGs)。
在遠(yuǎn)程更新的時候,有時候需要雙鏡像來保護(hù)設(shè)計的穩(wěn)定性。在進(jìn)行更新設(shè)計的時候,只更新一個鏡像,另一個鏡像在部署之前就測試過沒問題并不再更新。當(dāng)更新出錯時,...
無任是用CPU作為系統(tǒng)的主要器件,還是用FPGA作為系統(tǒng)的主要器件,系統(tǒng)設(shè)計中首先要考慮到的問題就是處理器的啟動加載問題。
在FPGA開發(fā)中盡量避免全局復(fù)位的使用?(1)
最近幾天讀了Xilinx網(wǎng)站上一個很有意思的白皮書(white paper,wp272.pdf),名字叫《Get Smart About Reset:T...
標(biāo)準(zhǔn)協(xié)議的規(guī)范中一般都對眼圖模板都有詳細(xì)的規(guī)定,使用 IBERT 完成眼圖掃描后,通過設(shè)置一些參數(shù),即可讓 Vivado 自動將模板畫到眼圖上,具體操作...
對 AXI master的全面討論變得困難。我還沒有(還)想出如何簡化材料來寫一篇關(guān)于如何構(gòu)建通用 AXI master器的帖子,這已經(jīng)夠難了——通常來...
采用Xilinx ML507評估平臺的APU增強(qiáng)型FPGA設(shè)計
我們在此提供詳細(xì)信息,說明Missing Link電子公司的工程師是如何為我們的示例設(shè)計生成必要文件的,以及如何使用這些文件在Xilinx ML507評...
AMD Xilinx SoC:定制PetaLinux中的FSBL
客戶為AMD Xilinx SoC創(chuàng)建了PetaLinux工程。需要定制PetaLinux中的FSBL
傳感器是任何工業(yè)系統(tǒng),尤其是工業(yè)物聯(lián)網(wǎng)解決方案的關(guān)鍵組成部分。從簡單的溫度測量熱電偶,到結(jié)合多個異構(gòu)傳感器的用來測量特定物理量的復(fù)雜傳感器融合,工業(yè)物聯(lián)...
2024-04-26 標(biāo)簽:傳感器Xilinx機(jī)器學(xué)習(xí) 1.4k 0
如果要在Xilinx的FPGA上使用萬兆以太網(wǎng)通信,大致有三種方法構(gòu)建協(xié)議棧。第一種使用GTX等Serdes作為底層的PHY,上層通過HDL實現(xiàn)構(gòu)建MA...
以前總是沒有記錄的習(xí)慣,導(dǎo)致遇到問題時總得重新回憶與摸索,大大降低了學(xué)習(xí)效率,從今天開始決定改掉這個壞毛病,認(rèn)真記錄自己的Verilog學(xué)習(xí)之路,希...
串行背板技術(shù)面臨新挑戰(zhàn) Xilinx推出串行背板解決方案
盡管串行技術(shù)的應(yīng)用已日益普遍,但許多設(shè)計挑戰(zhàn)依然橫亙在設(shè)計人員面前。背板子系統(tǒng)是整個系統(tǒng)的“心臟”,它必須能夠在板卡間提供可靠的信號傳輸。因此,在背板設(shè)...
Xilinx可編程邏輯器件設(shè)計與開發(fā)(基礎(chǔ)篇)連載38:Spartan
PlanAhead允許導(dǎo)入多種不同類型的源文件,包括HDL和NGC核。在RTL編輯器中可以打開、編輯、開發(fā)RTL源文件。下面我們介紹【Sources】源...
基于Xilinx Virtex-5-FXT中的APU簡化汽車多媒體系統(tǒng)設(shè)計方案詳解
汽車多媒體系統(tǒng)面臨著嚴(yán)峻的技術(shù)挑戰(zhàn):如何在漫長的整個產(chǎn)品壽命周期中實現(xiàn)系統(tǒng)的可升級性?轎車和卡車的壽命通常都在十年以上。這就使汽車多媒體系統(tǒng)難以跟上消...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |