完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
標簽 > cpld
CPLD(Complex Programmable Logic Device)復雜可編程邏輯器件,是從PAL和GAL器件發(fā)展出來的器件,相對而言規(guī)模大,結構復雜,屬于大規(guī)模集成電路范圍。是一種用戶根據(jù)各自需要而自行構造邏輯功能的數(shù)字集成電路。其基本設計方法是借助集成開發(fā)軟件平臺,用原理圖、硬件描述語言等方法,生成相應的目標文件,通過下載電纜(“在系統(tǒng)”編程)將代碼傳送到目標芯片中,實現(xiàn)設計的數(shù)字系統(tǒng)。
文章:654個 瀏覽:173115次 帖子:504個
通過采用CPLD芯片控制實現(xiàn)高精度數(shù)字電壓表的設計
CPLD ( Complex Programmable Logic Device ) 是新型的可編程邏輯器件,與傳統(tǒng)ASIC相比,具有設計開發(fā)周期短、設...
基于DSP和CPLD芯片在CCS環(huán)境中實現(xiàn)指紋識別系統(tǒng)的設計
指紋識別技術使用取像設備讀取指紋圖像,通過識別軟件提取指紋圖像中的特征數(shù)據(jù),然后根據(jù)匹配算法得到的結果鑒別指紋所有人身份。
基于EPM7128SLC84芯片實現(xiàn)雷達仿真信號發(fā)生器的設計
隨著新一代作戰(zhàn)飛機大量裝備現(xiàn)役,機載雷達設備的維修任務越來越繁重,現(xiàn)代化的仿真測試系統(tǒng)成為重要的維修設備。雷達信號的仿真又是測試系統(tǒng)中必不可少的。但采用...
基于80C196KB單片機在實時數(shù)據(jù)采集顯示系統(tǒng)中的應用設計
整個系統(tǒng)主要由信號預處理、信號選通、單片機采集、雙機數(shù)據(jù)傳輸以及數(shù)據(jù)處理顯示等模塊構成。其中,信號選通模塊由CPLD和多路模擬選擇器組成。
基于SAA7114H和XC95216芯片實現(xiàn)圖像采集系統(tǒng)的設計
圖像采集是實時圖像處理的重要步驟。目前,圖像傳感器件主要有CCD(Charge Coupled Device)和CMOS(Complementary M...
如何采用單片機實現(xiàn)CPLD/FPGA器件的被動串行模式的下載配置
本系統(tǒng)可用于配置所有ALTERA公司生產(chǎn)的基于SRAM架構的CPLD器件和XILINX公司生產(chǎn)的基于SRAM架構的FPGA器件以及其他主流器件制造公司生...
基于CPLD和ARM控制器實現(xiàn)PWM時序產(chǎn)生電路的應用設計
高壓鈉燈是城市照明的重要設備, 其供電電源對照明節(jié)能的效果和鈉燈工作的可靠性具有十分重要的意義。針對交流調壓電源應用于城市路燈節(jié)能照明這一特殊場合, 分...
隨著數(shù)字電視技術的進一步成熟,在視頻服務器方面,利用支持軟件豐富、運算速度不斷提高、具有較高性能價格比的微機來代替昂貴的專用設備實現(xiàn)數(shù)字視頻碼流的復用具...
2019-08-14 標簽:cpld緩沖器操作系統(tǒng) 3.5k 0
基于CPLD技術與RS-232串口通信實現(xiàn)任意波形發(fā)生器的連接設計
任意波形發(fā)生器(Arbitrary Wave Generator,以下簡稱AWG)在通信系統(tǒng)、測試系統(tǒng)等方面得到廣泛應用。本文利用自主研制的150 MS...
Altera ACEX 1K系列CPLD器件的三種配置方法的比較
ACEX 1K系列器件是Altera公司推出的新型CPLD產(chǎn)品。該器件基于SRAM,結合查找表(LUT)和嵌入式陣列塊(EAB)提供了高密度結構,可提供...
眾所周知,電網(wǎng)信號量極多且相關性很強,這給采集計算和實時監(jiān)測帶來了很大的麻煩。為了解決這一問題。本文的設計師基于DSP和CPLD搭建的智能IED(Int...
2013-01-25 標簽:DSP智能電網(wǎng)CPLD 3.4k 0
基于單片機與CPLD技術的多波形函數(shù)信號發(fā)生器設計
圖1給出系統(tǒng)設計框圖,該系統(tǒng)設計主要由CPLD電路、單片機電路、鍵盤輸入液晶顯示輸出電路以及D/A轉換電路和低通濾波器等電路組成。
采用CPLD器件實現(xiàn)LED大屏幕視頻控制系統(tǒng)的256級灰度掃描方案
復雜可編程邏輯器件(CPLD)最早出現(xiàn)于80年代后期,由于其高速、設計靈活、成本低、延時可預測等特點,一經(jīng)面世便得到廣泛的應用。世界各主要PLD廠商都紛...
2018-11-28 標簽:ledcpld控制系統(tǒng) 3.3k 0
基于XilinxCoolRunnerTM-II型CPLD實現(xiàn)射頻讀卡器的設計
Xilinx還針對Monta Vista Linux和 Treck堆棧提供了發(fā)射性能基準。采用 Xilinx Platform Studio (XPS)...
采用CPLD實現(xiàn)脈沖均勻調制功率控制設計與仿真分析
在此提出了一種用CPLD來實現(xiàn)脈沖均勻調制的方法。這種方法簡單易行,開發(fā)周期短,電路簡單,體積小,頻率跟蹤范圍寬,開關管可工作在零電流關斷(ZCS)和零...
換一批
編輯推薦廠商產(chǎn)品技術軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術 | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |