完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
			數(shù)據(jù): DS90UB921-Q1 具有雙向控制通道的 5MHz 到 96MHz 24 位彩色 FPD-Link III 串行器 數(shù)據(jù)表
DS90UB921-Q1串行器與DS90UB922-Q1,DS90UB926Q-Q1,DS90UB928Q-Q1,DS90UB948-Q1或DS90UB940-Q1解串器配套使用,可提供完整的數(shù)字接口以實現(xiàn)汽車顯示屏和圖像傳感應(yīng)用中視頻,音頻和控制數(shù)據(jù)的高速并行傳輸。
該芯片組非常適合WVGA和HD格式的車載視頻顯示系統(tǒng)。 DS90UB921-Q1整合了嵌入式雙向控制通道和低延遲GPIO控制。該芯片組將并行接口轉(zhuǎn)換為單對高速串行化接口.FPD-Link III串行總線方案支持通過單個鏈路實現(xiàn)高速視頻數(shù)據(jù)傳輸和雙向控制通信的全雙工控制。通過單個差分對(或單線)整合視頻數(shù)據(jù)和控制可減少互連線尺寸和重量,同時還消除了偏差問題并簡化了系統(tǒng)設(shè)計。
DS90UB921-Q1串行器內(nèi)嵌時鐘,可通過直流擾頻& n。低壓擺幅信令的使用,數(shù)據(jù)換序和隨機生成以及擴頻定時兼容性最大限度地減少了電磁干擾(EMI)。
來自下行解串器的遠(yuǎn)程中斷被映射至一個本地輸出引腳。
| ? | 
|---|
| Function | 
| Color Depth (bpp) | 
| Pixel Clock Min (MHz) | 
| Pixel Clock (Max) (MHz) | 
| Input Compatibility | 
| Output Compatibility | 
| Features | 
| Signal Conditioning | 
| EMI Reduction | 
| Diagnostics | 
| Total Throughput (Mbps) | 
| Rating | 
| Operating Temperature Range (C) | 
| Package Group | 
| Package Size: mm2:W x L (PKG) | 
| Pin/Package | 
| ? | 
| DS90UB921-Q1 | DS90UB924-Q1 | 
|---|---|
| Serializer ? ? | Deserializer ? ? | 
| 24 ? ? | 24 ? ? | 
| 5 ? ? | 5 ? ? | 
| 96 ? ? | 96 ? ? | 
| LVCMOS ? ? | FPD-Link III LVDS ? ? | 
| FPD-Link III LVDS ? ? | LVDS ? ? | 
|  FPD-Link III Coax I2C Config I2S Audio Pattern Generator Remote Interrupt Pin Mirroring ? ?  |   I2C Config I2S Audio Pattern Generator Remote Interrupt Pin Mirroring ? ?  |  
| ? |  Adaptive Equalizer Programmable Equalizer ? ?  |  
| SSC Compatible ? ? | SSC Compatible ? ? | 
| BIST ? ? | BIST ? ? | 
| 3360 ? ? | 3360 ? ? | 
| Automotive ? ? | Automotive ? ? | 
| -40 to 105 ? ? | -40 to 105 ? ? | 
| WQFN ? ? | WQFN ? ? | 
| 48WQFN: 49 mm2: 7 x 7(WQFN) ? ? | 48WQFN: 49 mm2: 7 x 7(WQFN) ? ? | 
| 48WQFN ? ? | 48WQFN ? ? |