完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
UC2825A脈沖寬度調(diào)制(PWM)控制器是標(biāo)準(zhǔn)UC3825的改進(jìn)版本。已經(jīng)對幾個電路塊進(jìn)行了性能改進(jìn)。誤差放大器增益帶寬積為12 MHz,輸入失調(diào)電壓為2 mV。電流限制閾值指定為5%的容差。振蕩器放電電流規(guī)定為10 mA,以實(shí)現(xiàn)精確的死區(qū)時間控制。頻率精度提高到6%。啟動電源電流(通常為100μA)非常適合離線應(yīng)用。輸出驅(qū)動器經(jīng)過重新設(shè)計(jì),可在欠壓鎖定(UVLO)期間主動吸收電流,而無需啟動電流規(guī)范。此外,每個輸出在轉(zhuǎn)換期間都能夠產(chǎn)生2-A峰值電流。
還實(shí)現(xiàn)了功能改進(jìn)。關(guān)斷比較器現(xiàn)在是一個高速過流比較器,閾值為1.2 V.過流比較器設(shè)置一個鎖存器,確保軟啟動電容完全放電,然后再重啟。設(shè)置故障鎖存器時,輸出處于低電平狀態(tài)。在連續(xù)故障的情況下,軟啟動電容在放電之前充滿電,以確保故障頻率不超過設(shè)計(jì)的軟啟動周期。 CLOCK引腳變?yōu)镃LK /LEB。該引腳結(jié)合了時鐘輸出和前沿消隱調(diào)整功能,并經(jīng)過緩沖以便于連接。
UC2825A具有雙交流輸出和UC3825相同的引腳配置。 “A”版本部件的UVLO閾值與原始UC3825相同。
請參閱應(yīng)用報(bào)告, UC3823A,B和UC3825A,B增強(qiáng)型PWM控制器生成(SLUA125)詳細(xì)的技術(shù)和應(yīng)用信息。
| ? | 
|---|
| Topology | 
| Control Method | 
| Vin (Min) (V) | 
| Vin (Max) (V) | 
| Frequency (Max) (kHz) | 
| UVLO Thresholds On/Off (V) | 
| Duty Cycle (Max) (%) | 
| Gate Drive (Typ) (A) | 
| Features | 
| Rating | 
| Operating Temperature Range (C) | 
| Pin/Package | 
| ? | 
| UC2825A-Q1 | 
|---|
|  Boost Flyback Forward Full-Bridge Half-Bridge Push-Pull ? ?  |  
|  Current Voltage ? ?  |  
| 8.4 ? ? | 
| 22 ? ? | 
| 1000 ? ? | 
| 9.2/8.4 ? ? | 
| 50 ? ? | 
| 2 ? ? | 
|  Error Amplifier Leading Edge Blanking Multi-topology Soft Start Synchronization Pin ? ?  |  
| Automotive ? ? | 
| -40 to 125 ? ? | 
| 16SOIC ? ? |