亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Western Digital發(fā)表基于RISC-V架構(gòu)開(kāi)發(fā)的三項(xiàng)開(kāi)源技術(shù)

西西 ? 來(lái)源:digitimes ? 作者:電子發(fā)燒友網(wǎng) ? 2018-12-23 10:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Western Digital Corp.(NASDAQ:WDC)在RISC-V Summit大會(huì)上發(fā)表了三項(xiàng)創(chuàng)新的開(kāi)源技術(shù),專(zhuān)為支持Western Digital內(nèi)部RISC-V架構(gòu)開(kāi)發(fā)專(zhuān)案,以及日益成長(zhǎng)的RISC-V架構(gòu)生態(tài)系統(tǒng)所設(shè)計(jì)的。

Western Digital技術(shù)長(zhǎng)Martin Fink宣布為推動(dòng)網(wǎng)絡(luò)儲(chǔ)存快取連貫性(cache coherent)與RISC-V架構(gòu)指令集模擬器(Instruction Set Simulator)對(duì)應(yīng)的開(kāi)源標(biāo)準(zhǔn),將計(jì)畫(huà)性開(kāi)放新的RISC-V核心原始碼。這些創(chuàng)新技術(shù)將有助于加速業(yè)界發(fā)展新的專(zhuān)用化開(kāi)源運(yùn)算架構(gòu),以因應(yīng)大數(shù)據(jù)(Big Data)與快數(shù)據(jù)(Fast Data)的環(huán)境。近來(lái)Western Digital積極協(xié)助推廣RISC-V架構(gòu)生態(tài)系統(tǒng),穩(wěn)健地朝向?qū)?0億個(gè)核心處理器移轉(zhuǎn)至RISC-V架構(gòu)的預(yù)定目標(biāo)前進(jìn)。

Western Digital的RISC-V SweRV Core。

Western Digital技術(shù)長(zhǎng)Martin Fink指出,隨著大數(shù)據(jù)和快數(shù)據(jù)應(yīng)用不斷增加,若要從現(xiàn)今各式以數(shù)據(jù)為中心的應(yīng)用程序中發(fā)掘出數(shù)據(jù)的真正價(jià)值,專(zhuān)用化技術(shù)則是不可或缺的關(guān)鍵。Western Digital的SweRV Core與全新透過(guò)網(wǎng)絡(luò)構(gòu)造的快取連貫性技術(shù),展現(xiàn)了讓數(shù)據(jù)更貼近運(yùn)算處理的強(qiáng)大可行性。這些規(guī)劃性對(duì)開(kāi)源社群的發(fā)展貢獻(xiàn)以及RISC-V架構(gòu)的持續(xù)投入,可加速合作創(chuàng)新與數(shù)據(jù)導(dǎo)向的發(fā)展并帶來(lái)令人驚艷的潛力。

Western Digital計(jì)畫(huà)將開(kāi)放其采用雙向超純量(superscalar)設(shè)計(jì)的全新RISC-V SweRV Core原始碼。Western Digital的RISC-V SweRV Core是一個(gè)32位元、9階管線的核心,可同時(shí)加載并執(zhí)行多個(gè)指令以縮短程序執(zhí)行時(shí)間。它是一個(gè)精簡(jiǎn)、循序執(zhí)行的核心,執(zhí)行速度4.9 CoreMarks/Mhz,其低功耗的設(shè)計(jì)可在28mm CMOS制程技術(shù)下提供高達(dá)1.8Ghz的時(shí)脈。Western Digital計(jì)畫(huà)將SweRV Core納入內(nèi)部各種嵌入式設(shè)計(jì)中。將該核心原始碼對(duì)開(kāi)源社群開(kāi)放,預(yù)期將可帶動(dòng)新的以數(shù)據(jù)為中心的應(yīng)用發(fā)展。

Western Digital的OmniXtend則是一個(gè)新的開(kāi)源技術(shù),可透過(guò)網(wǎng)絡(luò)結(jié)構(gòu)實(shí)現(xiàn)快取連貫性?xún)?chǔ)存。這套存儲(chǔ)器導(dǎo)向的系統(tǒng)架構(gòu)所提供的開(kāi)源接口標(biāo)準(zhǔn)可讓多個(gè)處理器、機(jī)器學(xué)習(xí)加速器、繪圖處理器(GPU)、FPGA及其它元件存取與分享數(shù)據(jù)。這是一個(gè)能夠有效率的讓持續(xù)存儲(chǔ)器附屬到處理器的開(kāi)源解決方案,并有潛力發(fā)展成可支持未來(lái)運(yùn)算、儲(chǔ)存、存儲(chǔ)器與I/O元件連接的進(jìn)階構(gòu)造。

此外,Western Digital亦推出一套開(kāi)源SweRV指令集模擬器(SweRV ISS),為使用RISC-V核心的開(kāi)發(fā)人員提供了完整的測(cè)試平臺(tái)。Western Digital利用SweRV ISS執(zhí)行超過(guò)100億個(gè)指令來(lái)嚴(yán)格模擬與驗(yàn)證SweRV Core,也期望SweRV Core和SweRV ISS將有助于業(yè)界加速采用開(kāi)源指令集架構(gòu)。

IDC技術(shù)與半導(dǎo)體部門(mén)計(jì)畫(huà)副總裁Mario Morales表示,速度、數(shù)據(jù)量與強(qiáng)力運(yùn)算對(duì)于邊緣和終端運(yùn)算來(lái)說(shuō),已不再是絕對(duì)成功的方程序。隨著越來(lái)越多數(shù)據(jù)朝終端移動(dòng)以進(jìn)行實(shí)時(shí)運(yùn)算和推論,采用可彈性組態(tài)的架構(gòu)將更能滿(mǎn)足繁重且經(jīng)常變動(dòng)的應(yīng)用工作負(fù)載,尤其是人工智能物聯(lián)網(wǎng)相關(guān)應(yīng)用。能源效率、可組態(tài)性以及低功耗,將成為邊緣與終端運(yùn)算架構(gòu)的關(guān)鍵要素。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20117

    瀏覽量

    244799
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2721

    瀏覽量

    51416
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    開(kāi)源鴻蒙RISC-V SIG線下技術(shù)融合交流會(huì)圓滿(mǎn)收官

    航空航天大學(xué)、北京理工大學(xué)等多所高校的師生以及社區(qū)開(kāi)發(fā)者共同參與?;顒?dòng)旨在匯聚產(chǎn)學(xué)研各方力量,推動(dòng)開(kāi)源鴻蒙與RISC-V架構(gòu)在多元場(chǎng)景下的技術(shù)
    的頭像 發(fā)表于 10-31 09:07 ?288次閱讀

    時(shí)擎科技亮相2025 RISC-V中國(guó)峰會(huì),深度解析高性能RISC-V SoC技術(shù)挑戰(zhàn)與創(chuàng)新

    2025年7月16-18日,第五屆RISC-V中國(guó)峰會(huì)在上海張江科學(xué)會(huì)堂成功舉辦,作為全球RISC-V領(lǐng)域頂級(jí)盛會(huì)之一,本屆峰會(huì)匯聚了數(shù)百家企業(yè)、研究機(jī)構(gòu)及開(kāi)源社區(qū),共同探討RISC-V
    的頭像 發(fā)表于 07-21 17:37 ?1261次閱讀
    時(shí)擎科技亮相2025 <b class='flag-5'>RISC-V</b>中國(guó)峰會(huì),深度解析高性能<b class='flag-5'>RISC-V</b> SoC<b class='flag-5'>技術(shù)</b>挑戰(zhàn)與創(chuàng)新

    Arm與RISC-V架構(gòu)的優(yōu)劣勢(shì)比較

    關(guān)于Arm與RISC-V的討論涉及多個(gè)層面。雖然多種因素共同作用于這些架構(gòu)的整體性能,但每種架構(gòu)都有其最適合的幾類(lèi)主要應(yīng)用場(chǎng)景。 Arm 長(zhǎng)期以來(lái),專(zhuān)有技術(shù)往往意味著高昂的許可費(fèi)用,A
    發(fā)表于 02-01 22:30

    關(guān)于RISC-V芯片的應(yīng)用學(xué)習(xí)總結(jié)

    ,RISC-V開(kāi)源特性使得開(kāi)發(fā)者可以針對(duì)特定應(yīng)用進(jìn)行優(yōu)化,進(jìn)一步提高設(shè)備性能。 在高性能計(jì)算領(lǐng)域,RISC-V芯片也開(kāi)始展現(xiàn)出其潛力。雖然傳統(tǒng)上高性能計(jì)算領(lǐng)域主要由x86和ARM
    發(fā)表于 01-29 08:38

    貿(mào)澤電推出RISC-V技術(shù)資源中心

    Mouser推出內(nèi)容豐富的RISC-V資源中心,為設(shè)計(jì)工程師提供新技術(shù)和新應(yīng)用的相關(guān)知識(shí)。隨著開(kāi)源架構(gòu)日益普及,RISC-V從眾多選項(xiàng)中脫穎
    的頭像 發(fā)表于 01-22 10:45 ?709次閱讀

    RISC-V MCU技術(shù)

    話下。 還有個(gè)Sipeed Longan Nano開(kāi)發(fā)板,用的是SiFive的RISC-V處理器核心,給開(kāi)發(fā)者提供了一個(gè)平臺(tái),能讓他們?nèi)ヌ剿?b class='flag-5'>RISC-V
    發(fā)表于 01-19 11:50

    圣誕特輯 |開(kāi)源芯片系列講座第25期:RISC-V架構(gòu)在高性能領(lǐng)域的進(jìn)展與挑戰(zhàn)

    鷺島論壇開(kāi)源芯片系列講座第25期「RISC-V架構(gòu)在高性能領(lǐng)域的進(jìn)展與挑戰(zhàn)」圣誕夜(周)20:00精彩開(kāi)播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報(bào)告題目
    的頭像 發(fā)表于 12-24 08:03 ?1113次閱讀
    圣誕特輯 |<b class='flag-5'>開(kāi)源</b>芯片系列講座第25期:<b class='flag-5'>RISC-V</b><b class='flag-5'>架構(gòu)</b>在高性能領(lǐng)域的進(jìn)展與挑戰(zhàn)

    RISC-V架構(gòu)及MRS開(kāi)發(fā)環(huán)境回顧

    ,華為海思轉(zhuǎn)向了開(kāi)源指令集架構(gòu)RISC-V,針對(duì)鴻蒙操作系統(tǒng)的開(kāi)發(fā)者發(fā)布了首款RISC-V開(kāi)發(fā)
    發(fā)表于 12-16 23:08

    直播預(yù)約 |開(kāi)源芯片系列講座第25期:RISC-V架構(gòu)在高性能領(lǐng)域的進(jìn)展與挑戰(zhàn)

    鷺島論壇開(kāi)源芯片系列講座第25期「RISC-V架構(gòu)在高性能領(lǐng)域的進(jìn)展與挑戰(zhàn)」12月25日(周)20:00精彩開(kāi)播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報(bào)告題目
    的頭像 發(fā)表于 12-13 17:01 ?698次閱讀
    直播預(yù)約 |<b class='flag-5'>開(kāi)源</b>芯片系列講座第25期:<b class='flag-5'>RISC-V</b><b class='flag-5'>架構(gòu)</b>在高性能領(lǐng)域的進(jìn)展與挑戰(zhàn)

    RISC-V 與 ARM 架構(gòu)的區(qū)別 RISC-V與機(jī)器學(xué)習(xí)的關(guān)系

    在現(xiàn)代計(jì)算機(jī)架構(gòu)中,RISC-V和ARM是兩種流行的處理器架構(gòu)。它們各自具有獨(dú)特的特點(diǎn)和優(yōu)勢(shì),適用于不同的應(yīng)用場(chǎng)景。 1. RISC-V架構(gòu)
    的頭像 發(fā)表于 12-11 17:50 ?4112次閱讀

    如何使用 RISC-V 進(jìn)行嵌入式開(kāi)發(fā)

    RISC-V是一種開(kāi)源的指令集架構(gòu)(ISA),它允許任何人設(shè)計(jì)、制造和銷(xiāo)售基于RISC-V的處理器,這為嵌入式開(kāi)發(fā)提供了極大的靈活性和創(chuàng)新空
    的頭像 發(fā)表于 12-11 17:32 ?2591次閱讀

    基于risc-v架構(gòu)的芯片與linux系統(tǒng)兼容性討論

    RISC-V架構(gòu)概述 RISC-V(Reduced Instruction Set Computing - V)是一個(gè)開(kāi)源的可自由使用、
    發(fā)表于 11-30 17:20

    關(guān)于RISC-V學(xué)習(xí)路線圖推薦

    )、密碼指令集(C)等。 RISC-V架構(gòu)特性 : 掌握RISC-V的精簡(jiǎn)、模塊化、可擴(kuò)展性和可裁剪性等特性。 、RISC-V
    發(fā)表于 11-30 15:21

    RISC-V能否復(fù)制Linux 的成功?》

    規(guī)范的基金會(huì),他說(shuō):“人們總是誤以為RISC-V International是開(kāi)發(fā)內(nèi)核的,實(shí)際上它并不是,而是專(zhuān)注于開(kāi)發(fā)一系列定義指令集架構(gòu)的規(guī)范。這些規(guī)范適于各種用途:商業(yè)、
    發(fā)表于 11-26 20:20

    什么是RISC-V?以及RISC-V和ARM、X86的區(qū)別

    的重要參考書(shū)。 RISC-V是由Krste Asanovic教授領(lǐng)導(dǎo)其團(tuán)隊(duì)基于RISC精簡(jiǎn)指令集架構(gòu)開(kāi)發(fā)的一款開(kāi)源指令集
    發(fā)表于 11-16 16:14