亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

揚(yáng)杰科技分享如何通過硬件電路優(yōu)化降低ESD干擾

揚(yáng)杰科技 ? 2025-08-25 14:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在電子電路系統(tǒng)設(shè)計(jì)中,工程師處理ESD有時(shí)候總覺得沒有頭緒,主要原因是ESD測試難以量化,每次測試的結(jié)果也會(huì)存在差異,所以憑感覺處理起來很‘玄學(xué)’。 簡單說起來就是ESD對(duì)系統(tǒng)內(nèi)部存在干擾,但處理起來常常就是一團(tuán)亂麻,監(jiān)測不到ESD泄放路徑。單從電路增加ESD防護(hù)設(shè)計(jì)維度有時(shí)候是無法達(dá)到目的,所以PCB設(shè)計(jì)是解決ESD防護(hù)問題中非常重要的一環(huán),但必要時(shí)還是要配合ESD器件共同達(dá)到抑制的目的。

無論是普通電路系統(tǒng)還是高速電路系統(tǒng),對(duì)于EMC的處理都很有必要,今天就分享幾個(gè)PCB Layout幾個(gè)原則,可以大大減小EMC出現(xiàn)問題的概率。PCB布局的ESD防護(hù)思路是:敏感的信號(hào)或者電路遠(yuǎn)離靜電放電測試點(diǎn),信號(hào)環(huán)路面積最小化噪聲耦合,降低參考地平面電位差保持信號(hào)參考電平穩(wěn)定。

d9363b6e-816e-11f0-a18e-92fbcf53809c.png

圖1.PCB Layout示意圖

如圖1所示,PCB Layout設(shè)計(jì)建議參考

1. 單層PCB設(shè)計(jì)時(shí),設(shè)置良好的接地平面和電源平面,信號(hào)線盡可能緊靠電源平面層或接地平面,保證信號(hào)回流時(shí)的通路以最短,信號(hào)環(huán)路最小的原則。

2. 多層PCB層疊設(shè)計(jì)必須保證比較完整的GND平面,所有的 ESD泄放路徑直接通過過孔連接到這個(gè)完整的GND平面,其他層盡可能多的鋪 GND。

3. 在PCB四周增加地保護(hù)環(huán)路,關(guān)鍵信號(hào)(RESET/Clock等)與板邊距離不小于 5mm,同時(shí)必須與布線層的板邊GND銅皮距離不小于 10mils。

4. 在電源和接地之間設(shè)計(jì)高頻旁路電容,要求等效串聯(lián)電感值(ESL)和等效串聯(lián)電阻(ESR)越小越好

5. 對(duì)于部分ESD 整改難度較大的IO,可將IO GND獨(dú)立出來,與電源GND用磁珠連接,以防止ESD能量進(jìn)入GND。

另外,在PCB布局時(shí)做好敏感器件的保護(hù)、隔離,一些敏感模塊如射頻、音頻、存儲(chǔ)器可以添加屏蔽罩。但屏蔽罩的整體成本太高,ESD保護(hù)器件具有更好的性價(jià)比,但如何選用合適的ESD器件才是關(guān)鍵,配合PCB的線路設(shè)計(jì)達(dá)到防護(hù)目的。

d9484f7a-816e-11f0-a18e-92fbcf53809c.png

圖2.ESD泄放路徑避免能量進(jìn)入保護(hù)電路

放電事件通常通過接口(如連接線)或人工端口(如USB、音頻)迫使電流 IESD (圖2)迅速進(jìn)入系統(tǒng)。使用ESD二極管保護(hù)系統(tǒng)免受ESD影響,取決于ESD二極管能否將 IESD 分流到地,在選用ESD器件時(shí)需要注意如下參數(shù):

1.工作電壓 (VRWM)

VRWM工作電壓是指建議器件工作電壓范圍,應(yīng)用電路最高電壓超過該值時(shí)會(huì)導(dǎo)致漏電流增大,從而損壞器件和影響系統(tǒng)運(yùn)行。建議電路應(yīng)用電壓≤ ESD 器件的工作電壓VRWM。

2.結(jié)電容(Cj)

ESD器件與信號(hào)并聯(lián)使用,而ESD半導(dǎo)體設(shè)計(jì)時(shí)的寄生電容,對(duì)于高速信號(hào)應(yīng)最大限度地減小結(jié)電容Cj以保持信號(hào)完整性。

3. IEC 61000-4-2等級(jí)(Contact discharge/ Air discharge)

IEC61000-4-2等級(jí)體現(xiàn)器件在接觸放電和空氣放電的穩(wěn)健性。接觸放電是指用靜電槍向ESD器件放電時(shí)該器件可承受的最大電壓??諝夥烹娛侵甘褂渺o電槍空氣間隙向ESD器件放電時(shí)該器件可承受的最大電壓。

4.ESD器件通道數(shù)

ESD器件有單通道和多通道不同封裝類型。多通道是內(nèi)部集成多個(gè)單通道器件,根據(jù)應(yīng)用需求,多通道器件可實(shí)現(xiàn)更小尺寸方案并節(jié)省PCB空間,當(dāng)然,單通道器件可提供更高的設(shè)計(jì)靈活性。

5.單向與雙向

雙向ESD器件可同時(shí)具有正負(fù)工作電壓的電路中(±3.3V等),因此,雙向ESD器件可支持?jǐn)?shù)據(jù)信號(hào)在正負(fù)電壓之間切換的接口(如模擬信號(hào)/RS233等)。單向ESD只有工作在正電壓范圍,但具有更好的負(fù)鉗位。

6. 鉗制電壓(Vc)

鉗制電壓表示瞬態(tài)脈沖下作用于ESD器件時(shí)2端的壓降,鉗制電壓越低意味能更好的保護(hù)后級(jí)的電子元件。瞬態(tài)測試包含靜電和浪涌,不同測試條件下鉗制電壓不同,選型前確認(rèn)具體測試需求和后級(jí)極限損壞電壓,保證器件選型的合理性

綜上,要想從PCB布局+ESD二極管實(shí)現(xiàn)最好的靜電防護(hù),很大程度上需要從整機(jī)系統(tǒng)上優(yōu)化設(shè)計(jì)。因?yàn)樵O(shè)計(jì)人員無法控制 IESD,所以降低對(duì)地阻抗是將鉗制電壓最小化的主要方法。設(shè)計(jì)建議如下(圖3)。

d9555170-816e-11f0-a18e-92fbcf53809c.png

圖3.ESD二極管PCB優(yōu)化建議

產(chǎn)品推薦

揚(yáng)杰科技推出應(yīng)用于電源和信號(hào)單向TVS方案,在瞬態(tài)脈沖負(fù)壓情況下,單向ESD器件約-0.7V會(huì)Forward導(dǎo)通,而雙向結(jié)構(gòu)ESD器件無論在正壓還是負(fù)壓條件下,2個(gè)方向均要擊穿才會(huì)導(dǎo)通;如果電源或主芯片為高階制程,電源或I/O防護(hù)電路變得十分脆弱,在負(fù)壓條件下會(huì)導(dǎo)致主芯片內(nèi)部的襯底二極管率先導(dǎo)通而燒毀,從而導(dǎo)致主芯片損壞。表1是我司新開發(fā)的單向結(jié)構(gòu)ESD和具體應(yīng)用,以應(yīng)對(duì)在負(fù)壓瞬態(tài)脈沖下敏感問題 。

d971afaa-816e-11f0-a18e-92fbcf53809c.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ESD
    ESD
    +關(guān)注

    關(guān)注

    50

    文章

    2352

    瀏覽量

    178364
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4884

    瀏覽量

    93685
  • 硬件電路
    +關(guān)注

    關(guān)注

    39

    文章

    263

    瀏覽量

    30114
  • Pcb layout
    +關(guān)注

    關(guān)注

    6

    文章

    100

    瀏覽量

    29877
  • 揚(yáng)杰科技
    +關(guān)注

    關(guān)注

    1

    文章

    142

    瀏覽量

    11811

原文標(biāo)題:干貨分享 | 如何通過硬件電路優(yōu)化降低ESD干擾

文章出處:【微信號(hào):yangjie-300373,微信公眾號(hào):揚(yáng)杰科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    揚(yáng)科技先進(jìn)封裝項(xiàng)目一期正式開工

    2025年10月28日上午8時(shí)56分,揚(yáng)科技先進(jìn)封裝項(xiàng)目(一期)開工儀式在五號(hào)廠區(qū)舉行。揚(yáng)州維揚(yáng)經(jīng)濟(jì)開發(fā)區(qū)黨工委副書記、管委會(huì)主任仇震,管委會(huì)副主任潘健年,揚(yáng)
    的頭像 發(fā)表于 10-31 16:11 ?454次閱讀

    如何降低電磁干擾對(duì)電能質(zhì)量在線監(jiān)測裝置精度的影響?

    降低電磁干擾(EMI)對(duì)電能質(zhì)量在線監(jiān)測裝置精度的影響,需構(gòu)建 “ 硬件屏蔽 + 濾波抑制 + 接地優(yōu)化 + 軟件補(bǔ)償 + 環(huán)境隔離 ” 的立體防護(hù)體系,針對(duì)
    的頭像 發(fā)表于 10-10 17:59 ?477次閱讀
    如何<b class='flag-5'>降低</b>電磁<b class='flag-5'>干擾</b>對(duì)電能質(zhì)量在線監(jiān)測裝置精度的影響?

    如何降低電能質(zhì)量在線監(jiān)測裝置對(duì)傳導(dǎo)干擾的敏感度?

    降低電能質(zhì)量在線監(jiān)測裝置對(duì)傳導(dǎo)干擾的敏感度,核心是通過 **“硬件抗擾增強(qiáng)、電路隔離優(yōu)化、濾波防
    的頭像 發(fā)表于 09-24 18:26 ?417次閱讀

    EMC干擾問題整改:從ESD死機(jī)到通過CE認(rèn)證的全記錄

    深圳南柯電子|EMC干擾問題整改:從ESD死機(jī)到通過CE認(rèn)證的全記錄
    的頭像 發(fā)表于 09-22 10:25 ?282次閱讀

    揚(yáng)科技與星宇股份達(dá)成戰(zhàn)略合作

    9月15日,揚(yáng)州揚(yáng)電子科技股份有限公司(下稱:揚(yáng)科技)與常州星宇車燈股份有限公司(下稱:星宇股份)正式簽訂戰(zhàn)略合作協(xié)議,開啟合作新篇章。此次合作以 “強(qiáng)強(qiáng)聯(lián)合” 為核心,整合雙方在
    的頭像 發(fā)表于 09-16 16:18 ?620次閱讀

    揚(yáng)科技與北京一高科技達(dá)成合作

    2025年8月8日上午,揚(yáng)科技與北京一高科技控股集團(tuán)(簡稱“北京一高科技”)聯(lián)合辦學(xué)簽約儀式在揚(yáng)科技順利舉行。
    的頭像 發(fā)表于 08-13 18:02 ?1021次閱讀

    揚(yáng)科技推出SOD-323HE封裝TVS新品

    揚(yáng)科技近日推出SOD-323HE封裝TVS新品,產(chǎn)品散熱性能優(yōu),背部Pad面積大,對(duì)比SOD-123FL散熱路徑更改,由原來的引腳散熱更改為背部金屬板Pad散熱,金屬散熱面積增大89% 。同時(shí)封裝外形小,比SOD-123HE封裝長度
    的頭像 發(fā)表于 07-21 11:43 ?973次閱讀
    <b class='flag-5'>揚(yáng)</b><b class='flag-5'>杰</b>科技推出SOD-323HE封裝TVS新品

    揚(yáng)科技推出用于清潔能源的N60V MOSFET產(chǎn)品

    揚(yáng)科技最新推出了一系列用于清潔能源的N60V MOSFET產(chǎn)品,產(chǎn)品采用特殊優(yōu)化的SGT技術(shù),具有較低的導(dǎo)通電阻Rdson和柵極電荷Qg,明顯降低導(dǎo)通和開關(guān)損耗,同時(shí)提升了MOSFE
    的頭像 發(fā)表于 06-27 09:43 ?1182次閱讀
    <b class='flag-5'>揚(yáng)</b><b class='flag-5'>杰</b>科技推出用于清潔能源的N60V MOSFET產(chǎn)品

    揚(yáng)科技拜訪維揚(yáng)經(jīng)濟(jì)開發(fā)區(qū)管委會(huì)

    近日,揚(yáng)科技副董事長劉從寧率項(xiàng)目團(tuán)隊(duì)專程前往維揚(yáng)經(jīng)濟(jì)開發(fā)區(qū)管委會(huì)拜訪,代表企業(yè)向管委會(huì)主任仇震及領(lǐng)導(dǎo)班子鄭重遞交送上印有 “政企聯(lián)動(dòng)創(chuàng)效率,高效服務(wù)助發(fā)展” 的鮮紅錦旗,致謝管委會(huì)在揚(yáng)
    的頭像 發(fā)表于 05-30 16:22 ?704次閱讀

    博世集團(tuán)蒞臨揚(yáng)科技參觀交流

    近日,全球第一大汽車零部件技術(shù)供應(yīng)商博世集團(tuán)(BOSCH)全球電子和軟件采購高級(jí)副總裁Gohlicke Bernd、全球電子和軟件采購副總裁Sbanski Oliver率隊(duì)蒞臨揚(yáng)科技。揚(yáng)
    的頭像 發(fā)表于 05-19 09:27 ?826次閱讀

    揚(yáng)科技亮相PCIM Europe 2025 以硬核技術(shù)驅(qū)動(dòng)能源變革

    Mosfet新品與微溝槽IGBT單管,前者采用高密度溝槽設(shè)計(jì),導(dǎo)通電阻降低20%,適用于服務(wù)器電源與消費(fèi)電子快充;后者通過背面加工工藝優(yōu)化,飽和壓降與關(guān)斷損耗雙降,可提升變頻器能效5%以上。 二 技術(shù)論壇 共探發(fā)展 ? ? ?
    的頭像 發(fā)表于 05-09 10:11 ?1068次閱讀
    <b class='flag-5'>揚(yáng)</b><b class='flag-5'>杰</b>科技亮相PCIM Europe 2025 以硬核技術(shù)驅(qū)動(dòng)能源變革

    如何布線才能降低MDDESD風(fēng)險(xiǎn)?PCB布局的抗干擾設(shè)計(jì)技巧

    降低ESD風(fēng)險(xiǎn)的PCB布線與布局技巧。一、ESD路徑最短優(yōu)先原則ESD是一種高頻、瞬態(tài)干擾,它往往會(huì)選擇阻抗最小的路徑泄放。因此,在布線時(shí),
    的頭像 發(fā)表于 04-25 09:43 ?503次閱讀
    如何布線才能<b class='flag-5'>降低</b>MDD<b class='flag-5'>ESD</b>風(fēng)險(xiǎn)?PCB布局的抗<b class='flag-5'>干擾</b>設(shè)計(jì)技巧

    揚(yáng)科技N60V SGT MOSFET產(chǎn)品介紹

    揚(yáng)科技于2024年推出了一系列用于汽車電子的N60V SGT MOSFET,產(chǎn)品采用特殊優(yōu)化的SGT技術(shù),具有較低的導(dǎo)通電阻Rdson和柵極電荷Qg,明顯降低導(dǎo)通和開關(guān)損耗,可以支持
    的頭像 發(fā)表于 04-01 10:39 ?858次閱讀
    <b class='flag-5'>揚(yáng)</b><b class='flag-5'>杰</b>科技N60V SGT MOSFET產(chǎn)品介紹

    揚(yáng)科技全資子公司MCC(越南)工廠正式通線

    近日,喜訊傳來,揚(yáng)科技全資子公司MCC(越南)工廠正式步入通線階段。這一里程碑式的成就標(biāo)志著揚(yáng)科技在積極開拓國際市場、加速全球化進(jìn)程上邁出了堅(jiān)實(shí)的一步。
    的頭像 發(fā)表于 12-16 11:29 ?2393次閱讀

    揚(yáng)科技推出全新SiC MOSFET產(chǎn)品

    揚(yáng)科技近日推出了一系列TO-263-7L、TOLL、T2PAK產(chǎn)品,產(chǎn)品均采用開爾文接觸,明顯減少了開關(guān)時(shí)間,降低了開關(guān)損耗,支持更高頻率的應(yīng)用與動(dòng)態(tài)響應(yīng);同時(shí)相比插腳器件降低
    的頭像 發(fā)表于 11-27 14:15 ?1165次閱讀
    <b class='flag-5'>揚(yáng)</b><b class='flag-5'>杰</b>科技推出全新SiC MOSFET產(chǎn)品