亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

NVMe高速傳輸之擺脫XDMA設計14: PCIe應答模塊設計

高速傳輸與存儲 ? 來源:高速傳輸與存儲 ? 作者:高速傳輸與存儲 ? 2025-08-04 16:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

應答模塊的具體任務是接收來自PCIe鏈路上的設備的TLP請求,并響應請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)傳輸只使用PCIe協(xié)議的存儲器讀請求TLP和存儲器寫請求TLP,應答模塊也分別針對兩種TLP設置處理引擎來提高并行性和處理速度。

對于存儲器寫請求TLP,該類型的TLP使用Posted方式傳輸,即不需要返回完成報文,因此只需要接收并做處理,這一過程由寫處理模塊來執(zhí)行,寫處理模塊的結構如圖1所示。

wKgZO2iQcsCAY8DCAAAd8ZyRh8Y399.png

圖1 TLP寫處理模塊結構圖

當axis_cq總線中出現(xiàn)數(shù)據(jù)流傳輸時,應答模塊首先對傳輸?shù)腡LP報頭的類型字段進行解析,如果為存儲器寫請求則由寫處理模塊進一步解析。寫處理模塊提取出TLP報頭的地址字段、長度字段等,然后將數(shù)據(jù)字段寫入數(shù)據(jù)緩存中。提取出的地址字段用于進行地址映射,在NVMe協(xié)議中,設備端的請求寫分為兩種,分別是寫完成隊列和寫數(shù)據(jù),因此地址映射的定向對應為隊列管理模塊的完成條目處理單元和數(shù)據(jù)傳輸AXI總線的寫通道。完成條目的字段長度為128比特,因此無需進行數(shù)據(jù)緩存,跟隨地址映射發(fā)送到隊列管理模塊。AXI Master驅動負責將解析的字段與緩存的數(shù)據(jù)組成AXI寫傳輸事務發(fā)送到AXI寫通道,實現(xiàn)數(shù)據(jù)的寫傳輸。

B站已給出相關性能的視頻,如想進一步了解,請搜索B站用戶:專注與守望
鏈接:https://space.bilibili.com/585132944/dynamic?spm_id_from=333.1365.list.card_title.click

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCIe
    +關注

    關注

    16

    文章

    1407

    瀏覽量

    87252
  • nvme
    +關注

    關注

    0

    文章

    284

    瀏覽量

    23634
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    NVMe高速傳輸擺脫XDMA設計30: NVMe 設備模型設計

    NVMe 設備模型一方面模擬 PCIe EP 設備功能, 另一方面模擬 NVMe 行為功能,實現(xiàn) NVMe 協(xié)議事務的處理。 PCIe EP
    發(fā)表于 09-29 09:31

    NVMe高速傳輸擺脫XDMA設計23:UVM驗證平臺

    NVMe over PCIe采用 AXI4-Lite 接口、AXI4 接口和 PCIe3.0X4 接口,其中AXI4-Lite 和 AXI4 總線接口均可抽象為總線事務,而 PCIe
    發(fā)表于 08-26 09:49

    NVMe高速傳輸擺脫XDMA設計20: PCIe應答模塊設計

    應答模塊的具體任務是接收來自PCIe鏈路上的設備的TLP請求,并響應請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)
    的頭像 發(fā)表于 08-13 10:43 ?530次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>之</b><b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>設計20: <b class='flag-5'>PCIe</b><b class='flag-5'>應答</b><b class='flag-5'>模塊</b>設計

    NVMe高速傳輸擺脫XDMA設計20: PCIe應答模塊設計

    應答模塊的具體任務是接收來自PCIe鏈路上的設備的TLP請求,并響應請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)
    發(fā)表于 08-12 16:04

    NVMe高速傳輸擺脫XDMA設計17:PCIe加速模塊設計

    PCIe加速模塊負責實現(xiàn)PCIe傳輸層任務的處理,同時與NVMe層進行任務交互。PCIe加速
    的頭像 發(fā)表于 08-09 14:38 ?4250次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>之</b><b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>設計17:<b class='flag-5'>PCIe</b>加速<b class='flag-5'>模塊</b>設計

    NVMe高速傳輸擺脫XDMA設計18:PCIe請求模塊設計(上)

    發(fā)送給下游設備,下游設備的反饋通過axis_rc接口以CPL或CPLD的形式傳回。門鈴寫請求由NVMe控制模塊發(fā)起,請求以PCIe存儲器寫請求TLP的格式從axis_rq接口交由PCIE
    發(fā)表于 08-09 14:37

    NVMe高速傳輸擺脫XDMA設計17:PCIe加速模塊設計

    PCIe加速模塊負責實現(xiàn)PCIe傳輸層任務的處理,同時與NVMe層進行任務交互。如圖1所示,PCIe
    發(fā)表于 08-07 18:57

    NVMe高速傳輸擺脫XDMA設計14PCIe應答模塊設計

    應答模塊的具體任務是接收來自PCIe鏈路上的設備的TLP請求,并響應請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)
    發(fā)表于 08-04 16:44

    NVMe IP高速傳輸卻不依賴XDMA設計九:隊列管理模塊(上)

    這是采用PCIe設計NVMe,并非調用XDMA方式,后者在PCIe4.0時不大方便,故團隊直接采用PCIe設計,結合UVM驗證加快設計速度。
    的頭像 發(fā)表于 08-04 09:53 ?524次閱讀
    <b class='flag-5'>NVMe</b> IP<b class='flag-5'>高速</b><b class='flag-5'>傳輸</b>卻不依賴<b class='flag-5'>XDMA</b>設計<b class='flag-5'>之</b>九:隊列管理<b class='flag-5'>模塊</b>(上)

    NVMe高速傳輸擺脫XDMA設計12:PCIe請求模塊設計(上)

    發(fā)送給下游設備,下游設備的反饋通過axis_rc接口以CPL或CPLD的形式傳回。門鈴寫請求由NVMe控制模塊發(fā)起,請求以PCIe存儲器寫請求TLP的格式從axis_rq接口交由PCIE
    發(fā)表于 08-03 22:00

    NVMe高速傳輸擺脫XDMA設計18:UVM驗證平臺

    NVMe over PCIe采用 AXI4-Lite 接口、AXI4 接口和 PCIe3.0X4 接口,其中AXI4-Lite 和 AXI4 總線接口均可抽象為總線事務,而 PCIe
    發(fā)表于 07-31 16:39

    NVMe高速傳輸擺脫XDMA設計九:隊列管理模塊設計(上)

    本帖最后由 xianuser2012 于 2025-7-30 15:57 編輯 注:這是采用PCIe設計NVMe,并非調用XDMA方式,后者在PCIe4.0時不大方便,故團隊直接
    發(fā)表于 07-27 17:41

    NVMe IP高速傳輸卻不依賴XDMA設計八:系統(tǒng)初始化

    采用XDMA是許多人常用xilinx庫實現(xiàn)NVMe或其他傳輸的方法。但是,XDMA介紹較少,在高速存儲設計時,尤其是
    的頭像 發(fā)表于 07-26 15:14 ?528次閱讀
    <b class='flag-5'>NVMe</b> IP<b class='flag-5'>高速</b><b class='flag-5'>傳輸</b>卻不依賴<b class='flag-5'>XDMA</b>設計<b class='flag-5'>之</b>八:系統(tǒng)初始化

    NVMe IP高速傳輸卻不依賴XDMA設計之二:PCIe讀寫邏輯

    應答模塊的具體任務是接收來自PCIe鏈路上的設備的TLP請求,并響應請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)
    的頭像 發(fā)表于 06-09 17:25 ?523次閱讀
    <b class='flag-5'>NVMe</b> IP<b class='flag-5'>高速</b><b class='flag-5'>傳輸</b>卻不依賴<b class='flag-5'>XDMA</b>設計之二:<b class='flag-5'>PCIe</b>讀寫邏輯

    NVMe IP over PCIe 4.0:擺脫XDMA,實現(xiàn)超高速

    基于NVMe加速引擎,它直接放棄XDMA,改為深度結合PCIe,通過高速傳輸機制開發(fā)。同時利用UVM驗證平臺驗證,有效提升工作效率。
    的頭像 發(fā)表于 04-16 14:57 ?727次閱讀
    <b class='flag-5'>NVMe</b> IP over <b class='flag-5'>PCIe</b> 4.0:<b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>,實現(xiàn)超<b class='flag-5'>高速</b>!