亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

NVMe IP over PCIe 4.0:擺脫XDMA,實現(xiàn)超高速!

高速傳輸與存儲 ? 來源:高速傳輸與存儲 ? 作者:高速傳輸與存儲 ? 2025-04-16 14:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 基于PCIe4.0,向上兼容PCIe3.0等

開發(fā)基于XDMA的NVMe Host IP已多年了,一些公司提出之前的IP只支持PCIe3.0,目前PCIe4.0已普遍,能不能提供基于PCIe4.0的NVMe IP。
雖然NVMe IP不區(qū)分PCIe版本,但是XDMA選項設(shè)置時選擇當時只支持PCIe3.0. 畢竟當時PCIe4.0未出,也沒有測試過。

對公司送來的三星990PRO,拿到后得升級一下之前IP。
從xilinx vitis 2022.2看,它是不支持直接升級到pcie4.0。 我們基于NVMe加速引擎進行升級,它直接放棄XDMA,改為深度結(jié)合PCIe,改造高速傳輸機制。再加上有了自己的UVM驗證平臺。這部分開發(fā)工作效率得到有效提升。

相關(guān)視頻可以在B站觀看,貼出相關(guān)測試demo,感興趣的可以搜:
https://space.bilibili.com/585132944?spm_id_from=333.337.search-card.all.click
或者直接看相關(guān)視頻,搜用戶名: 專注與守望 或者 wx: zzbxidian

2 NOPHAE PCIE4.0 加速引擎框架及特點

系統(tǒng)結(jié)構(gòu)框圖如下

wKgZPGd9xo-AdnRmAARdQ3F53Uc100.png

工程結(jié)構(gòu)設(shè)計框圖如下:

wKgZO2f-84-ACczbAAJEhpVvDQs728.png

功能及性能如下:

wKgZO2d9xo6AScOaAAJzpd6LWv0533.png

測試結(jié)果表明讀寫性能直逼三星的SSD條子性能。讀約7GBps,寫在6.5GBps之上。采用純邏輯設(shè)計,穩(wěn)定性是有保障的。

3 測試片段

wKgZO2d9xo6ARU6UAAIpSVj8LM4166.png

如果有更好的SSD或工業(yè)盤條子,我們可以協(xié)助測試性能。

sf

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1840

    瀏覽量

    154588
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1407

    瀏覽量

    87252
  • nvme
    +關(guān)注

    關(guān)注

    0

    文章

    284

    瀏覽量

    23634
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    NVMe高速傳輸之擺脫XDMA設(shè)計30: NVMe 設(shè)備模型設(shè)計

    NVMe 設(shè)備模型一方面模擬 PCIe EP 設(shè)備功能, 另一方面模擬 NVMe 行為功能,實現(xiàn) NVMe 協(xié)議事務(wù)的處理。
    發(fā)表于 09-29 09:31

    NVMe高速傳輸之擺脫XDMA設(shè)計23:UVM驗證平臺

    NVMe over PCIe采用 AXI4-Lite 接口、AXI4 接口和 PCIe3.0X4 接口,其中AXI4-Lite 和 AXI4 總線接口均可抽象為總線事務(wù),而
    發(fā)表于 08-26 09:49

    NVMe高速傳輸之擺脫XDMA設(shè)計23:UVM驗證平臺

    NVMe over PCIe采用 AXI4-Lite 接口、AXI4 接口和 PCIe3.0X4 接口,其中AXI4-Lite 和 AXI4 總線接口均可抽象為總線事務(wù),而
    的頭像 發(fā)表于 08-25 18:53 ?2491次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>高速</b>傳輸之<b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>設(shè)計23:UVM驗證平臺

    NVMe高速傳輸之擺脫XDMA設(shè)計20: PCIe應(yīng)答模塊設(shè)計

    應(yīng)答模塊的具體任務(wù)是接收來自PCIe鏈路上的設(shè)備的TLP請求,并響應(yīng)請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)傳輸只使用PCIe協(xié)議的存儲器讀請求TLP和存儲器寫請求TLP,應(yīng)答模塊也分
    的頭像 發(fā)表于 08-13 10:43 ?530次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>高速</b>傳輸之<b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>設(shè)計20: <b class='flag-5'>PCIe</b>應(yīng)答模塊設(shè)計

    NVMe高速傳輸之擺脫XDMA設(shè)計20: PCIe應(yīng)答模塊設(shè)計

    應(yīng)答模塊的具體任務(wù)是接收來自PCIe鏈路上的設(shè)備的TLP請求,并響應(yīng)請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)傳輸只使用PCIe協(xié)議的存儲器讀請求TLP和存儲器寫請求TLP,應(yīng)答模塊也分
    發(fā)表于 08-12 16:04

    NVMe高速傳輸之擺脫XDMA設(shè)計17:PCIe加速模塊設(shè)計

    PCIe加速模塊負責(zé)實現(xiàn)PCIe傳輸層任務(wù)的處理,同時與NVMe層進行任務(wù)交互。PCIe加速模塊按照請求發(fā)起方分為請求模塊和應(yīng)答模塊。
    的頭像 發(fā)表于 08-09 14:38 ?4246次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>高速</b>傳輸之<b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>設(shè)計17:<b class='flag-5'>PCIe</b>加速模塊設(shè)計

    NVMe高速傳輸之擺脫XDMA設(shè)計17:PCIe加速模塊設(shè)計

    PCIe加速模塊負責(zé)實現(xiàn)PCIe傳輸層任務(wù)的處理,同時與NVMe層進行任務(wù)交互。如圖1所示,PCIe加速模塊按照請求發(fā)起方分為請求模塊和應(yīng)答
    發(fā)表于 08-07 18:57

    NVMe高速傳輸之擺脫XDMA設(shè)計14: PCIe應(yīng)答模塊設(shè)計

    應(yīng)答模塊的具體任務(wù)是接收來自PCIe鏈路上的設(shè)備的TLP請求,并響應(yīng)請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)傳輸只使用PCIe協(xié)議的存儲器讀請求TLP和存儲器寫請求TLP,應(yīng)答模塊也分
    發(fā)表于 08-04 16:44

    NVMe IP高速傳輸卻不依賴XDMA設(shè)計之九:隊列管理模塊(上)

    這是采用PCIe設(shè)計NVMe,并非調(diào)用XDMA方式,后者在PCIe4.0時不大方便,故團隊直接采用PCIe設(shè)計,結(jié)合UVM驗證加快設(shè)計速度。
    的頭像 發(fā)表于 08-04 09:53 ?524次閱讀
    <b class='flag-5'>NVMe</b> <b class='flag-5'>IP</b><b class='flag-5'>高速</b>傳輸卻不依賴<b class='flag-5'>XDMA</b>設(shè)計之九:隊列管理模塊(上)

    NVMe高速傳輸之擺脫XDMA設(shè)計18:UVM驗證平臺

    NVMe over PCIe采用 AXI4-Lite 接口、AXI4 接口和 PCIe3.0X4 接口,其中AXI4-Lite 和 AXI4 總線接口均可抽象為總線事務(wù),而
    發(fā)表于 07-31 16:39

    NVMe高速傳輸之擺脫XDMA設(shè)計九:隊列管理模塊設(shè)計(上)

    本帖最后由 xianuser2012 于 2025-7-30 15:57 編輯 注:這是采用PCIe設(shè)計NVMe,并非調(diào)用XDMA方式,后者在PCIe4.0時不大方便,故團隊直接
    發(fā)表于 07-27 17:41

    NVMe IP高速傳輸卻不依賴XDMA設(shè)計之八:系統(tǒng)初始化

    采用XDMA是許多人常用xilinx庫實現(xiàn)NVMe或其他傳輸?shù)姆椒?。但是?b class='flag-5'>XDMA介紹較少,在高速存儲設(shè)計時,尤其是
    的頭像 發(fā)表于 07-26 15:14 ?527次閱讀
    <b class='flag-5'>NVMe</b> <b class='flag-5'>IP</b><b class='flag-5'>高速</b>傳輸卻不依賴<b class='flag-5'>XDMA</b>設(shè)計之八:系統(tǒng)初始化

    NVMe IP高速傳輸卻不依賴XDMA設(shè)計之三:系統(tǒng)架構(gòu)

    所設(shè)計的新系統(tǒng)架構(gòu)中,Nvme over PCIe IP通過 PCIe 3.0x4 接口連接 NVMe
    的頭像 發(fā)表于 06-29 17:46 ?816次閱讀
    <b class='flag-5'>NVMe</b> <b class='flag-5'>IP</b><b class='flag-5'>高速</b>傳輸卻不依賴<b class='flag-5'>XDMA</b>設(shè)計之三:系統(tǒng)架構(gòu)

    NVMe IP高速傳輸卻不依賴便利的XDMA設(shè)計之三:系統(tǒng)架構(gòu)

    加速模塊、 PCIE 集成塊。 以下為各功能模塊的定義: 系統(tǒng)控制模塊是實現(xiàn)NVMe over PCIe關(guān)鍵組件。 NoP 邏輯加速引擎內(nèi)
    發(fā)表于 06-29 17:42

    NVMe IP高速傳輸卻不依賴便利的XDMA設(shè)計之一

    NVMe IP放棄XDMA原因 選用XDMANVMe IP的關(guān)鍵傳輸模塊,可以加速
    發(fā)表于 05-24 17:09