亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

通過高速PCB控制解決EMI問題

單片機與嵌入式 ? 來源:單片機與嵌入式 ? 作者:單片機與嵌入式 ? 2022-11-11 11:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著信號上升沿時間的減小,信號頻率的提高,電子產品的EMI問題,也來越受到電子工程師的重視。高速pcb設計的成功,對EMI的貢獻越來越受到重視,幾乎60%的EMI問題可以通過高速PCB來控制解決。

1 高速信號走線屏蔽規(guī)則

a2db56a0-60e5-11ed-8abf-dac502259ad0.png

如上圖所示:在高速的PCB設計中,時鐘等關鍵的高速信號線,則需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都是會造成EMI的泄漏。建議屏蔽線,每1000mil,打孔接地。2 高速信號的走線閉環(huán)規(guī)則由于PCB板的密度越來越高,很多PCB layout工程師在走線的過程中,很容易出現(xiàn)這種失誤,如下圖所示:

a2f73a00-60e5-11ed-8abf-dac502259ad0.jpg

時鐘信號等高速信號網絡,在多層的PCB走線的時候產生了閉環(huán)的結果,這樣的閉環(huán)結果將產生環(huán)形天線,增加EMI的輻射強度。3 高速信號的走線開環(huán)規(guī)則規(guī)則二提到高速信號的閉環(huán)會造成EMI輻射,同樣的開環(huán)同樣會造成EMI輻射,如下圖所示:

a313b5e0-60e5-11ed-8abf-dac502259ad0.jpg

時鐘信號等高速信號網絡,在多層的PCB走線的時候產生了開環(huán)的結果,這樣的開環(huán)結果將產生線形天線,增加EMI的輻射強度。在設計中我們也要避免。4 高速信號的特性阻抗連續(xù)規(guī)則高速信號,在層與層之間切換的時候必須保證特性阻抗的連續(xù),否則會增加EMI的輻射,如下圖:

a33971fe-60e5-11ed-8abf-dac502259ad0.jpg

也就是說,同層的布線的寬度必須連續(xù),不同層的走線阻抗必須連續(xù)。5 高速PCB設計的布線方向規(guī)則相鄰兩層間的走線必須遵循垂直走線的原則,否則會造成線間的串擾,增加EMI輻射,如下圖:

a35924f4-60e5-11ed-8abf-dac502259ad0.jpg

相鄰的布線層遵循橫平豎垂的布線方向,垂直的布線可以抑制線間的串擾。6 高速PCB設計中的拓撲結構規(guī)則在高速PCB設計中有兩個最為重要的內容,就是線路板特性阻抗的控制和多負載情況下的拓撲結構的設計。在高速的情況下,可以說拓撲結構的是否合理直接決定,產品的成功還是失敗。

a3768d5a-60e5-11ed-8abf-dac502259ad0.png

如上圖所示,就是我們經常用到的菊花鏈式拓撲結構。這種拓撲結構一般用于幾Mhz的情況下為宜。高速的拓撲結構我們建議使用后端的星形對稱結構。7 走線長度的諧振規(guī)則

a39fc634-60e5-11ed-8abf-dac502259ad0.png

檢查信號線的長度和信號的頻率是否構成諧振,即當布線長度為信號波長1/4的時候的整數倍時,此布線將產生諧振,而諧振就會輻射電磁波,產生干擾。8 回流路徑規(guī)則

a3ca9b5c-60e5-11ed-8abf-dac502259ad0.jpg

所有的高速信號必須有良好的回流路徑。盡可能的保證時鐘等高速信號的回流路徑最小。否則會極大的增加輻射,并且輻射的大小和信號路徑和回流路徑所包圍的面積成正比。9 器件的退耦電容擺放規(guī)則

a3f23eaa-60e5-11ed-8abf-dac502259ad0.png

退耦電容的擺放的位置非常的重要。不合理的擺放位置,是根本起不到退耦的效果。退耦電容的擺放的原則是:靠近電源的管腳,并且電容的電源走線和地線所包圍的面積最小。

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4384

    文章

    23665

    瀏覽量

    419061
  • emi
    emi
    +關注

    關注

    53

    文章

    3852

    瀏覽量

    133711

原文標題:解決EMI問題,這樣來做!

文章出處:【微信號:單片機與嵌入式,微信公眾號:單片機與嵌入式】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高速圖像采集模組如何選極細同軸線來優(yōu)化EMI?

    極細同軸線在高速圖像采集模組中不僅提升了信號質量,也在EMI優(yōu)化中扮演關鍵角色;在設計時,應綜合考慮屏蔽結構、材料選擇、阻抗控制、端接工藝與布線規(guī)劃。只有在這些環(huán)節(jié)協(xié)同優(yōu)化,才能讓系統(tǒng)在高速
    的頭像 發(fā)表于 10-18 14:45 ?777次閱讀
    <b class='flag-5'>高速</b>圖像采集模組如何選極細同軸線來優(yōu)化<b class='flag-5'>EMI</b>?

    串擾如何影響信號完整性和EMI

    歡迎來到 “掌握 PCB 設計中的 EMI 控制” 系列的第六篇文章。本文將探討串擾如何影響信號完整性和 EMI,并討論在設計中解決這一問題的具體措施。
    的頭像 發(fā)表于 08-25 11:06 ?6637次閱讀
    串擾如何影響信號完整性和<b class='flag-5'>EMI</b>

    如何設計低EMIPCB

    設計印刷電路板(PCB)時,核心挑戰(zhàn)之一是確保設計通過輻射和傳導發(fā)射測試。這不僅是滿足法規(guī)標準的關鍵,也能確保 PCB 在目標環(huán)境中正常運行,避免對其他設備和系統(tǒng)產生干擾。
    的頭像 發(fā)表于 07-22 18:05 ?5858次閱讀
    如何設計低<b class='flag-5'>EMI</b>的<b class='flag-5'>PCB</b>

    如何通過優(yōu)化元件布局有效降低EMI

    在 “掌握 PCB 設計中的 EMI 控制” 系列的第二篇文章中,我們將深入探討維持低電磁干擾(EMI)的關鍵概念之一。
    的頭像 發(fā)表于 06-16 16:34 ?4186次閱讀
    如何<b class='flag-5'>通過</b>優(yōu)化元件布局有效降低<b class='flag-5'>EMI</b>

    高頻高速PCB測試解決方案

    高頻高速PCB廣泛應用于AI、高速通信、數據中心和消費電子等領域。其性能的穩(wěn)定性和可靠性決定了整個系統(tǒng)的信號完整性和運行效率。高速PCB產業(yè)
    的頭像 發(fā)表于 05-20 09:13 ?1350次閱讀
    高頻<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>測試解決方案

    高速PCB設計基礎篇

    基本概念 v 高速電路定義 v 電磁干擾(EMI)和 電磁兼容(EMC) v 信號完整性(signal integrity) v 反射(reflection) v 串擾(crosstalk
    發(fā)表于 04-21 15:50

    PCB設計:在真實世界里的EMI控制

    內容設計很多EMI基礎知識,是EMI工程師很好的教材,對于其他電子行業(yè)技術人員了解如何做好EMI設計也有很大的幫助。 純分享貼,有需要可以直接下載附件獲取文檔! (如果內容有幫助可以關注、點贊、評論支持一下哦~)
    發(fā)表于 04-19 13:44

    揭秘PCB阻抗控制:如何影響你的電子設備性能?

    PCB貼片加工廠家今天為大家講講什么是PCB阻抗控制?PCB阻抗控制對電路性能和穩(wěn)定性的影響。在高頻、
    的頭像 發(fā)表于 04-18 09:07 ?628次閱讀

    如何通過高效工程評審EQ流程,實現(xiàn)PCB零缺陷制造?

    如何通過高效工程評審實現(xiàn)PCB零缺陷制造?關鍵步驟解析!? 在PCB制造中,?Gerber文件是設計到生產的核心橋梁,但超過30%的原始文件存在需澄清的風險。如何通過高效的工程評審(
    的頭像 發(fā)表于 03-07 14:51 ?1237次閱讀

    揭秘PCB阻抗在高速信號傳輸中的重要性

    ,對更高速度、更大功能和更緊湊設計的需求使得PCB阻抗的精確控制成為PCB設計和制造過程中至關重要的一環(huán)。理解和管理PCB阻抗對于確保信號完
    的頭像 發(fā)表于 02-27 09:24 ?644次閱讀

    怎么設計ADS828E的高速PCB板,要注意哪些問題?

    這幾天自己再畫一塊基于ADS828E的AD采集模塊,和FPGA相接的。但由于自己以前沒有畫過高速PCB板,也沒有用過高速的AD模塊,所以想請教大家怎么設計ADS828E的高速
    發(fā)表于 02-06 07:59

    開關電源PCB板的EMI抑制與抗干擾設計

    開關電源PCB板的EMI抑制與抗干擾設計 引言 印制電路板(PCB)是電子產品的重要部件之一, 是電子元器件的支撐體,是電子元器件電氣連接的提供者。而所有開關電源設計的最后一步就是PCB
    的頭像 發(fā)表于 01-17 10:35 ?4040次閱讀
    開關電源<b class='flag-5'>PCB</b>板的<b class='flag-5'>EMI</b>抑制與抗干擾設計

    高速PCB設計EMI防控手冊:九大關鍵步驟詳解

    的關注。據統(tǒng)計,幾乎60%的EMI問題都可以通過優(yōu)化高速PCB設計來解決。本文將詳細介紹高速PCB
    的頭像 發(fā)表于 12-24 10:08 ?779次閱讀

    PCB板EMC/EMI的設計技巧

    問題,是使系統(tǒng)設備達到電磁兼容標準最有效、成本最低的手段。本文介紹數字電路 PCB 設計中的 EMI 控制技術。
    發(fā)表于 11-18 15:02 ?10次下載

    PCB電路板的層數對性能的影響

    PCB的層數對電路板的性能有著顯著的影響。以下是幾個主要方面: 1. 信號傳輸速度和電磁干擾(EMI) 更高的信號傳輸速度:多層PCB可以通過更復雜的內部布線來提供更高的信號傳輸速度。
    的頭像 發(fā)表于 11-05 09:58 ?1644次閱讀