亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog HDL提供了哪兩種類型的顯式時(shí)序控制

FPGA之家 ? 來(lái)源:YGOPRO de Space ? 作者:無(wú)名法老王 ? 2021-07-02 10:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Verilog HDL提供了兩種類型的顯式時(shí)序控制:一種是延遲控制,即定義執(zhí)行語(yǔ)句的延遲時(shí)間;另一種是事件控制,只有當(dāng)某一事件發(fā)生時(shí)才允許該語(yǔ)句繼續(xù)向下執(zhí)行。

Verilog仿真時(shí),仿真時(shí)間由以下四種形式進(jìn)行控制:

(1)定義過(guò)的門(mén)級(jí)或線傳輸延遲

(2)由#符號(hào)引入的延遲控制

(3)由@符號(hào)引入的事件控制

(4)等待語(yǔ)句

其中形式1是由門(mén)級(jí)器件來(lái)決定的,無(wú)須討論。

1、延遲控制#

Verilog延遲控制格式為:

# expression

延遲時(shí)間由expression的值確定。

example1:

module delay; reg[1:0] r; initial #70 $stop; initial begin : b1 #10 r=1; #20 r=1; #30 r=1; end initial begin : b2 #5 r=2; #20 r=2; #30 r=2; end always @r begin $display(“r=%0d at time %0d”,r,$time); end endmodule

執(zhí)行結(jié)果如下:

r=2 at time 5 r=1 at time 10 r=2 at time 25r=1 at time 30 r=2 at time 55 r=1 at time 60

在賦值語(yǔ)句中使用:

current_state=#clock_period next_state;

2、事件控制

一個(gè)事件可以通過(guò)運(yùn)行表達(dá)式:-》event變量來(lái)被激發(fā)。

事件變量的聲明:

event var;

event觸發(fā)為:

-》var;

捕獲觸發(fā)為:

@(var);

在賦值語(yǔ)句中使用:

current_state=@(posedge clock) next_state;

3、等待語(yǔ)句

wait(expression)

當(dāng)?shù)却谋磉_(dá)式為假則中斷運(yùn)行,知道表達(dá)式變?yōu)檎妗?/p>

4、延遲定義模塊

Verilog可以對(duì)模塊中某一指定的路徑進(jìn)行延遲定義,延遲定義塊內(nèi)容要放在specify和endspecify之間,延遲定義塊是一個(gè)獨(dú)立的塊結(jié)構(gòu),不在任何其他模塊(如initial或always)內(nèi)出現(xiàn),在定義塊內(nèi)使用specparam關(guān)鍵字定義參數(shù)。

(1)并行連接:每條路徑都有一個(gè)源域和一個(gè)目標(biāo)域,每一位對(duì)應(yīng)相連(向量位數(shù)相同)。

(source=》destination)=《delay_value》;

(2)全連接:位對(duì)位連接,源和目標(biāo)位數(shù)不必相同(源域的每一位和目標(biāo)域的每一位分別相連)。

(source*》destination)=《delay_vaule》;

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 仿真
    +關(guān)注

    關(guān)注

    52

    文章

    4375

    瀏覽量

    137509
  • Verilog
    +關(guān)注

    關(guān)注

    30

    文章

    1369

    瀏覽量

    113912
  • HDL
    HDL
    +關(guān)注

    關(guān)注

    8

    文章

    330

    瀏覽量

    48726

原文標(biāo)題:Verilog HDL語(yǔ)言(4):時(shí)序控制

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫(xiě)測(cè)試

    本篇將詳細(xì)介紹如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫(xiě)測(cè)試。SRAM是一種非易失性存儲(chǔ)器,具有高速讀取和寫(xiě)入的特點(diǎn)。在FPGA中實(shí)現(xiàn)SRAM讀寫(xiě)測(cè)試,包括設(shè)計(jì)SRAM接口模塊
    的頭像 發(fā)表于 10-22 17:21 ?3779次閱讀
    如何利用<b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>在FPGA上實(shí)現(xiàn)SRAM的讀寫(xiě)測(cè)試

    使用Simulink自動(dòng)生成浮點(diǎn)運(yùn)算HDL代碼(Part 1)

    引言 想要實(shí)現(xiàn)浮點(diǎn)運(yùn)算功能,如果自己寫(xiě)Verilog代碼,需要花費(fèi)較多的時(shí)間和精力。好在Simulink HDL Coder工具箱提供自動(dòng)代碼生成技術(shù)。下圖展示
    發(fā)表于 10-22 06:48

    SC、LC、FC和ST四種類型類價(jià)格最貴

    在SC、LC、FC和ST四種類型的光纖跳線中,F(xiàn)C類型的光纖跳線通常價(jià)格相對(duì)較高,具體分析如下: FC類型的光纖跳線: 特點(diǎn):采用金屬螺紋套筒連接,具有較高的穩(wěn)定性和抗拉強(qiáng)度,適用于高振動(dòng)環(huán)境或需要
    的頭像 發(fā)表于 07-25 10:16 ?620次閱讀

    FPGA Verilog HDL語(yǔ)法之編譯預(yù)處理

    Verilog HDL語(yǔ)言和C語(yǔ)言一樣也提供編譯預(yù)處理的功能。“編譯預(yù)處理”是Verilog HDL
    的頭像 發(fā)表于 03-27 13:30 ?973次閱讀
    FPGA <b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>語(yǔ)法之編譯預(yù)處理

    一文詳解Verilog HDL

    Verilog HDL(Hardware Description Language)是一種硬件描述語(yǔ)言,用于從算法級(jí)、門(mén)級(jí)到開(kāi)關(guān)級(jí)的多種抽象設(shè)計(jì)層次的數(shù)字系統(tǒng)建?!,F(xiàn)實(shí)生活中多用于專用集成電路
    的頭像 發(fā)表于 03-17 15:17 ?3532次閱讀
    一文詳解<b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>

    分布存儲(chǔ)有哪幾種類型?

    分布存儲(chǔ)有哪幾種類型?分布存儲(chǔ)系統(tǒng)是一種將數(shù)據(jù)分散存儲(chǔ)在多臺(tái)獨(dú)立節(jié)點(diǎn)上的技術(shù),根據(jù)數(shù)據(jù)模型可分為鍵值存儲(chǔ)、列式存儲(chǔ)、文檔存儲(chǔ)和圖形存儲(chǔ)等類型;按數(shù)據(jù)存儲(chǔ)單位可分為基于文件、塊和對(duì)象
    的頭像 發(fā)表于 02-20 11:00 ?1017次閱讀

    淺談Verilog和VHDL的區(qū)別

    Verilog和VHDL是兩種廣泛使用的硬件描述語(yǔ)言(HDL),它們用于描述和模擬數(shù)字電路系統(tǒng)的行為和結(jié)構(gòu)。這兩種語(yǔ)言的主要作用是幫助工程師設(shè)計(jì)、仿真和驗(yàn)證集成電路(IC)和系統(tǒng)級(jí)芯片
    的頭像 發(fā)表于 02-17 14:20 ?2379次閱讀
    淺談<b class='flag-5'>Verilog</b>和VHDL的區(qū)別

    快問(wèn)快答:有兩種設(shè)備分別產(chǎn)品的抗破壞能力和是否泄漏工作介質(zhì)?

    在工業(yè)領(lǐng)域,為了確保設(shè)備在運(yùn)行過(guò)程中的安全性和可靠性,必須進(jìn)行嚴(yán)格的試壓。試壓分為兩種類型:強(qiáng)度試驗(yàn)和密封性測(cè)試。這如同對(duì)設(shè)備進(jìn)行一次全面的「體檢」,既要檢查「身體」是否強(qiáng)壯(抗破壞能力),又要檢查
    的頭像 發(fā)表于 02-06 11:39 ?488次閱讀
    快問(wèn)快答:有<b class='flag-5'>哪</b><b class='flag-5'>兩種</b>設(shè)備分別產(chǎn)品的抗破壞能力和是否泄漏工作介質(zhì)?

    電源適配器類型分成哪幾類呢?

    講到電源適配器類型分成哪幾類呢?對(duì)于這方面的問(wèn)題下面來(lái)具體的了解下。   區(qū)別電源適配器這兩種類型的方法主要從體積大小、重量、輸出電壓的范圍差值來(lái)進(jìn)行區(qū)別。電源適配器類型主要分為線性電源和開(kāi)關(guān)電源
    發(fā)表于 01-17 09:40

    Verilog 與 ASIC 設(shè)計(jì)的關(guān)系 Verilog 代碼優(yōu)化技巧

    Verilog與ASIC設(shè)計(jì)的關(guān)系 Verilog作為一種硬件描述語(yǔ)言(HDL),在ASIC設(shè)計(jì)中扮演著至關(guān)重要的角色。ASIC(Application Specific Integrated
    的頭像 發(fā)表于 12-17 09:52 ?1369次閱讀

    Verilog 測(cè)試平臺(tái)設(shè)計(jì)方法 Verilog FPGA開(kāi)發(fā)指南

    指南: Verilog測(cè)試平臺(tái)設(shè)計(jì)方法 選擇仿真工具 : 選擇一款強(qiáng)大的仿真工具,如ModelSim、Xilinx ISE等。這些工具提供豐富的功能,包括波形查看、調(diào)試功能、時(shí)序分析
    的頭像 發(fā)表于 12-17 09:50 ?1467次閱讀

    Verilog與VHDL的比較 Verilog HDL編程技巧

    理解。 VHDL :VHDL 的語(yǔ)法更接近于 Ada 語(yǔ)言,它是一種更正式的語(yǔ)言,具有豐富的數(shù)據(jù)類型和結(jié)構(gòu)。VHDL 支持?jǐn)?shù)據(jù)流、行為和結(jié)構(gòu)化三種描述方式。 2. 可讀性和可維護(hù)性 Verilog
    的頭像 發(fā)表于 12-17 09:44 ?2484次閱讀

    Verilog vhdl fpga

    相關(guān)專業(yè),具有良好的專業(yè)基礎(chǔ)知識(shí)。 感興趣可滴滴 JYHXDX534 2.工作年限不限,有工作經(jīng)驗(yàn)或優(yōu)秀應(yīng)屆畢業(yè)生亦可。 3.對(duì)FPGA芯片架構(gòu)和資源有深入的理解,精通Verilog HDL、VHDL
    發(fā)表于 11-12 16:40

    n公頭品種類型有哪幾種

    德索工程師說(shuō)道直N公頭作為射頻同軸連接器的一種,廣泛應(yīng)用于無(wú)線通信、雷達(dá)、衛(wèi)星通信、廣播電視等多個(gè)領(lǐng)域。其品種類型多樣,主要可以從連接方式、應(yīng)用場(chǎng)景、頻率范圍及特殊設(shè)計(jì)等多個(gè)維度進(jìn)行分類。以下
    的頭像 發(fā)表于 11-09 09:38 ?882次閱讀
    直<b class='flag-5'>式</b>n公頭品<b class='flag-5'>種類型</b>有哪幾種

    數(shù)字系統(tǒng)設(shè)計(jì)與Verilog HDL

    數(shù)字系統(tǒng)設(shè)計(jì)與Verilog HDL 1.兼職職位 ,不坐班,等待公司分配任務(wù),時(shí)間自由 2.薪資: 200-5000不等可具體協(xié)商 3.要求:國(guó)內(nèi)985/211院校在讀或畢業(yè),或者國(guó)外前100的院校 4.英語(yǔ)水平:四級(jí)500+/六級(jí)440+/雅思6.5+/托福90+
    發(fā)表于 11-06 17:57