亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何去正確理解采樣時(shí)鐘抖動(dòng)(Jitter)對(duì)ADC信噪比SNR的影響

FPGA之家 ? 來源:CSDN技術(shù)社區(qū) ? 作者:通信電子@FPGA高級(jí) ? 2021-04-07 16:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言:本文我們介紹下ADC采樣時(shí)鐘的抖動(dòng)(Jitter)參數(shù)對(duì)ADC采樣的影響,主要介紹以下內(nèi)容:

時(shí)鐘抖動(dòng)的構(gòu)成

時(shí)鐘抖動(dòng)對(duì)ADC SNR的影響

如何計(jì)算時(shí)鐘抖動(dòng)

如何優(yōu)化時(shí)鐘抖動(dòng)

1.采樣理論

高速ADC使用外部輸入時(shí)鐘對(duì)模擬輸入信號(hào)進(jìn)行采樣,如圖1所示。圖中顯示了輸入采樣時(shí)鐘抖動(dòng)示意圖。

2281061a-95c8-11eb-8b86-12bb97331649.jpg

圖1、ADC采樣

輸入模擬信號(hào)的頻率越高,由于時(shí)鐘抖動(dòng)導(dǎo)致的采樣信號(hào)幅度變化越大,這點(diǎn)在圖2中顯示的非常明顯。輸入信號(hào)頻率為F2=100MHz時(shí),采樣幅度變化如圖紅色虛線所示,明顯大于輸入信號(hào)F1=10MHz時(shí)采樣幅度的變化。

o4YBAGBtcf2AfUGOAAGrvSMY3qk173.png

圖2、時(shí)鐘抖動(dòng)對(duì)不同頻率輸入模擬信號(hào)的影響

2.采樣時(shí)鐘抖動(dòng)

采樣時(shí)鐘抖動(dòng)主要由兩部分組成:

外部輸入時(shí)鐘抖動(dòng)

ADC孔徑抖動(dòng)

22ca6b84-95c8-11eb-8b86-12bb97331649.jpg

圖3、時(shí)鐘抖計(jì)算公式

時(shí)鐘沿速率越快,帶來的時(shí)鐘抖動(dòng)越小,同時(shí)也會(huì)增加PCB設(shè)計(jì)難度。

22d3f960-95c8-11eb-8b86-12bb97331649.jpg

圖4、時(shí)鐘抖動(dòng)構(gòu)成

3.時(shí)鐘抖動(dòng)對(duì)SNR的影響

由于時(shí)鐘抖動(dòng)對(duì)ADC信噪比SNR的影響由圖5所示公式計(jì)算。在圖5中,可以看到時(shí)鐘抖動(dòng)對(duì)高頻模擬輸入信號(hào)影響更大。

23034a58-95c8-11eb-8b86-12bb97331649.jpg

圖5、時(shí)鐘抖動(dòng)對(duì)SNR的影響

ADC噪聲下限SNR一般由三部分構(gòu)成:

ADC量化噪聲

ADC熱噪聲

抖動(dòng)衰減

233085f4-95c8-11eb-8b86-12bb97331649.jpg

圖6、ADC噪聲下限計(jì)算

4.計(jì)算抖動(dòng)的幅度

時(shí)鐘抖動(dòng)通過對(duì)時(shí)鐘信號(hào)的相位噪聲進(jìn)行積分運(yùn)算得到。典型的計(jì)算應(yīng)用要求如圖7所示。

235e3c6a-95c8-11eb-8b86-12bb97331649.jpg

圖7、典型的時(shí)鐘抖動(dòng)計(jì)算要求

積分上限一般由以下因素限制:

時(shí)鐘濾波器帶寬

ADC時(shí)鐘輸入帶寬

ADC采樣速率

2373f79e-95c8-11eb-8b86-12bb97331649.jpg

圖8、時(shí)鐘頻率偏移對(duì)應(yīng)的抖動(dòng)值

5.SRN在頻率的影響

在采樣過程中,時(shí)鐘信號(hào)相位噪聲被加到輸入信號(hào)中。輸入信號(hào)頻率越高,相位噪聲幅度越大,越大的相位噪聲會(huì)導(dǎo)致越大的ADC噪聲下限惡化,降低ADC有效分辨率。

238bc428-95c8-11eb-8b86-12bb97331649.jpg

圖9、相位噪聲在頻率的頻譜圖

6.為什么時(shí)鐘抖動(dòng)/相位噪聲如此關(guān)鍵

典型的接收機(jī)在“阻塞條件”下的性能包括兩個(gè)方面:

一是,接收機(jī)需要在噪聲背景下檢測(cè)出想要的小信號(hào)

二是,在帶內(nèi)有大的干擾無法濾除,此干擾會(huì)影響小信號(hào)檢測(cè)

2394742e-95c8-11eb-8b86-12bb97331649.jpg

圖10、時(shí)鐘抖動(dòng)增強(qiáng)帶內(nèi)干擾影響

7.如何優(yōu)化時(shí)鐘抖動(dòng)性能

為了使給定ADC的信噪比性能最大化,系統(tǒng)設(shè)計(jì)者可以采取幾個(gè)步驟:

使用低抖動(dòng)/相位噪聲時(shí)鐘源

使用低插入損耗的帶通濾波器限制寬帶噪聲衰減

確保時(shí)鐘振幅足夠且不會(huì)降低ADC孔徑抖動(dòng)

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • adc
    adc
    +關(guān)注

    關(guān)注

    100

    文章

    6956

    瀏覽量

    552983
  • 相位噪聲
    +關(guān)注

    關(guān)注

    2

    文章

    190

    瀏覽量

    23609
  • SNR
    SNR
    +關(guān)注

    關(guān)注

    3

    文章

    197

    瀏覽量

    25375

原文標(biāo)題:正確理解采樣時(shí)鐘抖動(dòng)(Jitter)對(duì)ADC信噪比SNR的影響

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    ADC32RF54雙通道 14 位高速 RF 采樣 ADC 技術(shù)總結(jié)

    ADC32RF5x 是一款單核 14 位、2.6 GSPS 至 3 GSPS、雙通道模數(shù)轉(zhuǎn)換器 (ADC),支持輸入頻率高達(dá) 3 GHz 的射頻采樣。該設(shè)計(jì)最大限度地提高了信噪比
    的頭像 發(fā)表于 10-28 11:07 ?318次閱讀
    <b class='flag-5'>ADC</b>32RF54雙通道 14 位高速 RF <b class='flag-5'>采樣</b> <b class='flag-5'>ADC</b> 技術(shù)總結(jié)

    ADC32RF52 射頻采樣模數(shù)轉(zhuǎn)換器技術(shù)總結(jié)

    ADC32RF52是一款單核 14 位、1.5 GSPS、雙通道模數(shù)轉(zhuǎn)換器 (ADC),支持輸入頻率高達(dá) 2 GHz 的射頻采樣。該設(shè)計(jì)最大限度地提高了信噪比
    的頭像 發(fā)表于 10-28 09:38 ?240次閱讀
    <b class='flag-5'>ADC</b>32RF52 射頻<b class='flag-5'>采樣</b>模數(shù)轉(zhuǎn)換器技術(shù)總結(jié)

    ADC3568/ADC3569 ADC 產(chǎn)品文檔總結(jié)

    ADC3568和ADC3569 (ADC356x) 是 16 位、250MSPS 和 500MSPS、單通道模數(shù)轉(zhuǎn)換器 (ADC)。這些器件專為高
    的頭像 發(fā)表于 10-23 10:19 ?264次閱讀
    <b class='flag-5'>ADC</b>3568/<b class='flag-5'>ADC</b>3569 <b class='flag-5'>ADC</b> 產(chǎn)品文檔總結(jié)

    ADC3548/ADC3549 ADC 產(chǎn)品文檔總結(jié)

    ADC3548和ADC3549 (ADC354x) 是一款 14 位、250 和 500MSPS、單通道模數(shù)轉(zhuǎn)換器 (ADC)。該器件專為高信噪比
    的頭像 發(fā)表于 10-23 10:06 ?290次閱讀
    <b class='flag-5'>ADC</b>3548/<b class='flag-5'>ADC</b>3549 <b class='flag-5'>ADC</b> 產(chǎn)品文檔總結(jié)

    德州儀器ADC34RF52:14位1.5GSPS射頻采樣ADC的技術(shù)解析

    為-153dBFS/Hz,最大限度地提高了信噪比SNR)。通過使用額外的內(nèi)部ADC和片上信號(hào)平均,噪聲密度可提高到-156dBFS/Hz。
    的頭像 發(fā)表于 08-27 15:33 ?653次閱讀
    德州儀器<b class='flag-5'>ADC</b>34RF52:14位1.5GSPS射頻<b class='flag-5'>采樣</b><b class='flag-5'>ADC</b>的技術(shù)解析

    高性能射頻采樣ADCADC32RF5x系列技術(shù)解析

    限度地提高了信噪比 (SNR),并提供-155dBFS/Hz噪聲頻譜密度。使用額外的內(nèi)部ADC以及片上信號(hào)平均,噪聲密度提高到-161dBFS/Hz。
    的頭像 發(fā)表于 08-15 11:45 ?782次閱讀
    高性能射頻<b class='flag-5'>采樣</b><b class='flag-5'>ADC</b>:<b class='flag-5'>ADC</b>32RF5x系列技術(shù)解析

    德州儀器ADC34RF55:14位3GSPS RF采樣ADC技術(shù)解析

    -156dBFS/Hz,最大限度地提高了信噪比SNR)。通過使用額外的內(nèi)部ADC以及片上信號(hào)平均,噪聲密度提高到-158dBFS/Hz。
    的頭像 發(fā)表于 08-14 15:37 ?873次閱讀
    德州儀器<b class='flag-5'>ADC</b>34RF55:14位3GSPS RF<b class='flag-5'>采樣</b><b class='flag-5'>ADC</b>技術(shù)解析

    收藏!一款高性能轉(zhuǎn)換器的設(shè)計(jì)指導(dǎo)

    ADC基礎(chǔ)知識(shí) 抖動(dòng)信噪比之間的關(guān)系 在查閱現(xiàn)有文獻(xiàn)時(shí),我們看到了有關(guān)ADC性能依賴于抖動(dòng)參數(shù)的大量描述,并且通常此類標(biāo)題會(huì)包含“高
    發(fā)表于 06-05 11:20

    如何為ADC增加隔離而不損害其性能呢?

    完成。該電容可以在PCB中利用重疊平面實(shí)現(xiàn)。 時(shí)鐘隔離 時(shí)鐘隔離是另一項(xiàng)重要任務(wù)。如果使用1 MHz采樣速率的20位高性能ADC,例如LTC2378-20,可以實(shí)現(xiàn)104dB的
    發(fā)表于 05-29 10:37

    AD9523 14路輸出、低抖動(dòng)時(shí)鐘發(fā)生器技術(shù)手冊(cè)

    旨在滿足長(zhǎng)期演進(jìn)(LTE)和多載波GSM基站設(shè)計(jì)的時(shí)鐘要求。它依靠外部VCXO清除參考抖動(dòng),以滿足嚴(yán)格的低相位噪聲要求,從而獲得可接受的數(shù)據(jù)轉(zhuǎn)換器信噪比(SNR)性能。
    的頭像 發(fā)表于 04-10 15:50 ?690次閱讀
    AD9523 14路輸出、低<b class='flag-5'>抖動(dòng)</b><b class='flag-5'>時(shí)鐘</b>發(fā)生器技術(shù)手冊(cè)

    AD9523-1低抖動(dòng)時(shí)鐘發(fā)生器,提供14路LVPECL/LVDS/HSTL輸出或29路LVCMOS輸出技術(shù)手冊(cè)

    滿足長(zhǎng)期演進(jìn)(LTE)和多載波GSM基站設(shè)計(jì)的時(shí)鐘要求。它依靠外部VCXO清除參考抖動(dòng),以滿足嚴(yán)格的低相位噪聲要求,從而獲得可接受的數(shù)據(jù)轉(zhuǎn)換器信噪比(SNR)性能。
    的頭像 發(fā)表于 04-10 15:35 ?852次閱讀
    AD9523-1低<b class='flag-5'>抖動(dòng)</b><b class='flag-5'>時(shí)鐘</b>發(fā)生器,提供14路LVPECL/LVDS/HSTL輸出或29路LVCMOS輸出技術(shù)手冊(cè)

    ADS8363的內(nèi)部SAR ADC時(shí)鐘是否是由CLOCK引腳上輸入的時(shí)鐘信號(hào)提供的?

    最近正在使用ADS8363和ARM MCU 做數(shù)據(jù)采集應(yīng)用,兩通道同步采樣,采用頻率在60k左右。問題如下: ADS8363的內(nèi)部SAR ADC時(shí)鐘是否是由CLOCK引腳上輸入的時(shí)鐘
    發(fā)表于 01-22 07:15

    請(qǐng)問ADS131A04指標(biāo)中的Normalized SNR如何理解

    在ADS131A04手冊(cè)中Normalized SNR在-20dBFS性能最好, 隨著輸入信號(hào)增高反而變差,與通常認(rèn)為的輸入信號(hào)越高信噪比越高不同, 按圖中理解,隨著信號(hào)達(dá)到滿量程0dBFS,噪聲比信號(hào)增長(zhǎng)的更快? 請(qǐng)問這樣
    發(fā)表于 12-05 06:43

    高速ADC設(shè)計(jì)中采樣時(shí)鐘影響的考量

    性能,尤其是信噪比 (SNR)。 在本文中,我們將探討大量實(shí)驗(yàn)和權(quán)衡——并尋求在工作臺(tái)上證明它們——以便讓您更好地了解下一個(gè) ADC 時(shí)鐘設(shè)計(jì)。
    的頭像 發(fā)表于 11-13 09:49 ?2277次閱讀
    高速<b class='flag-5'>ADC</b>設(shè)計(jì)中<b class='flag-5'>采樣</b><b class='flag-5'>時(shí)鐘</b>影響的考量

    周期性抖動(dòng)例如電源上的抖動(dòng)造成時(shí)鐘的Dj對(duì) ENOB有影響嗎?如何計(jì)算這部分的影響?

    一般考量采樣時(shí)鐘抖動(dòng)對(duì)ADC ENOB的影響都是用相位噪聲的隨機(jī)抖動(dòng)Rj計(jì)算,想請(qǐng)教周期性抖動(dòng)
    發(fā)表于 11-13 08:15