亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ISLA11xP50 輸出數(shù)據(jù)定時和同步程序淺析

電子設(shè)計 ? 來源:Intersil ? 作者:Intersil ? 2021-06-04 17:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本應(yīng)用筆記介紹了 ISLA11xP50 模數(shù)轉(zhuǎn)換器 (ADC)。本文的目的是提供有關(guān) ISLA11xP50 輸出數(shù)據(jù)定時和同步程序的基本信息。

使用當(dāng)前的 FPGA 技術(shù)可以輕松地從 ISLA11xP50 ADC 捕獲數(shù)據(jù)。源同步 LVDS 接口以 250MHz 時鐘提供高達(dá) 500MHz 的 DDR 輸出數(shù)據(jù)。時鐘和數(shù)據(jù)在 ±250ps 內(nèi)對齊,在 500MSPS 運行時在整個工藝、電壓和溫度范圍內(nèi)提供 1.5ns 的寬保證數(shù)據(jù)有效區(qū)域。

在內(nèi)部,輸入時鐘立即被二分頻,以便以輸出采樣率的一半為兩個 ADC 內(nèi)核提供時鐘。即使 500MSPS 輸出數(shù)據(jù)流由兩個交錯式 ADC 內(nèi)核生成,輸出數(shù)據(jù)也始終以已知順序從單個 ISLA11xP50 傳送。由于二分頻的不確定輸出相位,具有對齊輸入時鐘邊沿的多個 ADC 可能沒有對齊的輸出時鐘邊沿。CLKOUTP 信號可以在輸入時鐘的上升沿為高電平或低電平,除非特別強制為已知狀態(tài)。

ISLA11xP50 包括同步功能,可以更輕松地設(shè)計需要同步采樣或進(jìn)一步交錯采樣的系統(tǒng)。同步可能就像使用單個 ADC 輸出數(shù)據(jù)時鐘或 CLKDIVRST 引腳來強制同步一樣簡單。更復(fù)雜的方法可以使用 PHASE_SLIP 寄存器來調(diào)整時序。最佳方法取決于許多因素,包括時序余量、FPGA 系列、FPGA 設(shè)計工具和印刷電路板 (PCB) 限制。在 500MSPS 操作時,CLKDIVRSTP 建立和保持時序?qū)τ谀承┰O(shè)計可能具有挑戰(zhàn)性。通過門控 ADC 輸入時鐘以提供額外的裕量,可以有效地放寬這些時序要求。

輸出時序

ISLA11xP50 輸入時鐘和數(shù)據(jù)通過 ISLA11xP50 以類似的延遲路徑傳播,以放寬數(shù)據(jù)捕獲時序要求。ADC 輸出 DATA 將在 CLKOUTP 信號的 ±250ps 內(nèi)從一個樣本轉(zhuǎn)換到下一個樣本;在 500MSPS 時留下 1.5ns 的寬數(shù)據(jù)有效窗口。CLKOUTP 將在 1.8V 和 +25°C 時從 CLKP 延遲 2.6ns 至 3.3ns,如圖 1 所示,或在從 -40°C 至 1.7V 至 1.9V 的整個推薦工作范圍內(nèi)延遲 2.0ns 至 3.6ns +85°C。

pYYBAGC56yKAHGfGAABb1e22F1A249.png

內(nèi)部運作

ISLA11xP50 的交錯操作需要將 500MHz 輸入時鐘除以 2,以便每個內(nèi)核以 250MSPS 進(jìn)行采樣。圖 2 顯示了 ADC 內(nèi)部時鐘電路的概念圖。時鐘分頻器通常在隨機狀態(tài)下從上電復(fù)位中出來,因此輸出時鐘相位(圖 2 中的 CLK_A、CLK_B)是不確定的。在使用單個 ADC 的正常操作中,未知時鐘相位無關(guān)緊要,輸出采樣順序始終正確。同步多個 ADC 時可能不是這種情況。CLKOUTP 相位的不確定性意味著 CLKOUTP 上升沿可能不會跨由同一時鐘源驅(qū)動的多個 ADC 對齊。如圖 3 所示,這種可能的相位差會導(dǎo)致所捕獲數(shù)據(jù)的采樣時間和序列出現(xiàn)意外差異。

同步

ISLA11xP50 提供兩種機制來控制輸出時鐘相位:

CLKDIVRSTP 引腳提供了同步多個 ADC 的最簡單方法。當(dāng) CLKDIVRSTP 在數(shù)據(jù)表設(shè)置和保持時間內(nèi)設(shè)置為高電平時,CLKOUTP 信號將始終被強制為已知相位。將 CLKP 和 CLKDIVRSTP 路由到具有相同 PCB 延遲的多個 ADC 允許所有 ADC 同時設(shè)置為相同的采樣相位。斷言 CLKDIVRSTP 可能會導(dǎo)致內(nèi)部 DLL 失去鎖定長達(dá) 52μs。在此 52μs 周期后,可能會捕獲有效數(shù)據(jù)。此過程必須在每次電源循環(huán)或 ADC 復(fù)位后完成。

可以寫入 PHASE_SLIP 寄存器 (0x71) 以有效地反轉(zhuǎn) CLKOUTP 信號。用戶測試模式允許輸出一對已知值,但使用這些值來識別時鐘相位關(guān)系比使用 CLKDIVRSTP 需要更多的 FPGA 代碼。與 CLKDIVRSTP 同步后,PHASE_SLIP 寄存器可用于延遲輸出數(shù)據(jù)以進(jìn)一步交錯多個 ADC。

如果 CLKDIVRSTP 需要寬松的建立和保持時間,則可以關(guān)閉輸入時鐘,將 CLKDIVRSTP 設(shè)置為高電平,然后重新啟用時鐘。必須使用無毛刺時鐘門控電路以確??煽窟\行。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1652

    文章

    22234

    瀏覽量

    628644
  • adc
    adc
    +關(guān)注

    關(guān)注

    100

    文章

    6996

    瀏覽量

    553042
  • 模數(shù)轉(zhuǎn)換器

    關(guān)注

    26

    文章

    3600

    瀏覽量

    129545
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    ?基于L99VR02XP的汽車級雙路LDO評估板技術(shù)解析

    STMicroelectronics AEK-POW-LDOV02X穩(wěn)壓器評估板基于L99VR02XP雙路車規(guī)級線性穩(wěn)壓器。L99VR02XP在輸入電壓降低時運行,最大限度地減少內(nèi)部耗散功率,并最大限度增加輸出電流。
    的頭像 發(fā)表于 10-15 10:04 ?224次閱讀
    ?基于L99VR02<b class='flag-5'>XP</b>的汽車級雙路LDO評估板技術(shù)解析

    定時同步之并行模式

    事件作為 TRGOUT 源,用于觸發(fā)兩個從定時器。TMR3 和 TMR4 作為從定時器,開啟掛起模式用于與主定時器進(jìn)行同步。并且使能 TMR2_CH1,TMR3_CH1,TMR4_CH
    發(fā)表于 09-22 09:56

    差分輸出 × 超低抖動:打造高速穩(wěn)定的大型數(shù)據(jù)同步時脈

    應(yīng)用 推薦型號 封裝 電壓 輸出邏輯 頻率范圍 典型抖動 溫度范圍 特點 主交換芯片時鐘 FCO-7L-UJ 7050 3.3V LVPECL 50~220 MHz 0.1 ps -40~+105℃ 低
    發(fā)表于 07-16 11:32

    同步電機失步淺析

    純分享帖,需要者可點擊附件免費獲取完整資料~~~*附件:同步電機失步淺析.pdf【免責(zé)聲明】本文系網(wǎng)絡(luò)轉(zhuǎn)載,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請第一時間告知,刪除內(nèi)容!
    發(fā)表于 06-20 17:42

    TPS542A50 4V 至 18V 輸入、電壓模式、15A 同步 SWIFT? 降壓轉(zhuǎn)換器數(shù)據(jù)手冊

    SYNC 引腳與外部時鐘同步。其他主要特性包括用于高輕負(fù)載效率的 PFM、低關(guān)斷靜態(tài)電流消耗、通過 EN 引腳的可調(diào) UVLO 以及單調(diào)啟動至預(yù)偏置條件。該設(shè)備還具有 I^2^C 接口,用于設(shè)備配置和輸出電壓調(diào)整。TPS542A50
    的頭像 發(fā)表于 06-11 13:49 ?428次閱讀
    TPS542A<b class='flag-5'>50</b> 4V 至 18V 輸入、電壓模式、15A <b class='flag-5'>同步</b> SWIFT? 降壓轉(zhuǎn)換器<b class='flag-5'>數(shù)據(jù)</b>手冊

    TPS40322 雙輸出或兩相同步降壓控制器數(shù)據(jù)手冊

    TPS40322 器件是一款雙輸出、同步降壓控制器。它也可以是 配置為單輸出、兩相控制器。180° 異相作減少了 輸入電流紋波并延長輸入電容器的使用壽命。雙向主從機 同步功能為四
    的頭像 發(fā)表于 03-27 16:18 ?571次閱讀
    TPS40322 雙<b class='flag-5'>輸出</b>或兩相<b class='flag-5'>同步</b>降壓控制器<b class='flag-5'>數(shù)據(jù)</b>手冊

    hyper 安裝xp,hyper-v安裝xp的好處

    : ? ?1.運行舊版軟件:許多舊版軟件和應(yīng)用程序可能只兼容WindowsXP,通過Hyper-V安裝XP虛擬機可以繼續(xù)使用這些軟件,滿足特定的業(yè)務(wù)需求。 ? ?2.兼容性測試:在開發(fā)和測試環(huán)境中,需要模擬
    的頭像 發(fā)表于 02-08 11:23 ?551次閱讀
    hyper 安裝<b class='flag-5'>xp</b>,hyper-v安裝<b class='flag-5'>xp</b>的好處

    hyper 安裝xp,hyper-v為什么要安裝xp

    舊版軟件:許多舊版軟件和應(yīng)用程序可能只兼容Windows XP,通過Hyper-V安裝XP虛擬機可以繼續(xù)使用這些軟件,滿足特定的業(yè)務(wù)需求。 2. 兼容性測試:在開發(fā)和測試環(huán)境中,需要模擬舊版操作系統(tǒng)以
    的頭像 發(fā)表于 02-07 13:38 ?630次閱讀
    hyper 安裝<b class='flag-5'>xp</b>,hyper-v為什么要安裝<b class='flag-5'>xp</b>?

    SL3049 11V-250V寬電壓輸入,輸出可調(diào),同步降壓轉(zhuǎn)換器

    概述 SL3049 是一款外驅(qū)MOSFET管可設(shè)定輸出電流的同步降壓型開關(guān)轉(zhuǎn)換器,可工作在寬輸入電 壓范圍具有優(yōu)良的負(fù)載和線性調(diào)整。寬范圍輸入電壓11V至250V可提供最大10A以上的輸出
    發(fā)表于 01-08 15:15

    ADS1194調(diào)試串口輸出,在一定時間的轉(zhuǎn)換后數(shù)據(jù)會少一位輸出,為什么?

    調(diào)試的是ADS1194,每個/DRDY 接收轉(zhuǎn)換數(shù)據(jù)并通過串口發(fā)送到串口助手中,先調(diào)試的CH1~CH4 通道,使用的是內(nèi)部的Test_signal,增加了一位調(diào)試位,即每進(jìn)一次/DRDY,調(diào)試位自加1. 問題:發(fā)現(xiàn)在一定時間的轉(zhuǎn)換后數(shù)
    發(fā)表于 01-07 07:30

    請問多個ADS1262的數(shù)據(jù)輸出如何同步?

    。 我用了兩個ADS1262。 我希望得到的結(jié)果是:兩片ADC盡量保持在同一時刻輸出數(shù)據(jù),可以稍微有十幾uS的不同步,但是要保持相對穩(wěn)定。 我的觀測信號是:兩片ADC的“DRDY”腳,觀測該腳
    發(fā)表于 11-27 06:52

    詳解CKS32F107xx系列的定時同步功能

    CKS32F107xx系列部分定時器在內(nèi)部是相連的,可用于定時同步或鏈接,方便用戶配置不同的同步模式,以便在電機控制、數(shù)據(jù)采集和PWM信號
    的頭像 發(fā)表于 11-26 17:51 ?1358次閱讀
    詳解CKS32F107xx系列的<b class='flag-5'>定時</b>器<b class='flag-5'>同步</b>功能

    ADS1230輸出數(shù)據(jù)會不定時出現(xiàn)一個異常數(shù)據(jù),怎么回事?

    我們現(xiàn)在在使用ADS1230芯片。在使用過程中一直沒什么問題。最新一批產(chǎn)品出現(xiàn)了,輸出數(shù)據(jù)會不定時出現(xiàn)一個異常數(shù)據(jù)的問題。換了原來的ADS1230芯片后正常。 我們抓波形發(fā)現(xiàn),這些異
    發(fā)表于 11-26 07:25

    技術(shù)科普 | 芯片設(shè)計中的LEF文件淺析

    技術(shù)科普 | 芯片設(shè)計中的LEF文件淺析
    的頭像 發(fā)表于 11-13 01:03 ?991次閱讀
    技術(shù)科普 | 芯片設(shè)計中的LEF文件<b class='flag-5'>淺析</b>

    arduino 6軸同步電機驅(qū)動程序

    arduino 6軸同步電機驅(qū)動程序。含加加減速。
    發(fā)表于 11-09 14:09 ?0次下載