亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB多層板為什么都是偶數(shù)層?奇數(shù)有何風(fēng)險(xiǎn)?

電子設(shè)計(jì) ? 來源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2020-10-30 16:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB 板有單面、雙面和多層的,其中多層板的層數(shù)不限,目前已經(jīng)有超過 100 層的 PCB,而常見的多層 PCB 是四層和六層板。那為何大家會有“PCB 多層板為什么都是偶數(shù)層?”這種疑問呢?相對來說,偶數(shù)層的 PCB 確實(shí)要多于奇數(shù)層的 PCB,也更有優(yōu)勢。


1、成本較低因?yàn)樯僖粚咏橘|(zhì)和敷箔,奇數(shù) PCB 板原材料的成本略低于偶數(shù)層 PCB。但是奇數(shù)層 PCB 的加工成本明顯高于偶數(shù)層 PCB。內(nèi)層的加工成本相同,但敷箔 / 核結(jié)構(gòu)明顯的增加外層的處理成本。奇數(shù)層 PCB 需要在核結(jié)構(gòu)工藝的基礎(chǔ)上增加非標(biāo)準(zhǔn)的層疊核層粘合工藝。與核結(jié)構(gòu)相比,在核結(jié)構(gòu)外添加敷箔的工廠生產(chǎn)效率將下降。在層壓粘合以前,外面的核需要附加的工藝處理,這增加了外層被劃傷和蝕刻錯(cuò)誤的風(fēng)險(xiǎn)。

2、平衡結(jié)構(gòu)避免彎曲不用奇數(shù)層設(shè)計(jì) PCB 的最好的理由是:奇數(shù)層電路板容易彎曲。當(dāng) PCB 在多層電路粘合工藝后冷卻時(shí),核結(jié)構(gòu)和敷箔結(jié)構(gòu)冷卻時(shí)不同的層壓張力會引起 PCB 彎曲。隨著電路板厚度的增加,具有兩個(gè)不同結(jié)構(gòu)的復(fù)合 PCB 彎曲的風(fēng)險(xiǎn)就越大。消除電路板彎曲的關(guān)鍵是采用平衡的層疊。盡管一定程度彎曲的 PCB 達(dá)到規(guī)范要求,但后續(xù)處理效率將降低,導(dǎo)致成本增加。因?yàn)檠b配時(shí)需要特別的設(shè)備和工藝,元器件放置準(zhǔn)確度降低,故將損害質(zhì)量。換個(gè)更容易理解的說法是:在 PCB 流程工藝中,四層板比三層板好控制,主要是在對稱方面,四層板的翹曲程度可以控制在 0.7%以下(IPC600 的標(biāo)準(zhǔn)),但是三層板尺寸大的時(shí)候,翹曲度會超過這個(gè)標(biāo)準(zhǔn),這個(gè)會影響 SMT 貼片和整個(gè)產(chǎn)品的可靠性,所以一般設(shè)計(jì)者,都不設(shè)計(jì)奇數(shù)層板,即便是奇數(shù)層實(shí)現(xiàn)功能,也會設(shè)計(jì)成假偶數(shù)層,即將 5 層設(shè)計(jì)成 6 層,7 層設(shè)計(jì)成 8 層板?;谝陨显颍琍CB 多層板大多設(shè)計(jì)成偶數(shù)層,奇數(shù)層的較少。奇數(shù)層 PCB 如何平衡疊層、降低成本?如果當(dāng)設(shè)計(jì)中出現(xiàn)奇數(shù)層 PCB 時(shí),該怎么辦呢?用以下幾種方法可以達(dá)到平衡層疊、降低 PCB 制作成本、避免 PCB 彎曲。

1)一層信號層并利用。如果設(shè)計(jì) PCB 的電源層為偶數(shù)而信號層為奇數(shù)可采用這種方法。增加的層不增加成本,但卻可以縮短交貨時(shí)間、改善 PCB 質(zhì)量。

2)增加一附加電源層。如果設(shè)計(jì) PCB 的電源層為奇數(shù)而信號層為偶數(shù)可采用這種方法。一個(gè)簡單的方法是在不改變其他設(shè)置的情況下在層疊中間加一地層。先按奇數(shù)層 PCB 種布線,再在中間復(fù)制地層,標(biāo)記剩余的層。這和加厚地層的敷箔的電氣特性一樣。

3)在接近 PCB 層疊中央添加一空白信號層。這種方法最小化層疊不平衡性,改善 PCB 的質(zhì)量。先按奇數(shù)層布線,再添加一層空白信號層,標(biāo)記其余層。在微波電路和混合介質(zhì)(介質(zhì)有不同介電常數(shù))電路種采用。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4386

    文章

    23680

    瀏覽量

    419268
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    pcb中為什么加很多的盲孔,什么作用

    pcb中為什么加很多的盲孔什么作用
    的頭像 發(fā)表于 09-06 11:32 ?703次閱讀

    從材料到回流焊:高多層PCB翹曲的全流程原因分析

    一站式PCBA加工廠家今天為大家講講高多層PCB在 PCBA加工 中為何易產(chǎn)生翹曲?高多層PCB
    的頭像 發(fā)表于 08-29 09:07 ?703次閱讀
    從材料到回流焊:高<b class='flag-5'>多層</b><b class='flag-5'>PCB</b>翹曲的全流程原因分析

    多層板的歷史、特點(diǎn)和關(guān)鍵技術(shù)

    多層板的制作方式是在絕緣基板或傳統(tǒng)件(雙面板、多層板)表面交替制作絕緣、導(dǎo)電
    的頭像 發(fā)表于 08-15 16:38 ?1212次閱讀

    埋孔技術(shù)在PCB多層板中的應(yīng)用案例

    埋孔是PCB多層板中一種重要的高密度互連(HDI)技術(shù),其特點(diǎn)是完全位于電路內(nèi)部之間,不與頂層或底層相連,從外部無法直接觀察到 。由于其不占用表面空間,埋孔技術(shù)廣泛應(yīng)用于對空間、性
    的頭像 發(fā)表于 08-13 11:53 ?823次閱讀
    埋孔技術(shù)在<b class='flag-5'>PCB</b><b class='flag-5'>多層板</b>中的應(yīng)用案例

    高速多層板SI/PI分析的關(guān)鍵要點(diǎn)是什么

    在高速數(shù)字設(shè)計(jì)和高速通信系統(tǒng)中,多層PCB被廣泛采用以實(shí)現(xiàn)高密度、高性能的電路布局。然而,隨著信號速度和密度的增加,信號完整性(SI)和電源完整性(PI)問題變得越來越突出。有效的SI/PI分析
    的頭像 發(fā)表于 05-15 17:39 ?795次閱讀

    實(shí)地探訪捷多邦:見證多層板制造的精湛工藝

    在電子制造行業(yè),多層板的制造一直被視為一項(xiàng)精密而復(fù)雜的技術(shù)。為了滿足電子產(chǎn)品日益增長的對小型化、高性能的需求,多層板的制造工藝也在不斷進(jìn)步。捷多邦,作為國內(nèi)領(lǐng)先的 PCB 制造商,其多層板
    的頭像 發(fā)表于 05-13 14:40 ?481次閱讀

    捷多邦談多層板信號完整性設(shè)計(jì)的五大實(shí)用技巧

    實(shí)用小技巧。 合理規(guī)劃層疊結(jié)構(gòu):層疊結(jié)構(gòu)設(shè)計(jì)是多層板設(shè)計(jì)的基礎(chǔ)。捷多邦憑借多年的行業(yè)經(jīng)驗(yàn)提醒大家,不合理的層疊,比如電源與信號緊鄰,容易致使電源噪聲干擾信號傳輸。正確做法是依據(jù)信號特性與功能模塊來規(guī)劃各層位
    的頭像 發(fā)表于 05-11 11:01 ?368次閱讀

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設(shè)計(jì)中,多層板的疊設(shè)計(jì)直接影響信號完整性、電源分配和EMC性能。合理的疊結(jié)構(gòu)不僅能提升電路的可靠性,還能優(yōu)化生產(chǎn)成本。作為行業(yè)
    的頭像 發(fā)表于 05-11 10:58 ?461次閱讀

    從信號到散熱:多層板壓合順序的性能影響全解讀

    多層板壓合順序會對成品性能產(chǎn)生影響,以下是捷多邦的具體分析: 影響信號完整性:不同的壓合順序可能導(dǎo)致間介質(zhì)厚度不均勻,從而使信號傳輸?shù)奶匦宰杩拱l(fā)生變化。如果特性阻抗不連續(xù),信號在傳輸
    的頭像 發(fā)表于 05-11 10:29 ?526次閱讀

    多層PCB復(fù)雜設(shè)計(jì)怎么破?三款主流EDA工具深度解析

    隨著電子產(chǎn)品功能集成度越來越高,多層板(Multilayer PCB)在高性能設(shè)備中的應(yīng)用已經(jīng)成為常態(tài)。相比雙層,多層板能夠容納更多信號
    的頭像 發(fā)表于 05-10 17:48 ?724次閱讀
    <b class='flag-5'>多層</b><b class='flag-5'>PCB</b>復(fù)雜設(shè)計(jì)怎么破?三款主流EDA工具深度解析

    AI計(jì)算革命下的PCB進(jìn)化:捷多邦如何優(yōu)化多層板設(shè)

    互聯(lián)需求 現(xiàn)代AI芯片(如GPU、TPU)通常集成數(shù)百億個(gè)晶體管,需要極高的引腳數(shù)量和高速互聯(lián)通道。傳統(tǒng)的雙面板或四已無法滿足其布線需求。多層板(通常8以上)通過立體布線結(jié)構(gòu),在
    的頭像 發(fā)表于 05-07 18:12 ?542次閱讀

    捷多邦助力醫(yī)療電子,探索多層PCB的新要求

    ,其設(shè)計(jì)質(zhì)量直接關(guān)系到設(shè)備的性能和患者的生命安全。 那么,醫(yī)療電子領(lǐng)域?qū)?b class='flag-5'>多層板哪些關(guān)鍵設(shè)計(jì)要求?又該如何選擇可靠的PCB制造合作伙伴?本文將從工程視角出發(fā),結(jié)合捷多邦的實(shí)際案例,為你解析。 一、醫(yī)療電子設(shè)備的
    的頭像 發(fā)表于 05-07 18:08 ?779次閱讀

    5G設(shè)備性能升級背后:捷多邦多層板的創(chuàng)新解決方案

    隨著5G技術(shù)的快速發(fā)展,高頻、高速、高密度成為電子設(shè)備的標(biāo)配需求。在這一背景下,多層板作為PCB(印制電路)的重要類型,憑借其獨(dú)特的結(jié)構(gòu)優(yōu)勢,成為5G設(shè)備中不可或缺的核心組件。作為業(yè)內(nèi)領(lǐng)先的
    的頭像 發(fā)表于 05-07 18:02 ?352次閱讀

    回流焊與多層板連接問題

    隨著電子技術(shù)的飛速發(fā)展,電子設(shè)備變得越來越復(fù)雜,對印刷電路PCB)的設(shè)計(jì)和制造提出了更高的要求。多層板因其能夠提供更多的電路和更高的布線密度而成為現(xiàn)代電子設(shè)備中不可或缺的組成部分
    的頭像 發(fā)表于 01-20 09:35 ?839次閱讀

    多層板埋孔設(shè)計(jì)注意事項(xiàng)

    多層板埋孔設(shè)計(jì)注意事項(xiàng)
    的頭像 發(fā)表于 12-20 16:06 ?1117次閱讀