完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12776個(gè) 瀏覽:628780次 帖子:7979個(gè)
組合邏輯環(huán)路(Combinational Loops):指組合邏輯的輸出信號(hào)不經(jīng)過(guò)任何時(shí)序邏輯電路(FF等),而直接反饋到輸入節(jié)點(diǎn),從而構(gòu)成的電路環(huán)路。
避不開(kāi)的場(chǎng)景 如果熟悉SpinalHDL設(shè)計(jì),那么都應(yīng)該清楚在SpinalHDL設(shè)計(jì)里,如果輸出端口沒(méi)有給明確賦值的話,那么在生成RTL代碼時(shí)會(huì)...
基于可編程邏輯器件實(shí)現(xiàn)多路數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
對(duì)于國(guó)內(nèi)而言,正如DSP在20年前出現(xiàn)的情形一樣,如今,F(xiàn)PGA正處于數(shù)字信號(hào)處理技術(shù)的前沿。而DSP都是基于一種精簡(jiǎn)指令集的計(jì)算機(jī)體系架構(gòu),其固定的硬...
2020-08-05 標(biāo)簽:fpga數(shù)據(jù)采集監(jiān)控系統(tǒng) 860 0
狀態(tài)機(jī)卡住的場(chǎng)景——通過(guò)狀態(tài)跳轉(zhuǎn)條件的DFX信號(hào)去判斷卡住的原因
2024-01-15 標(biāo)簽:fpga寄存器狀態(tài)機(jī) 857 0
什么情況下網(wǎng)絡(luò)安全問(wèn)題會(huì)變成物理安全問(wèn)題?
如果對(duì)上述任何一個(gè)問(wèn)題的回答都是“否”,那么組織應(yīng)該認(rèn)真考慮內(nèi)置防篡改對(duì)策的半導(dǎo)體,這樣他們便可根據(jù)設(shè)備在其生命周期內(nèi)可能出現(xiàn)的風(fēng)險(xiǎn)情況為其量身定制篡改...
2023-11-30 標(biāo)簽:fpga印刷電路板網(wǎng)絡(luò)安全 856 0
FPGA實(shí)戰(zhàn)開(kāi)發(fā)技巧(12)
在大規(guī)模設(shè)計(jì)的調(diào)試應(yīng)該按照和設(shè)計(jì)理念相反的順序,從底層測(cè)試,主要依靠ChipScope Pro 工具。下面主要介紹ChipScope Pro、FPGA ...
基于Speedcore eFPGA IP構(gòu)建Chiplet
尋求最高集成度的設(shè)計(jì)人員可以選擇去開(kāi)發(fā)一款包含Speedcore eFPGA IP的單芯片ASIC。然而,在某些應(yīng)用中,單芯片集成無(wú)法實(shí)現(xiàn)某些產(chǎn)品靈活性...
采用內(nèi)部或者嵌入式邏輯分析儀推動(dòng)FPGA調(diào)試技術(shù)改變
進(jìn)行硬件設(shè)計(jì)的功能調(diào)試時(shí),F(xiàn)PGA的再編程能力是關(guān)鍵的優(yōu)點(diǎn)。CPLD和FPGA早期使用時(shí),如果發(fā)現(xiàn)設(shè)計(jì)不能正常工作,工程師就使用“調(diào)試鉤”的方法。先將要...
單芯片單片機(jī)是指:將CPU,ROM,RAM,振蕩電路,定時(shí)器和串行I/F等集成于一個(gè)LSI的微處理器。單芯片單片機(jī)的基礎(chǔ)上再配置一些系統(tǒng)的主要外圍電路,...
FPGA片內(nèi)PLL電磁抗擾度的熱應(yīng)力效應(yīng)研究與測(cè)試分析
片內(nèi)PLL設(shè)計(jì)是IC設(shè)計(jì)中的一個(gè)重要環(huán)節(jié),在無(wú)線通信、高頻通信和數(shù)字通信等領(lǐng)域PLL的使用占據(jù)重要地位。本文以Cyclone IV系列EP4CE15F1...
FPGA設(shè)計(jì)實(shí)戰(zhàn)-復(fù)位電路仿真設(shè)計(jì)
最近看 advanced fpga 以及 fpga 設(shè)計(jì)實(shí)戰(zhàn)演練中有講到復(fù)位電路的設(shè)計(jì),才知道復(fù)位電路有這么多的門道,而不是簡(jiǎn)單的外界信號(hào)輸入系統(tǒng)復(fù)位。...
2020-10-30 標(biāo)簽:fpga 847 0
概念驗(yàn)證設(shè)計(jì)對(duì)于電源設(shè)計(jì)師來(lái)說(shuō)始終是一個(gè)挑戰(zhàn),不建議膽小的人使用。當(dāng)系統(tǒng)功率發(fā)生變化時(shí),就會(huì)出現(xiàn)永無(wú)止境的障礙,例如由于錯(cuò)誤和性能改進(jìn)導(dǎo)致的電壓變化...
雷達(dá)系統(tǒng)中數(shù)字下變頻的實(shí)現(xiàn)
本次設(shè)計(jì)同樣是通過(guò)在simulink搭建模型并通過(guò)matlab仿真得到正確設(shè)計(jì)后生成IP核的形式來(lái)實(shí)現(xiàn)數(shù)字下變頻的功能。
2025-08-30 標(biāo)簽:FPGA雷達(dá)數(shù)字下變頻 845 0
prj為工程文件存放目錄;rtl為verilog可綜合代碼存放目錄;tb為測(cè)試文件存放目錄;image為設(shè)計(jì)相關(guān)圖片存放目錄;doc為設(shè)計(jì)相關(guān)文檔存放目...
2023-01-10 標(biāo)簽:fpgaFPGA芯片Verilog HDL 843 0
基于可編程邏輯器件實(shí)現(xiàn)Web服務(wù)器的應(yīng)用設(shè)計(jì)
嵌入式系統(tǒng)是以應(yīng)用為中心、以計(jì)算機(jī)技術(shù)為基礎(chǔ)、軟件硬件可裁剪、適應(yīng)應(yīng)用系統(tǒng)對(duì)功能、可靠性、成本、體積、功耗嚴(yán)格要求的專用計(jì)算機(jī)系統(tǒng),是計(jì)算機(jī)技術(shù)、通信技...
未來(lái)的高性能FPGA是否會(huì)優(yōu)于GPU?
神經(jīng)網(wǎng)絡(luò)計(jì)算會(huì)通過(guò)網(wǎng)絡(luò)中的每個(gè)層。對(duì)于給定層,每個(gè)神經(jīng)元的值通過(guò)相乘和累加上一層的神經(jīng)元值和邊權(quán)重來(lái)計(jì)算。計(jì)算非常依賴于多重累積運(yùn)算。DNN計(jì)算包括正向...
2023-02-28 標(biāo)簽:fpga神經(jīng)網(wǎng)絡(luò)gpu 840 0
在當(dāng)下數(shù)據(jù)驅(qū)動(dòng)的時(shí)代,企業(yè)對(duì)高性能存儲(chǔ)解決方案的需求不斷增加。NVMe AXI IP 憑借其支持大數(shù)據(jù)量、高速傳輸、低延遲等存儲(chǔ)性能優(yōu)勢(shì),成為眾多開(kāi)發(fā)者...
NVMe IP高速傳輸卻不依賴XDMA設(shè)計(jì)之三:系統(tǒng)架構(gòu)
所設(shè)計(jì)的新系統(tǒng)架構(gòu)中,Nvme over PCIe IP通過(guò) PCIe 3.0x4 接口連接 NVMe固態(tài)硬盤, 并提供 AXI4-Lite 接口用于系...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |