資料介紹
隨著高速DSP技術(shù)的廣泛應(yīng)用,相應(yīng)的高速DSP的PCB設(shè)計(jì)就顯得十分重要。由于DSP是一個相當(dāng)復(fù)雜、種類繁多并有許多分系統(tǒng)的數(shù)、?;旌舷到y(tǒng),所以來自外部的電磁輻射以及內(nèi)部元器件之間、分系統(tǒng)之間和各傳輸通道間的串?dāng)_對DSP及其數(shù)據(jù)信息所產(chǎn)生的干擾,已嚴(yán)重地威脅著其工作的穩(wěn)定性、可靠性和安全性。據(jù)統(tǒng)計(jì),干擾引起的DSP事故占其總事故的90%左右。因此設(shè)計(jì)一個穩(wěn)定、可靠的DSP系統(tǒng),電磁兼容和抗干擾至關(guān)重要。
1 DSP的電磁干擾環(huán)境
電磁干擾的基本模型由電磁干擾源、耦合路徑和接收機(jī)3部分組成,如圖1所示。

電磁干擾源包含微處理器、微控制器、靜電放電、瞬時功率執(zhí)行元件等。隨著大量高速半導(dǎo)體器件的應(yīng)用,其邊沿跳變速率非常快,這種電路可以產(chǎn)生高達(dá)300 MHz的諧波干擾。耦合路徑可以分為空間輻射電磁波和導(dǎo)線傳導(dǎo)的電壓與電流。噪聲被耦合到電路中的最簡單方式是通過導(dǎo)體的傳遞,例如,有一條導(dǎo)線在一個有噪聲的環(huán)境中經(jīng)過,這條導(dǎo)線通過感應(yīng)接收這個噪聲并且將其傳遞到電路的其他部分,所有的電子電路都可以接收傳送的電磁干擾。例如,在數(shù)字電路中,臨界信號最容易受到電磁干擾的影響;模擬的低級放大器、控制電路和電源調(diào)整電路也容易受到噪聲的影響。
2 DSP電路板的布線和設(shè)計(jì)
良好的電路板布線在電磁兼容性中是一個非常重要的因素,一個拙劣的電路板布線和設(shè)計(jì)會產(chǎn)生很多電磁兼容問題,即使加上濾波器和其他元器件也不能解決這些問題。
正確的電路布線和設(shè)計(jì)應(yīng)該達(dá)到如下3點(diǎn)要求:
(1)電路板上的各部分電路之間存在干擾,電路仍能正常工作;
?。?)電路板對外的傳導(dǎo)發(fā)射和輻射發(fā)射盡可能低,達(dá)到有關(guān)標(biāo)準(zhǔn)要求;
?。?)外部的傳導(dǎo)干擾和輻射干擾對電路板上的電路沒有影響。
2.1 元器件的布置
?。?)元器件布置的首要問題是對元器件進(jìn)行分組。元器件的分組原則有:按電壓不同分;按數(shù)字電路和模擬電路分;按高速和低速信號分和按電流大小分。一般情況下都按照電壓不同分或按數(shù)字電路與模擬電路分。
?。?)所有的連接器都放在電路板的一側(cè),盡量避免從兩側(cè)引出電纜。
?。?)避免讓高速信號線靠近連接器。
?。?)在元器件安排時應(yīng)考慮盡可能縮短高速信號線,如時鐘線、數(shù)據(jù)線和地址線等。
2.2 地線和電源線的布置
地線布置的最終目的是為了最小化接地阻抗,以此減小從電路返回到電源之間的接地回路電勢,即減小電路從源端到目的端線路和地層形成的環(huán)路面積。通常增加環(huán)路面積是由于地層隔縫引起的。如果地層上有縫隙,高速信號線的回流線就被迫要繞過隔縫,從而增大了高頻環(huán)路的面積,如圖2所示。

圖2中高速線與芯片之間進(jìn)行信號傳輸。圖2(a)中沒有地層隔縫,根據(jù)“電流總是走阻抗最小的途徑”,此時環(huán)路面積最小。圖2(b)中,有地層隔縫,此時地環(huán)路面積增大,這樣就產(chǎn)生如下后果:
?。?)增大向空間的輻射干擾,同時易受空間磁場的影響;
?。?)加大與板上其他電路產(chǎn)生磁場耦合的可能性;
?。?)由于環(huán)路電感加大,通過高速線輸出的信號容易產(chǎn)生振蕩;
?。?)環(huán)路電感上的高頻壓降構(gòu)成共模輻射源,并通過外接電纜產(chǎn)生共模輻射。
通常地層上的隔縫不是在分地時、有意識地加上的,有時隔縫是因?yàn)榘迳系倪^孔過于接近而產(chǎn)生的,因此在PCB設(shè)計(jì)中應(yīng)盡量避免該種情況發(fā)生。
電源線的布置要和地線結(jié)合起來考慮,以便構(gòu)成特性阻抗盡可能小的供電線路。為了減小供電用線的特性阻抗,電源線和地線應(yīng)該盡可能的粗,并且相互靠近,使供電回路面積減到最小,而且不同的供電環(huán)路不要相互重疊。在集成芯片的電源腳和地腳之間要加高頻去耦電容,容量為O.01~O.1μF,而且為了進(jìn)一步提高電源的去耦濾波的低頻特性,在電源引入端要加上1個高頻去耦電容和1個1~10μF的低頻濾波電容。
在多層電路板中,電源層和地層要放置在相鄰的層中,從而在整個電路板上產(chǎn)生一個大的PCB電容消除噪聲。速度最快的關(guān)鍵信號和集成芯片應(yīng)當(dāng)布放在臨近地層一邊,非關(guān)鍵信號則布放在靠近電源層一邊。因?yàn)榈貙颖旧砭褪怯脕砦蘸拖肼暤?,其本身幾乎是沒有噪聲的。
1 DSP的電磁干擾環(huán)境
電磁干擾的基本模型由電磁干擾源、耦合路徑和接收機(jī)3部分組成,如圖1所示。

電磁干擾源包含微處理器、微控制器、靜電放電、瞬時功率執(zhí)行元件等。隨著大量高速半導(dǎo)體器件的應(yīng)用,其邊沿跳變速率非常快,這種電路可以產(chǎn)生高達(dá)300 MHz的諧波干擾。耦合路徑可以分為空間輻射電磁波和導(dǎo)線傳導(dǎo)的電壓與電流。噪聲被耦合到電路中的最簡單方式是通過導(dǎo)體的傳遞,例如,有一條導(dǎo)線在一個有噪聲的環(huán)境中經(jīng)過,這條導(dǎo)線通過感應(yīng)接收這個噪聲并且將其傳遞到電路的其他部分,所有的電子電路都可以接收傳送的電磁干擾。例如,在數(shù)字電路中,臨界信號最容易受到電磁干擾的影響;模擬的低級放大器、控制電路和電源調(diào)整電路也容易受到噪聲的影響。
2 DSP電路板的布線和設(shè)計(jì)
良好的電路板布線在電磁兼容性中是一個非常重要的因素,一個拙劣的電路板布線和設(shè)計(jì)會產(chǎn)生很多電磁兼容問題,即使加上濾波器和其他元器件也不能解決這些問題。
正確的電路布線和設(shè)計(jì)應(yīng)該達(dá)到如下3點(diǎn)要求:
(1)電路板上的各部分電路之間存在干擾,電路仍能正常工作;
?。?)電路板對外的傳導(dǎo)發(fā)射和輻射發(fā)射盡可能低,達(dá)到有關(guān)標(biāo)準(zhǔn)要求;
?。?)外部的傳導(dǎo)干擾和輻射干擾對電路板上的電路沒有影響。
2.1 元器件的布置
?。?)元器件布置的首要問題是對元器件進(jìn)行分組。元器件的分組原則有:按電壓不同分;按數(shù)字電路和模擬電路分;按高速和低速信號分和按電流大小分。一般情況下都按照電壓不同分或按數(shù)字電路與模擬電路分。
?。?)所有的連接器都放在電路板的一側(cè),盡量避免從兩側(cè)引出電纜。
?。?)避免讓高速信號線靠近連接器。
?。?)在元器件安排時應(yīng)考慮盡可能縮短高速信號線,如時鐘線、數(shù)據(jù)線和地址線等。
2.2 地線和電源線的布置
地線布置的最終目的是為了最小化接地阻抗,以此減小從電路返回到電源之間的接地回路電勢,即減小電路從源端到目的端線路和地層形成的環(huán)路面積。通常增加環(huán)路面積是由于地層隔縫引起的。如果地層上有縫隙,高速信號線的回流線就被迫要繞過隔縫,從而增大了高頻環(huán)路的面積,如圖2所示。

圖2中高速線與芯片之間進(jìn)行信號傳輸。圖2(a)中沒有地層隔縫,根據(jù)“電流總是走阻抗最小的途徑”,此時環(huán)路面積最小。圖2(b)中,有地層隔縫,此時地環(huán)路面積增大,這樣就產(chǎn)生如下后果:
?。?)增大向空間的輻射干擾,同時易受空間磁場的影響;
?。?)加大與板上其他電路產(chǎn)生磁場耦合的可能性;
?。?)由于環(huán)路電感加大,通過高速線輸出的信號容易產(chǎn)生振蕩;
?。?)環(huán)路電感上的高頻壓降構(gòu)成共模輻射源,并通過外接電纜產(chǎn)生共模輻射。
通常地層上的隔縫不是在分地時、有意識地加上的,有時隔縫是因?yàn)榘迳系倪^孔過于接近而產(chǎn)生的,因此在PCB設(shè)計(jì)中應(yīng)盡量避免該種情況發(fā)生。
電源線的布置要和地線結(jié)合起來考慮,以便構(gòu)成特性阻抗盡可能小的供電線路。為了減小供電用線的特性阻抗,電源線和地線應(yīng)該盡可能的粗,并且相互靠近,使供電回路面積減到最小,而且不同的供電環(huán)路不要相互重疊。在集成芯片的電源腳和地腳之間要加高頻去耦電容,容量為O.01~O.1μF,而且為了進(jìn)一步提高電源的去耦濾波的低頻特性,在電源引入端要加上1個高頻去耦電容和1個1~10μF的低頻濾波電容。
在多層電路板中,電源層和地層要放置在相鄰的層中,從而在整個電路板上產(chǎn)生一個大的PCB電容消除噪聲。速度最快的關(guān)鍵信號和集成芯片應(yīng)當(dāng)布放在臨近地層一邊,非關(guān)鍵信號則布放在靠近電源層一邊。因?yàn)榈貙颖旧砭褪怯脕砦蘸拖肼暤?,其本身幾乎是沒有噪聲的。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 高速PCB的信號完整性、電源完整性和電磁兼容性研究 0次下載
- PCB板層設(shè)計(jì)與電磁兼容性有什么關(guān)系?
- 開關(guān)電源的電磁兼容性設(shè)計(jì)及抑制措施 43次下載
- 開關(guān)電源的電磁兼容性設(shè)計(jì)、測試和典型案例 83次下載
- 電磁兼容性的基本概念詳細(xì)說明 37次下載
- 電磁兼容性結(jié)構(gòu)設(shè)計(jì)PDF電子書免費(fèi)下載 33次下載
- 傳感器原理及檢測技術(shù)與電磁兼容性的設(shè)計(jì) 14次下載
- 高速DSP的電磁兼容設(shè)計(jì)研究 9次下載
- 節(jié)目傳輸調(diào)度系統(tǒng)的電磁兼容性研究
- 電磁兼容性定性測量方法 54次下載
- 高速混合PCB板的電磁兼容性設(shè)計(jì)
- 電磁兼容性基礎(chǔ)知識及其實(shí)現(xiàn)
- 通信開關(guān)電源的電磁兼容性
- 雙面印制板的電磁兼容性設(shè)計(jì)
- 數(shù)控系統(tǒng)的電磁兼容設(shè)計(jì)
- 如何做好高速DSP系統(tǒng)的電磁兼容性和散熱設(shè)計(jì)? 548次閱讀
- 電磁兼容性(EMC)基礎(chǔ)知識科普 1w次閱讀
- DSP硬件方面的電磁兼容性 853次閱讀
- 怎樣才算達(dá)到電磁兼容性 瞬態(tài)電磁脈沖輻射標(biāo)準(zhǔn)分析 1796次閱讀
- 電磁兼容設(shè)計(jì)的基本要求解析 2918次閱讀
- 高速數(shù)字電路的電磁兼容性設(shè)計(jì) 1298次閱讀
- PCB多層板的電磁兼容性設(shè)計(jì) 1639次閱讀
- 集成電路電磁兼容性設(shè)計(jì)應(yīng)遵循的原則和方法 8358次閱讀
- 如何提高單片機(jī)系統(tǒng)的電磁兼容性 1353次閱讀
- 一文看懂電磁兼容性原理與方法及設(shè)計(jì) 3.5w次閱讀
- 改善CAN電磁兼容性的措施 4214次閱讀
- 電子系統(tǒng)的電磁兼容性設(shè)計(jì) 3252次閱讀
- 專家分享:家用電器電磁兼容性設(shè)計(jì) 1629次閱讀
- 家用電器電磁兼容性設(shè)計(jì) 1458次閱讀
- 電磁兼容性設(shè)計(jì)的元件選擇 1074次閱讀
下載排行
本周
- 1DC電源插座圖紙
- 0.67 MB | 2次下載 | 免費(fèi)
- 2AN158 GD32VW553 Wi-Fi開發(fā)指南
- 1.51MB | 2次下載 | 免費(fèi)
- 3AN148 GD32VW553射頻硬件開發(fā)指南
- 2.07MB | 1次下載 | 免費(fèi)
- 4AN111-LTC3219用戶指南
- 84.32KB | 次下載 | 免費(fèi)
- 5AN153-用于電源系統(tǒng)管理的Linduino
- 1.38MB | 次下載 | 免費(fèi)
- 6AN-283: Σ-Δ型ADC和DAC[中文版]
- 677.86KB | 次下載 | 免費(fèi)
- 7SM2018E 支持可控硅調(diào)光線性恒流控制芯片
- 402.24 KB | 次下載 | 免費(fèi)
- 8AN-1308: 電流檢測放大器共模階躍響應(yīng)
- 545.42KB | 次下載 | 免費(fèi)
本月
- 1ADI高性能電源管理解決方案
- 2.43 MB | 450次下載 | 免費(fèi)
- 2免費(fèi)開源CC3D飛控資料(電路圖&PCB源文件、BOM、
- 5.67 MB | 138次下載 | 1 積分
- 3基于STM32單片機(jī)智能手環(huán)心率計(jì)步器體溫顯示設(shè)計(jì)
- 0.10 MB | 130次下載 | 免費(fèi)
- 4使用單片機(jī)實(shí)現(xiàn)七人表決器的程序和仿真資料免費(fèi)下載
- 2.96 MB | 44次下載 | 免費(fèi)
- 53314A函數(shù)發(fā)生器維修手冊
- 16.30 MB | 31次下載 | 免費(fèi)
- 6美的電磁爐維修手冊大全
- 1.56 MB | 24次下載 | 5 積分
- 7如何正確測試電源的紋波
- 0.36 MB | 17次下載 | 免費(fèi)
- 8感應(yīng)筆電路圖
- 0.06 MB | 10次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935121次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420062次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233088次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191367次下載 | 10 積分
- 5十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183335次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81581次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73810次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65988次下載 | 10 積分
電子發(fā)燒友App






創(chuàng)作
發(fā)文章
發(fā)帖
提問
發(fā)資料
發(fā)視頻
上傳資料賺積分
評論