`產品型號:MLHG-5218產品名稱: 倍頻器產品特性1-18 GHz頻率范圍出色的電源平坦度高輸出功率出色的諧波抑制產品詳情Micro Lambda MLHG系列諧波發(fā)生器/倍頻器覆蓋
2019-10-22 11:10:33
Multisim仿真由100Hz正弦波產生方波,再產生三角波,然后再產生2倍頻的鋸齒波,仿真出來的三角波不對,比較雜亂,請教是哪里出了問題?
2022-01-28 20:16:07
網上Multisim仿真鎖相環(huán)的帖子很少,本人最近經過摸索仿真了2倍及4倍頻。仿真基于Multisim自帶的PLL虛擬元件。參數設置是倍頻成功與否的關鍵。
2019-09-08 15:29:59
NCP1729負輸出電壓三倍頻器的典型應用。 NCP1729是一款CMOS電荷泵電壓逆變器,設計用于在1.5至5.5 V的輸入電壓范圍內工作,輸出電流能力超過50 mA
2019-03-20 09:42:19
哪位大神有NE555的倍頻電路圖和分頻電路圖的,,麻煩給發(fā)一下好不好??急求
2015-11-20 17:34:00
使用V3.5庫,芯片外接8M晶振卻無法
倍頻。同樣的程序使用其他開發(fā)板測試可以
倍頻,不知道為何呀,求助?。。。?/div>
2017-07-01 22:05:25
芯片用8MHZ的頻率能工作倍頻到64MHZ后就不能工作了,請問大神是什么問題。
補充內容 (2017-3-5 15:14):
頻率提高到32M,delay函數死循環(huán)一直temp=SysTick->CTRL。
2017-03-05 12:39:19
分頻到5MHz;2>再8倍頻到40MHz;3>再5分頻到8MHz;4>再9倍頻到72MHz. STM32F103和STM32F10...
2021-08-13 06:17:21
鐘PCLK。 4. 送給APB1分頻器。APB1分頻器可選擇1、2、4、8、16分頻,其輸出一路供APB1外設使用(PCLK1,最大頻率36MHz),另一路送給定時器(Timer)2、3、4倍頻
2018-07-19 03:40:25
本帖最后由 gk320830 于 2015-3-5 20:07 編輯
異或門組成的2倍頻電路,由兩個二倍頻電路就構成了四倍頻電路;這功能的電路圖是怎么樣的呀?就這么簡單。。。電路圖圖片不見了。。。高手幫忙下。謝謝啊
2009-06-12 13:33:50
三分之一倍頻程圖主要是需要自定義橫軸數值,可是不知道該怎么實現(xiàn),有大神了解嗎?
2017-03-29 21:31:38
msp430f5529倍頻到25M為啥出來的是三角波,不是方波,我用的是官方例程代碼,#include void SetVcoreUp (unsigned int level);void main
2017-07-14 11:34:45
光電編碼器軟件四倍頻和辨向程//A接P1.0,B接P1.1if((P1|0xfc)==0xfc){if(P1_temp==0xfd) {a-=0.0100*jzcs;sign=0;plus++
2015-05-20 16:39:42
低失真覆蓋三個十倍頻程同步正弦發(fā)生器,不看肯定后悔
2021-05-11 06:09:39
目前正在使用AD7606對一正弦波信號進行過零采樣,其中正弦波信號經過濾波整形等處理轉換成接近與正弦波同頻且同時過零的方波,然后對該方波信號進行倍頻,倍頻后的信號在第一次過零時輸出到AD作為
2018-09-26 17:42:48
這是一個十六倍頻電路,用protues仿真時一點兒問題也沒有,但做成實物后無論輸入頻率如何變化,輸出頻率始終都是94Khz,各位大神這種情況要怎么著手分析問題啊
2018-04-23 14:22:26
這是一個十倍頻的仿真電路,仿真出來的波形不均勻,請問一下圖中的C1、R2、R3、R4怎么確定???
2019-04-17 04:38:48
我想問一下這個1/3倍頻程是不是圖上那個解釋,就是起始頻率這個點的 往后10倍2倍三分之一倍,這個就是叫做掃頻,如果有這方面的資料大神 可以上傳否
2018-06-09 16:04:43
設計可以達到128倍頻的效果。3、A/D采集控制由于本設計要同時采集電網的三相電壓和電流,所以,應把采樣倍頻信號接至HOLDA、HOLDB、HOLDC,以同時保持六路輸入信號,讀出模式設置為循環(huán)模式
2021-07-01 08:30:00
大家好, 我想多鬧鐘。實際上我使用50Mhz時鐘頻率,我想把它作為100Mhz時鐘頻率。沒有PLL,DCM,是否有任何其他可能性來實現(xiàn)使用vhdl編程邏輯? 我知道,如何將時鐘分頻如80Mhz時鐘
2020-04-07 13:25:33
頻率可以在輸入頻率的 n 次諧波上選取,因而所需的輸入信號源可以選擇在技術上相對成熟的毫米波頻段上制作,從而為保證所需的頻率穩(wěn)定度和相噪特性提供了條件,同時,固態(tài)倍頻器體積小、易于集成而且使用壽命較長。因此,目前小功率的亞毫米波固態(tài)源主要依靠倍頻方法實現(xiàn)。
2019-08-21 06:14:07
6倍頻輸出 1100:PLL 14倍頻輸出 0101:PLL 7倍頻輸出 1101:PLL 15倍頻輸出 0110:PLL 8倍頻輸出 1110:PLL 16倍頻輸出 0111:PLL 9倍頻輸出
2014-06-01 10:07:12
有哪位朋友會用cpld實現(xiàn)二倍頻功能嗎?目前了解到可以用D觸發(fā)器,用于無刷直流電機控制
2017-05-15 19:42:16
本人用一個4046和4040做了一個64倍頻。仿真成功啦,但把實物做出來以后,用示波器卻顯示輸入頻率,百思不得其解,請各位大神指點一下
2015-08-03 10:04:02
如題,電路采用的555定時器設計,畫完1khz方波電路后仿真了一次,正常沒有問題,加上二倍頻電路后仿真速度特別慢,求解決方案(限定要用555定時器)設計文件在附件
2020-12-28 19:25:14
剛接觸FPGA 想用FPGA實現(xiàn)422通訊 求大牛給一個實現(xiàn)UART的VHDL的程序
2013-12-05 20:40:39
求做一個任意倍頻的倍頻電路,用CD4046來做~或者直接實現(xiàn)19倍倍頻也行~謝謝大神用Proteus仿真的電路
2019-07-11 01:50:35
83M(想先實現(xiàn)PLL倍頻功能,按濾波電路弄的個頻率),12倍頻倍到996M,SFR3[29:28]設為11,但REFCLK_OUT沒輸出(PLL使能設為1
了的),不知道是不是只有用晶振時才有輸出
2023-11-27 08:04:33
如題,找了好久,CD4046系列只能輸出到1mhz左右,100倍頻的話輸入只能到10k左右,高速系列的也只能到10m20m左右,找其他的時鐘同步器,都是只有高頻的,沒有低頻的,求經驗豐富的大神推薦解決方案!
2015-07-18 19:37:45
用cd4046和cd4040做的32倍頻電路,在Proteus模擬時輸出總是1000Hz,和輸入信號沒有關系,去掉輸入信號也不變,求指導
2015-03-06 14:52:35
在沒有正交編碼器計數器接口的電路中,對于速度不高的編碼器,可以用軟件的方式來實現(xiàn)原理過程參考此文檔:編碼器四倍頻電路的單片機高速算法設計 - 百度文庫 (baidu.com)正交編碼器鑒相表前一個
2022-01-12 07:35:07
并沒有設置成功,希望有懂這個的人指點一下。1、增加一個15倍頻的外部晶振宏定義 2、更改倍頻范圍為PLL_Range_EN,并且設置為15倍頻3、將設置頻率的函數SetAD9854Frequency
2018-10-09 17:39:10
想要得到4.8GHz信號,但按照手冊上所說,VCO Reg02設置為8395 ,VCO Reg03設置為D11D,始終輸出2.4G左右信號,4.8G附近有輸出但是功率特別低。請問應該怎么配置寄存器才能只輸出2倍頻?
2018-08-15 07:05:48
在DDS系統(tǒng)中通過DDS內部倍頻得到芯片參考時鐘,內部倍頻是否對輸出信號有影響,比如說AD9951采用100M晶振然后芯片內部4倍頻得到參考時鐘,經過測試,輸出信號經過濾波之后存在100M頻率分量,總是不能完全抑制,這是什么原因導致的呢???
2018-09-26 14:15:33
想要解決的問題是:我們之前用的是ad630在鎖相的,對于一個4khz的有用信號,我們是通過輸入8khz(二倍頻率)的方波作為參考信號來提取二次諧波信號的。現(xiàn)在,想要實現(xiàn)的就是,用同頻率的方波作為參考信號,來鎖相,提取得到其二倍頻的信號。有哪些芯片可以實現(xiàn)該功能呢?期待您的回復。萬分感謝。
2018-09-19 10:01:30
誰能教教我labveiw里面1/3倍頻程濾波怎么用嗎?輸入單位是eu是什么意思啊?
2015-04-24 10:27:51
用fpga實現(xiàn)四倍頻鑒相計數的功能。找到一段代碼。求完整的代碼。還有LIBREAY APP;為什么報錯???
2012-05-15 18:25:42
一.產品簡介: HDSF電磁式三倍頻感應耐壓試驗裝置是武漢華頂電力設備有限公司根據中國標準《GB311.1 - 97》設計的,是為了滿足電力系統(tǒng)高壓互感器或
2021-11-03 16:01:52
三倍頻變壓器采用三芯五柱結構操作簡單、性能可靠穩(wěn)定,有效能很好地滿足變壓器、互感器感應耐壓的需要三倍頻變壓器是根據中國標準《GB311-61》和原水電部1985年1月發(fā)布的《電氣設備預防性試驗規(guī)程
2022-03-15 11:41:01
FM-20500423 是一個將5 - 12.5 GHz 輸入頻率信號四次倍頻到20 - 50 GHz 信號并放大輸出的四倍頻放大器,獨特的設計使得它在約3 dBm
2022-04-25 10:13:40
The Universal Asynchronous Receiver Transmitter (UART) is the most widely used serial
2009-05-15 14:43:32
17 UART 4 UART參考設計,Xilinx提供VHDL代碼 uart_vhdl
This zip file contains the following folders
2009-06-14 08:57:14
113 UART參考設計,帶16byte緩沖 VHDL代碼 xapp223
These small UART transmitter and receiver macros of just
2009-06-14 09:00:18
33 Nano4th 四倍頻轉換器Nano4th是一款緊湊型四倍頻轉換器,可將飛秒低能量紅外激光脈沖(nJ范圍)轉換為2次和4次諧波,且轉換效率。它的工業(yè)級設計,使其成為一個強大而可靠的解決方案,將擴展您
2023-05-24 09:33:33
可對電機及小型變壓器的繞組進行感應試驗;也可作為短時運行的150Hz電源用。三倍頻電源發(fā)生裝置分單體式和分體式兩種,單體式將三倍頻部分和操作部分(控制部分)整合在
2023-06-26 09:21:53
紹了數字倍頻電路的工作原理,分析了倍頻器產生誤差的原因,然后給出用VHDL語言來實現(xiàn)數字倍頻器的方法,并用Max+plusII通過仿真進行了驗證。
2011-12-07 13:47:30
70 Transmitter 通用異步收發(fā)器) 。 重點討論了使用 FSM(有限狀態(tài)機) 技術進行接收器和發(fā)送器兩大核心模塊的設計實現(xiàn) 以及接收器能夠正常工作的關鍵技術 ———倍頻采樣技術。
2016-03-22 15:52:23
4 電子發(fā)燒友網站提供《用于Basys3板的VHDL中的UART接口.zip》資料免費下載
2022-11-22 09:50:57
2 學過串口通信的朋友都知道這個設計,這個來源在最早要追溯到8086處理器芯片中,為了兼顧速度和穩(wěn)定性,采樣倍數就采取了16倍。所以就一直流傳下來了。實際上最佳采樣位置為N/2處,N為樣點的個數,其實8倍,4倍,2倍都可以,只要保證在數據中間位置采樣都可以。當然頻率越高信號抗干擾能力就越強!
2023-01-12 10:12:10
1516
評論