韓國(guó)三星電子于15日宣布在“Samsung Foundry Forum 2019 USA”上發(fā)布工藝設(shè)計(jì)套件(PDK)0.1版3nm Gate-All-Around(GAA)工藝“3GAE”。
與7 nm工藝相比,3GAE可將芯片面積減少高達(dá)45%,降低50%的功耗或?qū)崿F(xiàn)35%的性能提升?;贕AA的過(guò)程節(jié)點(diǎn)有望用于下一代應(yīng)用,如移動(dòng),網(wǎng)絡(luò),汽車,AI和物聯(lián)網(wǎng)。
3GAE的特點(diǎn)是采用GAA的專利變體“MBCFET(多橋通道FET)”而不是傳統(tǒng)的GAA,該公司已經(jīng)完成了測(cè)試車輛設(shè)計(jì),并將專注于提高其性能和功率效率。

圖:晶體管結(jié)構(gòu)的轉(zhuǎn)變
在傳統(tǒng)的GAA中,由于溝道是nm線的形式,因?yàn)闇系辣∏倚?,所以難以傳遞更多的電流,并且必須設(shè)計(jì)諸如增加堆疊數(shù)量的措施。它使用通道結(jié)構(gòu)來(lái)排列nm片,增加了柵極和溝道之間的接觸面積,并實(shí)現(xiàn)了電流的增加。
該公司聲稱它將徹底改變半導(dǎo)體行業(yè),其中MBC FET已經(jīng)小于4nm,并為第四次工業(yè)革命提供核心技術(shù)。

圖:結(jié)構(gòu)
根據(jù)該公司發(fā)布的工藝路線圖,將使用極紫外(EUV)曝光技術(shù)制造4個(gè)7nm至4nm的FinFET工藝,然后使用EUV制造3nm GAA和MBCFET。而目前他們已經(jīng)做到了!
該公司將在2019年下半年開始批量生產(chǎn)6nm工藝器件,同時(shí)完成4nm工藝的開發(fā)。5nm FinFET工藝的產(chǎn)品設(shè)計(jì)于2019年4月開發(fā),也將于2019年下半年完成,并將于2020年上半年開始量產(chǎn)。開發(fā)28FDS,18FDS,1Gb容量的eMRAM也計(jì)劃于2019年完成。

圖:傳統(tǒng)的GAA和MBCFET
-
三星電子
+關(guān)注
關(guān)注
34文章
15891瀏覽量
182795 -
EUV
+關(guān)注
關(guān)注
8文章
614瀏覽量
88324 -
芯片工藝
+關(guān)注
關(guān)注
0文章
13瀏覽量
7280
發(fā)布評(píng)論請(qǐng)先 登錄

三星3nm工藝創(chuàng)新采用‘GAAFET結(jié)構(gòu)’ 芯片面積減少45%
評(píng)論