乘法器是眾多數(shù)字系統(tǒng)中的基本模塊。從原理上說它屬于組合邏輯范疇:但從工程實際設計上來說,它往往會利用時序邏輯設計的方法來實現(xiàn),屬于時序邏輯的范疇。
通過這個實驗使大家能夠掌握利用FPGA/CPLD設計乘法器的思想,并且能夠將我們設計的乘法器應用到實際工程中。乘法器的設計方法有兩種:組合邏輯設計方法和時序邏輯設計方法。采用經合邏輯設計方法,電路事先將所有的乘積項全部計算出來,最后加法運算。采用時序邏輯設計方法,電路將部分已經得到的乘積結果右移,然后與乘積項相加并保存和值,反復迭代上述步驟直到計算出最終乘積。
在該實驗中就是要利用時序邏輯設計方法來設計-一個16位乘法器,既然是利用時序邏輯設計方法那么就得利用時鐘信號控制乘法器運算。用時序邏輯設計方法與用組合邏輯設計方法比較,它有什么好處呢?利用時序邏輯設計方法可以使整體設計具備流水線結構的特征,能適用在各種實際工程設計中。
	
更多關于BJ-EPM240學習板之乘法器設計實驗請看視頻。
- 
                                FPGA
                                +關注
關注
1652文章
22231瀏覽量
628555 - 
                                乘法器
                                +關注
關注
9文章
220瀏覽量
38401 
發(fā)布評論請先 登錄
E203在基于wallace樹+booth編碼的乘法器優(yōu)化后的跑分結果
E203V2長周期乘法器核心booth算法解讀
蜂鳥E203乘法器的優(yōu)化——基8的Booth編碼+Wallace樹
Verilog實現(xiàn)使用Booth編碼和Wallace樹的定點補碼乘法器原理
改進wallance樹乘法器優(yōu)化方法
關于E203內核高性能乘法器優(yōu)化(一)
蜂鳥乘法器設計分享
基4-Booth單周期乘法器的具體設計
改進型乘法器結構設計
蜂鳥E203乘法器改進
蜂鳥E203內核乘法器的優(yōu)化
優(yōu)化boot4乘法器方法
ADL5390 RF矢量乘法器技術手冊
    
          
        
        
BJ-EPM240學習板之乘法器設計實驗
                
 
           
            
            
                
            
評論