亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

降低PCB的KMI無疑是成功的PCB設(shè)計!

汽車電子工程知識體系 ? 來源: 聶磊 ? 作者:電子發(fā)燒友 ? 2019-02-28 15:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

優(yōu)秀PCB設(shè)計練習(xí)降低PCBEMI

有許多方法可以降低PCB設(shè)計的EMI

基本原理:

電源和地平面提供屏蔽

頂層和底層的地平面至少可以把多層板設(shè)計中的輻射降低10dB

PCB中器件的擺放-模擬系統(tǒng)和數(shù)字系統(tǒng)離得盡可能遠(yuǎn)

使用合適的去耦電容可以降低電源/地平面的噪聲, 并由此來消弱來自這些平面的EMI

保持信號走線遠(yuǎn)離PCB的邊緣

避免在PCB走線中使用直角

PCB走線會由于反射在基頻和數(shù)倍諧波內(nèi)引起諧振

PCB設(shè)計獲得最好的性能

隨著放大器轉(zhuǎn)換器的提升,在PCB設(shè)計中獲得所需要的性能是一種挑戰(zhàn)

在設(shè)計之前進(jìn)行布線指導(dǎo)和設(shè)計要點的培訓(xùn)會節(jié)取很多調(diào)試的時間

混合信號的布線技術(shù)

小信號的布線技術(shù)

數(shù)字電流通過模擬回路的返回路徑會導(dǎo)致錯誤的電壓

混合信號IC(較低的數(shù)字電流)的的接地:多板設(shè)計

星形接地-分離的模擬和數(shù)字地平面

地平面的特征

在同一塊板子上,無線數(shù)字信號經(jīng)常會有較高的數(shù)字邏輯,例如高增益的RF電路

屏蔽和接地對于接收端的設(shè)計是非常有效的

輻射在源端就應(yīng)該被屏蔽掉

地平面電流應(yīng)該回到源端

電源電流會通過最小電阻和電感路徑回到源端

至少有一層完整的地平面

一個完整的PCB層是一個連續(xù)的地導(dǎo)體

提供最小的電阻和電感,但它不并不能解決所有的地平面問題

地平面的割裂會提高或者降低回路的性能-這里沒有通用的規(guī)則

消除可能的接地回路

布線中特別需要關(guān)心的是數(shù)字返回電流不要通過板子中的模擬區(qū)域

怎樣充分利用你的地平面

提供盡可能多的地平面

尤其是在高頻走線的下面

盡可能使用較厚的金屬板

降低電阻并提高散熱

幫助降低由趨膚效應(yīng)引起的損耗

安裝上升時間較快或高頻的器件時應(yīng)盡可能的貼近板子

盡量不要使用加鉛的器件

盡量找出對于地平面來說是最危險的器件以降低壓降

將模擬電路圈禁在一個區(qū)域內(nèi),然后將數(shù)字電路放在另外一個區(qū)域內(nèi)

避免將數(shù)字回路與模擬回路離得較近,這樣有助于避免數(shù)字噪聲耦合到模擬線上

完整地平面接地舉例

高速轉(zhuǎn)換器PCB板的單個

GND

頂層與底層的空地方用

GND覆蓋,不要變成無連接的孤立銅區(qū)

盡可能的利用via連接2個或多個GND層,但不要將平面切碎

例子

頂層是完整的地平面

底層有一條走線通過RF

接器邊到負(fù)載

返回電流從負(fù)載流回接收端, 位于走線的正上方

分割地平面舉例

接地回路由兩個分割開的地平面引入

例如一個數(shù)字線路以1v/ns開關(guān),10pf的負(fù)載將會產(chǎn)10mA的瞬態(tài)電流

如果6條線路同時開關(guān),回路上將會有160mA開關(guān)電流

接地-DC電流 VS AC電流

單一地平面和分割地平面

對于高速轉(zhuǎn)換器布線(>10Mhz

使用單點GND層,沒有AGND

DGND的區(qū)別

分開的AGNDDGND連接到同一點一般只在低速設(shè)計中使用

(低于1Mhz)

一些分割線能夠切開不同的區(qū)域, 但連接關(guān)系線必須寬于于器件(>10mmwidth),并且不能有別的信號線跨越他

如果要考慮所有的頻率范圍(比如從DC50Mhz),那地平面的設(shè)計就需要就實際情況來研究

例子

在一個破裂的地平面上,返回電流總是順著最小阻抗路徑返回

DC,電流順著最小電阻路徑返回,隨著頻率的升高,電流順著最小電感路徑返回

因為會有回路電感的存在,可能會引起EMI/RFI的問題

優(yōu)秀的器件擺放與切割線

將模擬區(qū)域,混合信號區(qū)域和數(shù)字區(qū)域分割開

輸入與輸出沒有交叉

時鐘區(qū)域是一個單獨的區(qū)域

供電電源是一個單獨的區(qū)域,尤其是DC-DC區(qū)域

DC-DC在一個角落,最好在另外一塊PCB板上

DC-DC必須使用分割線

大電容最好放置在角落,或靠近PCB的邊緣

供電系統(tǒng)的優(yōu)先規(guī)則

一個Card-entry濾波器對于模擬系統(tǒng)中的中低頻段噪聲濾除是非常有好處的。

高性能的模擬電源系統(tǒng)使用線性調(diào)節(jié)器,其優(yōu)先級如下:

AC linepower

Battery powersystems

DC-DC power conversionsystems

記住電解電容器阻抗隨頻率變化而變化

DC-DC 電源濾波

開關(guān)調(diào)節(jié)器應(yīng)該盡量避免,如果不行

控制噪聲

提高布線和鋪地的質(zhì)量

考慮EMI

不建議DC-DC供電系統(tǒng)和模擬供電系統(tǒng)一樣,至少要增加LDO

DC-DC供電可以和數(shù)字供電的ADC MCV(ADuC702x)一樣

DC-DC應(yīng)該遠(yuǎn)離ADCOrADuc702x)

C-L-C婆婆器應(yīng)靠近DC-DC

每個Powerpin附近需要一個0.1uf電容

在電源平面鋪一個較大的3.3v平面有很大幫助


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4386

    文章

    23681

    瀏覽量

    419281

原文標(biāo)題:優(yōu)秀PCB設(shè)計之降低PCB的EMI

文章出處:【微信號:QCDZYJ,微信公眾號:汽車電子工程知識體系】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    深度解讀PCB設(shè)計布局準(zhǔn)則

    無論您是在進(jìn)行高速設(shè)計,還是正在設(shè)計一塊高速PCB,良好的電路板設(shè)計實踐都有助于確保您的設(shè)計能夠按預(yù)期工作并實現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計布局準(zhǔn)則
    的頭像 發(fā)表于 09-01 14:24 ?6002次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計</b>布局準(zhǔn)則

    上海圖元軟件國產(chǎn)高端PCB設(shè)計解決方案

    在當(dāng)今快速發(fā)展的電子行業(yè)中,高效、精確的PCB(印刷電路板)設(shè)計工具是確保產(chǎn)品競爭力的關(guān)鍵。為滿足市場對高性能、多功能PCB設(shè)計工具的需求,上海圖元軟件推薦一款專為專業(yè)人士打造的國產(chǎn)高端PCB設(shè)計解決方案。
    的頭像 發(fā)表于 08-08 11:12 ?3767次閱讀
    上海圖元軟件國產(chǎn)高端<b class='flag-5'>PCB設(shè)計</b>解決方案

    PCB設(shè)計與工藝規(guī)范

    作為一名PCB Layout工程師,印制電路板(PCB)設(shè)計是吃飯的本事。不僅要兢兢業(yè)業(yè)“拉線”,而且要有“全局意識”,清楚整個流程是怎么樣的。通常來說,電路板的設(shè)計主要包含前期準(zhǔn)備、PCB設(shè)計
    的頭像 發(fā)表于 08-04 17:22 ?766次閱讀
    <b class='flag-5'>PCB設(shè)計</b>與工藝規(guī)范

    PCB設(shè)計,輕松歸檔,效率倍增!

    PCB設(shè)計一鍵歸檔簡化流程,提升效率,一鍵歸檔,盡在掌握!在電子產(chǎn)品設(shè)計領(lǐng)域,PCB設(shè)計工作完成后,需要輸出不同種類的文件給到PCB生產(chǎn)商,產(chǎn)線制造部門,測試部門,同時還需將設(shè)計文件進(jìn)行歸檔管理
    的頭像 發(fā)表于 05-26 16:17 ?435次閱讀
    <b class='flag-5'>PCB設(shè)計</b>,輕松歸檔,效率倍增!

    原理圖和PCB設(shè)計中的常見錯誤

    在電子設(shè)計領(lǐng)域,原理圖和PCB設(shè)計是產(chǎn)品開發(fā)的基石,但設(shè)計過程中難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計中的常見錯誤,整理成一份實用的速查清單,以供參考。
    的頭像 發(fā)表于 05-15 14:34 ?792次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB的布線策略

    高層數(shù) PCB 的布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號,從低速數(shù)字接口到具有不同信號完整性要求的多個高速數(shù)字接口。從布線規(guī)劃和為各接口分配信號層的角度來看,這無疑是一項極具挑戰(zhàn)性的任
    的頭像 發(fā)表于 05-07 14:50 ?1117次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的布線策略

    SMT貼片前必知!PCB設(shè)計審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設(shè)計進(jìn)行審查和確認(rèn)需關(guān)注哪些問題?SMT貼片加工前的PCB設(shè)計審查流程。在SMT貼片加工中,PCB設(shè)計的審查和確認(rèn)是確保加
    的頭像 發(fā)表于 04-07 10:02 ?595次閱讀

    【功能上線】華秋PCB下單新增“3D仿真預(yù)覽”,讓PCB設(shè)計缺陷無處遁形

    華秋PCB下單新增“3D仿真預(yù)覽”,讓PCB設(shè)計缺陷無處遁形
    的頭像 發(fā)表于 03-28 14:54 ?1778次閱讀
    【功能上線】華秋<b class='flag-5'>PCB</b>下單新增“3D仿真預(yù)覽”,讓<b class='flag-5'>PCB設(shè)計</b>缺陷無處遁形

    中興通訊的PCB設(shè)計規(guī)范

    中興通訊的PCB設(shè)計規(guī)范
    發(fā)表于 02-08 15:31 ?8次下載

    Mars PCB埋入式器件 #pcb設(shè)計 #pcb #pcb設(shè)計軟 #國產(chǎn)EDA軟件 #板級EDA #為昕

    PCB設(shè)計
    上海為昕科技有限公司
    發(fā)布于 :2025年02月06日 11:22:30

    PCB設(shè)計全攻略:必備資料與詳細(xì)流程解析

    PCB設(shè)計不僅能夠確保電子產(chǎn)品的性能和可靠性,還能有效降低生產(chǎn)成本和簡化生產(chǎn)流程。本文將介紹PCB設(shè)計需要提供的資料以及詳細(xì)的設(shè)計流程,幫助工程師們更好地完成PCB設(shè)計任務(wù)。 一、
    的頭像 發(fā)表于 02-06 10:00 ?1024次閱讀

    電子工程師的PCB設(shè)計經(jīng)驗

    本文分享了電子工程師在PCB設(shè)計方面的經(jīng)驗,包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?2080次閱讀

    Kerman的KiCad學(xué)習(xí)筆記:第6章 PCB設(shè)計流程

    電路原理圖設(shè)計的最終目的是生產(chǎn)滿足需要的PCB(印制電路板)。利用KiCad 8.0軟件可以非常輕松地從原理圖設(shè)計轉(zhuǎn)入PCB設(shè)計。KiCad 8.0為用戶提供了一個完整的PCB設(shè)計環(huán)境,既可以進(jìn)行人工設(shè)計,也可以全自動設(shè)計,設(shè)計
    的頭像 發(fā)表于 12-25 15:34 ?3465次閱讀
    Kerman的KiCad學(xué)習(xí)筆記:第6章 <b class='flag-5'>PCB設(shè)計</b>流程

    PCB設(shè)計中的Stub對信號傳輸?shù)挠绊?/a>

    PCB設(shè)計中應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中的Stub對信號傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    一篇“從入門到上手”的PCB設(shè)計教程

    這是一篇面向神馬都不懂的小白玩家的PCB設(shè)計教程。希望能幫助大家快速上手PCB的設(shè)計。
    的頭像 發(fā)表于 11-08 04:49 ?3697次閱讀