亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

J-Link探針支持RISC-V、ARM和其它CPU平臺

華興萬邦技術經濟學 ? 來源:未知 ? 作者:李倩 ? 2018-08-07 16:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

J-Link探針支持RISC-VARM和其它CPU平臺

英國劍橋和德國希爾登市——2018年8月

UltraSoC日前宣布:公司已與SEGGER達成合作伙伴關系,以在UltraSoC集成化的系統(tǒng)級芯片(SoC)監(jiān)測和分析環(huán)境中為J-Link調試探針提供支持。SEGGER的J-Link探針是業(yè)界最廣泛使用的調試探針之一,支持包括RISC-V以及當前和過往代系的ARM內核在內的常用處理器平臺的調試。此次的雙方合作,使SoC開發(fā)人員能夠通過UltraSoC靈活的片上監(jiān)測和分析基礎設施在調試時通過同一界面輕松地訪問J-Link。

UltraSoC致力于讓設計人員的工作變得更便捷:通過提供一種開放的、易于熟悉的且與內核架構供應商無關的環(huán)境,以滿足每位工程師在處理器架構、開發(fā)工具和硬件方面的偏好。通過支持其框架內最廣泛的平臺和工具,UltraSoC為更多的設計人員開啟了其嵌入式分析平臺優(yōu)勢的大門,可以縮短開發(fā)時間、加快調試過程、降低風險和成本。

對SEGGER J-Link探針全面支持的集成意味著探針配置和調試監(jiān)控可以在單一環(huán)境下進行,在使用UltraSoC的嵌入式分析功能的時候,設計師們將能夠在設計流程中和隨后的現(xiàn)場中深入了解CPU的運行情況,以作為更廣泛的系統(tǒng)設計的一部分。

UltraSoC首席執(zhí)行官Rupert Baines評論道:“像所有的工程師一樣,芯片設計人員也希望能夠為所從事的工作選擇最好的工具。在UltraSoC,我們致力于與業(yè)內一流的硬件和軟件提供商合作,來確保我們共同的客戶可以將其生產能力和創(chuàng)新潛力最大化。作為我們行業(yè)中的領軍企業(yè)之一,與SEGGER的合作完全符合我們的戰(zhàn)略。隨著我們越來越多的客戶使用開源RISC-V平臺,對靈活性和開放性的需求顯著增加。這個行業(yè)正在發(fā)生變化,現(xiàn)在整個生態(tài)系統(tǒng)內的協(xié)作比以往任何時候都更為重要。”

SEGGER銷售與市場營銷總監(jiān)Harald Schober補充道:“我們很高興能夠與UltraSoC一起攜手合作——我們共同致力于提供最好的工具,來支持那些采用核心專利和開源CPU架構的設計師。我們兩家公司已經共享了客戶,期望這一合作將在RISC-V及其它平臺上也能夠快速成功。在UltraSoC環(huán)境中支持對SEGGER J-Link功能的訪問是非常有意義的?!?/p>

SEGGER是為嵌入式系統(tǒng)提供軟件、硬件和開發(fā)工具的業(yè)界領先供應商之一,公司為開發(fā)人員在整個開發(fā)流程中提供價格合理的、高質量的、靈活的、易于使用的工具和中間件組件。公司于2004年將J-Link引入到ARM市場,并成為為ARM開發(fā)人員提供行業(yè)標準調試探針的供應商。由于其易于使用,運行快速且可靠,J-Link系列的探針保持著行業(yè)領導者地位,同時可為設計人員提供一種可擴展的、價格合理的且功能齊全的解決方案。

SEGGER一直在不斷地擴大其支持的內核架構的范圍,包括其最近增加了對RISC-V的支持。在大多數情況下,同時在多平臺操作,J-Link僅需要一個微小的軟件/固件更新:當切換到一個不同的支持CPU產品系列或工具鏈時,沒必要購買一份全新的J-Link探針或一個新的授權。所有的J-Link型號都是完全兼容的,提供無限制的免費升級,且用戶在升級到更高端型號的時候可以即插即用。

關于SEGGER

SEGGER Microcontroller是為嵌入式系統(tǒng)提供軟件、硬件和開發(fā)工具的全系列供應商。公司提供的支持覆蓋整個開發(fā)流程,其中都提供價格合理、高質量、靈活且易于使用的工具和組件。SEGGER為安全通信及數據和產品安全提供解決方案,從而滿足快速演進的物聯(lián)網IoT)的需要。公司由Rolf Segger于1992年成立,是一家穩(wěn)步發(fā)展的私人公司。SEGGER的總部位于德國,在美國辦公室設在波士頓地區(qū)以及硅谷,并在各大洲均有分銷商,可在全球范圍內提供全系列產品。更多信息,請訪問:www.segger.com

關于UltraSoC

UltraSoC是一家為系統(tǒng)級芯片(SoC)提供內部分析及監(jiān)測技術的先鋒企業(yè),正是這些SoC驅動了當今各種電子產品的創(chuàng)新。產品設計人員可以使用UltraSoC的嵌入式分析技術為產品增加先進的網絡安全、功能安全以及性能微調功能;與此同時該技術還能幫助企業(yè)更好地應對不斷升級的系統(tǒng)復雜性難題以及日益嚴苛的縮短上市時間需求。UltraSoC的技術以半導體知識產權(semiconductor IP)和軟件的形式提供給客戶,最終應用覆蓋了消費電子、計算和通信等行業(yè)。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 嵌入式
    +關注

    關注

    5178

    文章

    20035

    瀏覽量

    326338
  • RISC-V
    +關注

    關注

    48

    文章

    2717

    瀏覽量

    51334
  • UltraSoC
    +關注

    關注

    0

    文章

    40

    瀏覽量

    18294

原文標題:UltraSoC為嵌入式調試和分析環(huán)境添加SEGGER的J-Link調試探針

文章出處:【微信號:Technomics,微信公眾號:華興萬邦技術經濟學】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    RISC-V平臺思維和生態(tài)思維

    RISC-V平臺思維時指出,平臺思維指的是硬件(CPU、加速器、總線等)、固件和軟件的整體集成。標準化 ISA 配置文件是必要的
    發(fā)表于 07-17 14:04 ?4044次閱讀

    RISC-VARM有何區(qū)別?

    在微處理器架構領域,ARMRISC-V是兩個備受關注的體系。ZLG致遠電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,這引發(fā)了人們對這兩種架構差異的深入探討。
    的頭像 發(fā)表于 06-24 11:38 ?1616次閱讀
    <b class='flag-5'>RISC-V</b>和<b class='flag-5'>ARM</b>有何區(qū)別?

    SEGGER J-Link調試器支持Allegro微控制器

    SEGGER領先的J-Link調試器現(xiàn)在可用于Allegro MicroSystems MCU的程序下載和在線調試。有了J-Link支持,結合Ozone多平臺調試器,以及Flashe
    的頭像 發(fā)表于 06-10 09:29 ?808次閱讀

    RISC-V架構CPU的RAS解決方案

    RISC-V架構以追趕者的姿態(tài)在多個應用領域與X86架構和ARM架構展開競爭。在服務器應用領域,RISC-V架構正在重新定義服務器芯片領域必備的安全、虛擬化和RAS等規(guī)格和規(guī)范。服務器CPU
    的頭像 發(fā)表于 06-06 17:03 ?1308次閱讀
    <b class='flag-5'>RISC-V</b>架構<b class='flag-5'>CPU</b>的RAS解決方案

    如何將MCUXpresso和MCU LINK_PRO置于J-Link仿真模式?

    ,如果我通過運行 MCU-LINK_installer 3.153 中的“program_JLINK.cmd腳本”將探針轉換為 J-Link,使其模擬 J-Link 器件,則它始終無法
    發(fā)表于 04-02 06:41

    芯來科技攜手芯芒科技發(fā)布RISC-V CPU系統(tǒng)仿真平臺

    專業(yè)RISC-V處理器IP及解決方案公司芯來科技與杭州芯芒科技深入合作,共同研發(fā)推出芯來全系列RISC-V CPU系統(tǒng)仿真平臺。幫助下游SoC和產品開發(fā)團隊基于該仿真
    的頭像 發(fā)表于 03-19 14:36 ?1269次閱讀

    如何通過J-Link實現(xiàn)STM32H5控制調試端口

    基于J-Link實現(xiàn)STM32H5安全編程介紹了在禁用TrustZone時,如何通過J-Link實現(xiàn)STM32H5控制調試端口的安全鎖定或回歸打開。
    的頭像 發(fā)表于 03-17 10:25 ?922次閱讀
    如何通過<b class='flag-5'>J-Link</b>實現(xiàn)STM32H5控制調試端口

    SEGGER J-Link和Flasher工具支持意法半導體汽車微控制器

    2025年2月,SEGGER宣布其J-Link調試器和Flasher在線編程器全面支持意法半導體針對汽車應用的Stellar P&G系列微控制器。
    的頭像 發(fā)表于 02-14 11:37 ?1021次閱讀

    ArmRISC-V架構的優(yōu)劣勢比較

    關于ArmRISC-V的討論涉及多個層面。雖然多種因素共同作用于這些架構的整體性能,但每種架構都有其最適合的幾類主要應用場景。 Arm 長期以來,專有技術往往意味著高昂的許可費用,Arm
    發(fā)表于 02-01 22:30

    如何通過J-Link向目標系統(tǒng)供電

    ? ? J-Link能夠通過JTAG接口的Pin-19引腳向目標系統(tǒng)輸出5V電壓,電流不超過300mA。 默認情況下,J-Link供電功能是關閉的。用戶可以通過命令或相應的工具配置啟動供電功能。 1
    的頭像 發(fā)表于 12-21 14:29 ?1659次閱讀
    如何通過<b class='flag-5'>J-Link</b>向目標系統(tǒng)供電

    RISC-V架構及MRS開發(fā)環(huán)境回顧

    。RISC-V是一種特定指令集架構。RISC-V指令集類似于INTEL的X86、ARM指令集,是一個被CPU讀取到內存后,指導計算機運行的指令集合。使用該指令集的
    發(fā)表于 12-16 23:08

    SiFive 推出高性能 Risc-V CPU 開發(fā)板 HiFive Premier P550

    “ ?HiFive Premier P550:世界上性能最高的 RISC-V CPU 開發(fā)板,以 Mini-DTX 外形提供高性能 Linux 開發(fā)平臺支持下一波
    的頭像 發(fā)表于 12-16 11:16 ?2514次閱讀
    SiFive 推出高性能 <b class='flag-5'>Risc-V</b> <b class='flag-5'>CPU</b> 開發(fā)板 HiFive Premier P550

    RISC-V 使用J-Link調試RV-STAR

    使用J-Link調試RV-STAR 前提: 此文檔是面向已經有一定使用基礎的用戶,在此省略了Nuclei Studio IDE下載安裝、編譯和調試運行等流程的詳細介紹,主要指導用戶如何連接
    發(fā)表于 12-14 17:47

    RISC-VARM 架構的區(qū)別 RISC-V與機器學習的關系

    在現(xiàn)代計算機架構中,RISC-VARM是兩種流行的處理器架構。它們各自具有獨特的特點和優(yōu)勢,適用于不同的應用場景。 1. RISC-V架構 RISC-V(讀作“risk-five”)
    的頭像 發(fā)表于 12-11 17:50 ?4080次閱讀

    什么是RISC-V?以及RISC-VARM、X86的區(qū)別

    ,可以更好的適用于嵌入式和移動設備,ARM更注重于通用性和兼容性,適合更廣泛的平臺 RISC-VARM支持分支預測,
    發(fā)表于 11-16 16:14