AFE5401-EP 是一款模擬前端 (AFE),面向集成度至關(guān)重要的應(yīng)用。該器件包括四個通道,每個通道包括一個低噪聲放大器 (LNA)、一個可編程均衡器 (EQ)、一個可編程增益放大器 (PGA) 和一個抗混疊濾波器,然后是一個高速 12 位模數(shù)轉(zhuǎn)換器 (ADC),每通道 25MSPS。
四個差分輸入對中的每一個都由一個LNA放大,然后是一個PGA,其可編程增益范圍為0dB至30dB。每個通道的PGA和ADC之間還集成了一個抗混疊低通濾波器(LPF)。
*附件:afe5401-ep.pdf
每個LNA、PGA和抗混疊濾波器輸出都是差分的(限制為2VPP)。抗混疊濾波器驅(qū)動片內(nèi)12位25MSPS ADC。四個ADC輸出在12位并行CMOS輸出總線上復(fù)用。
該器件采用 9mm × 9mm VQFN-64 封裝,額定溫度范圍為 –40°C 至 +125°C。
特性
- 集成模擬前端包括: 
- 四通道 LNA、均衡器、PGA、抗混疊濾波器和 ADC
 
 - PGA增益為30dB的輸入?yún)⒖荚肼暎?
- 2.9nV/√ Hz,15dB LNA增益
 - 2.0nV/√ Hz,18dB LNA增益,HIGH_POW_LNA模式
 
 - 跨通道同時采樣
 - 可編程LNA增益:12dB、15dB、16.5dB和18dB
 - 可編程均衡器模式
 - 內(nèi)置診斷模式
 - 溫度傳感器
 - 可編程增益放大器 (PGA): 
- 0dB至30dB,步長為3dB
 
 - 可編程、三階、抗混疊濾波器: 
- 7MHz、8MHz、10.5MHz和12MHz
 
 - 模數(shù)轉(zhuǎn)換器 (ADC): 
- 四通道,12位,每通道25MSPS
 - 基準(zhǔn)電壓源無需外部去耦
 
 - 并行 CMOS 輸出
 - 每通道64 mW總內(nèi)核功率,每通道25MSPS
 - 電源:1.8V 和 3.3V
 - 封裝:9mm × 9mm VQFN-64
 - 器件溫度:–40°C 至 125°C 環(huán)境工作溫度范圍
 - 支持國防、航空航天和醫(yī)療應(yīng)用 
- 受控基線
 - 一個裝配和測試站點(diǎn)
 - 一個制造現(xiàn)場
 - 延長產(chǎn)品生命周期
 - 產(chǎn)品可追溯性
 - VID V62/25601
 
 
參數(shù)

一、產(chǎn)品概述
AFE5401-EP 是德州儀器推出的 高集成度四通道模擬前端(AFE) ,核心優(yōu)勢為低噪聲、高線性度與全信號鏈集成,專為汽車?yán)走_(dá)基帶接收、數(shù)據(jù)采集、聲吶(SONAR)等高精度信號處理場景設(shè)計(jì),同時支持國防、航空航天及醫(yī)療等高可靠性領(lǐng)域需求。該器件采用 9mm×9mm 64 引腳 VQFN(RGC 封裝),支持 - 40°C 至 + 125°C 工業(yè)級工作溫度,每通道集成完整信號鏈,可大幅簡化多通道雷達(dá)系統(tǒng)設(shè)計(jì)。
二、核心參數(shù)與性能
| 參數(shù) | 規(guī)格 | 備注 | 
|---|---|---|
| 通道配置 | 4 路主通道(含 LNA/PGA/AAF/ADC)、4 路輔助通道(直接 ADC 輸入, bypass 前端) | 主通道適配雷達(dá)基帶信號,輔助通道可采集系統(tǒng)監(jiān)測信號(如電池電壓、溫度) | 
| 信號鏈性能 | 低噪聲放大器(LNA):增益 12dB/15dB/16.5dB/18dB 可編程,輸入噪聲 2.0nV/√Hz(HIGH_POW_LNA 模式);可編程增益放大器(PGA):0dB-30dB(3dB 步進(jìn));三階橢圓抗混疊濾波器(AAF):4 檔截止頻率(7MHz/8MHz/10.5MHz/12MHz) | 高增益低噪聲適配微弱雷達(dá)基帶信號(通常 mV 級),抗混疊濾波抑制高頻噪聲 | 
| ADC 性能 | 12 位分辨率、25MSPS / 通道采樣率、總諧波失真(THD)-65dBc(3MHz 輸入)、無雜散動態(tài)范圍(SFDR)66dBc(默認(rèn)模式)/74dBc(HPL_EN 模式) | 高線性度保障雷達(dá)信號相位與幅度精度 | 
| 電源與功耗 | 模擬電源(AVDD3:3V-3.6V;AVDD18:1.7V-1.9V)、數(shù)字電源(DVDD18:1.7V-1.9V)、驅(qū)動電源(DRVDD:1.7V-3.6V);每通道核心功耗 64mW(25MSPS) | 低功耗設(shè)計(jì)適配汽車電子等功率敏感場景 | 
| 輸入輸出 | 主通道差分輸入(最大 2VPP)、輔助通道差分輸入(2VPP)、12 位并行 CMOS 輸出(支持 1x/2x/3x/4x 序列化) | 并行輸出配合序列化功能,靈活適配不同數(shù)據(jù)速率需求 | 
| 可靠性特性 | 單一裝配 / 制造站點(diǎn)、延長產(chǎn)品生命周期、完整可追溯性、符合 VID V62/25601 標(biāo)準(zhǔn) | 滿足高可靠性領(lǐng)域?qū)?yīng)鏈與質(zhì)量的嚴(yán)苛要求 | 
三、硬件設(shè)計(jì)關(guān)鍵信息
1. 封裝與引腳
- 封裝類型 :64 引腳 VQFN(RGC),尺寸 9mm×9mm,暴露熱焊盤(內(nèi)部連接 AVSS)需接地以保障散熱(熱阻 RθJA=24.9°C/W,RθJC=0.5°C/W),焊接面積≥7mm×7mm。
 - 關(guān)鍵引腳功能 : 
- 模擬輸入:IN1P/IN1M 至 IN4P/IN4M(4 路主通道差分輸入)、IN1P_AUX/IN1M_AUX 至 IN4P_AUX/IN4M_AUX(4 路輔助通道差分輸入)、VCM(共模電壓輸出,輔助通道偏置)。
 - 電源:AVDD3(3V 模擬電源)、AVDD18(1.8V 模擬電源)、DVDD18(1.8V 數(shù)字電源)、DRVDD(輸出驅(qū)動電源)、AVSS/DVSS/DRVSS(對應(yīng)地)。
 - 時鐘與同步:CLKINP/CLKINM(差分時鐘輸入,支持單端 CMOS 時鐘)、DSYNC1/DSYNC2(數(shù)據(jù)同步時鐘)、TRIG(同步觸發(fā)輸入)、DCLK(數(shù)據(jù)輸出時鐘)。
 - 數(shù)據(jù)與控制:D [11:0](12 位并行數(shù)據(jù)輸出)、D_GPO [1:0](通用輸出)、SPI 接口(SEN/SCLK/SDATA/SDOUT,配置寄存器)、RESET(硬件復(fù)位,高有效)、STBY(待機(jī)控制)。
 
 
2. 電源與信號設(shè)計(jì)要求
- 電源設(shè)計(jì) :
 - 信號設(shè)計(jì) :
 
四、核心功能與配置
1. 全集成信號鏈
- 低噪聲放大與增益控制 : 
- LNA:4 檔增益可編程,支持 HIGH_POW_LNA 模式(噪聲降至 2.0nV/√Hz,功耗略增),適配不同強(qiáng)度雷達(dá)信號;輸入阻抗 1kΩ(可配置為 10kΩ),無需額外匹配網(wǎng)絡(luò)。
 - PGA:3dB 步進(jìn)增益調(diào)節(jié),配合 LNA 實(shí)現(xiàn) 12dB-48dB 總增益,可根據(jù)信號強(qiáng)度動態(tài)調(diào)整,避免 ADC 飽和。
 
 - 抗混疊與濾波 :三階橢圓濾波器(AAF)支持 4 檔截止頻率,可根據(jù)雷達(dá)帶寬(如 77GHz 雷達(dá)基帶帶寬通常 < 10MHz)選擇,抑制 ADC 采樣產(chǎn)生的混疊噪聲,衰減 40dB@2.25× 截止頻率。
 
2. 靈活數(shù)據(jù)接口與同步
- 數(shù)據(jù)序列化輸出 :支持 1x/2x/3x/4x 序列化模式,輸出時鐘(DCLK)頻率隨序列化倍數(shù)自動調(diào)整(如 4x 序列化時 DCLK=100MHz@25MSPS),減少引腳數(shù)量,適配 FPGA/DSP 高速接口。
 - 多芯片同步 :通過 TRIG 引腳觸發(fā) DSYNC1/DSYNC2 同步信號,可實(shí)現(xiàn)多片 AFE5401-EP 時鐘與數(shù)據(jù)對齊,擴(kuò)展通道數(shù)(如 8 通道 / 12 通道雷達(dá)系統(tǒng)),同步誤差 < 1ns。
 
3. 高可靠性與診斷功能
- 故障監(jiān)測 :內(nèi)置溫度傳感器(精度 ±2°C)、參考電壓自檢、時鐘完整性檢測,可通過 HEADER_MODE 讀取溫度、均值、噪聲等診斷數(shù)據(jù),便于系統(tǒng)故障排查。
 - 電源管理 :支持待機(jī)模式(STBY,功耗 15mW)、全局掉電模式(GLOBAL_PDN,功耗 5mW),可根據(jù)雷達(dá)工作周期(如間歇探測)動態(tài)調(diào)整功耗,適配汽車節(jié)能需求。
 
五、應(yīng)用設(shè)計(jì)與布局
1. 典型應(yīng)用場景
- 汽車毫米波雷達(dá)(如 77GHz 前向雷達(dá)) :4 路主通道接收雷達(dá)基帶 I/Q 信號,LNA 增益設(shè) 15dB、PGA 設(shè) 12dB、AAF 截止頻率 8MHz,ADC 采樣率 25MSPS,通過 SPI 配置寄存器,數(shù)據(jù)經(jīng) 4x 序列化后傳輸至 FPGA,SFDR 74dBc(HPL_EN 模式)保障目標(biāo)距離與速度計(jì)算精度。
 - 多通道數(shù)據(jù)采集系統(tǒng) :4 路主通道采集傳感器信號(如振動、壓力),輔助通道采集系統(tǒng)電池電壓與溫度,利用 DECIMATE_4 模式(采樣率降至 6.25MSPS)降低數(shù)據(jù)量,適配低帶寬傳輸場景。
 
2. PCB 布局準(zhǔn)則
- 分區(qū)設(shè)計(jì) :模擬區(qū)(主通道輸入、電源)、數(shù)字區(qū)(數(shù)據(jù)輸出、SPI 接口)、時鐘區(qū)(CLKINP/CLKINM)嚴(yán)格分離,模擬地 / 數(shù)字地 / 時鐘地僅在器件熱焊盤處單點(diǎn)連接;數(shù)字信號線(如 D [11:0]、SCLK)遠(yuǎn)離模擬輸入線,間距≥2mm。
 - 布線要求 : 
- 模擬輸入線:差分對布線,阻抗 50Ω,長度 < 10cm,避免過孔;主通道與輔助通道輸入線分開布線,減少串?dāng)_。
 - 時鐘線:差分時鐘線長度匹配誤差 < 2mil,單端時鐘線靠近地平面,長度 < 5cm;DSYNC1/DSYNC2 線需與數(shù)據(jù)輸出線長度匹配,避免同步誤差。
 
 - 熱設(shè)計(jì) :暴露熱焊盤通過至少 8 個過孔(0.3mm 孔徑)連接至地平面,熱焊盤周圍預(yù)留 1mm 散熱銅皮,避免高溫導(dǎo)致性能退化。
 
- 
                                濾波器
                                +關(guān)注
關(guān)注
162文章
8266瀏覽量
184426 - 
                                AFE
                                +關(guān)注
關(guān)注
8文章
294瀏覽量
123556 - 
                                雷達(dá)
                                +關(guān)注
關(guān)注
51文章
3229瀏覽量
122458 - 
                                模數(shù)轉(zhuǎn)換器
                                +關(guān)注
關(guān)注
26文章
3572瀏覽量
129527 - 
                                基帶
                                +關(guān)注
關(guān)注
5文章
165瀏覽量
31869 
發(fā)布評論請先 登錄
ADM00499提供評估MCP3912四通道模擬前端(AFE)性能的機(jī)會
模擬前端(AFE),模擬前端(AFE)系統(tǒng)的結(jié)構(gòu)
德州儀器AFE傳感器技術(shù)助力汽車雷達(dá)系統(tǒng)探測道路的安全性
    
ADA8282:雷達(dá)接收路徑AFE:4通道LNA和PGA數(shù)據(jù)表
    
低功耗、多通道生物電勢測量模擬前端芯片AFE94x概述
AFE5804完全集成的8通道模擬前端數(shù)據(jù)表
    
AFE5818 16通道超聲波模擬前端數(shù)據(jù)表
    
AFE0064一款64通道模擬前端數(shù)據(jù)表
    
AFE0256一款256個通道模擬前端(AFE)數(shù)據(jù)表
    
AFE5832 32通道模擬前端評估模塊用戶指南
    
Texas Instruments AFE159x 4通道24位模擬前端(AFE)數(shù)據(jù)手冊
Texas Instruments AFE5401-EP四通道模擬前端 (AFE)數(shù)據(jù)手冊
    
          
        
        
AFE5401-EP 四通道雷達(dá)基帶接收模擬前端(AFE)產(chǎn)品文檔總結(jié)
                
 
    
    
    
           
            
            
                
            
評論