ADC3648和ADC3649 (ADC364x) 是一款 14 位、250MSPS 和 500MSPS、雙通道模數(shù)轉(zhuǎn)換器 (ADC)。這些器件專為高信噪比 (SNR) 而設(shè)計(jì),并提供 -158.5dBFS/Hz (500MSPS) 的噪聲頻譜密度。
高能效ADC架構(gòu)在500MSPS時(shí)功耗為300mW/ch,并以較低的采樣率(250MSPS時(shí)為250mW/ch)提供功率縮放。
*附件:adc3648.pdf
ADC364x 包括一個(gè)可選的四頻數(shù)字下變頻器 (DDC),支持寬帶抽取 2 倍到窄帶抽取 32768。DDC 使用 48 位 NCO,支持相位相干和相位連續(xù)跳頻。
ADC364x 配備了靈活的 LVDS 接口。在抽取旁路模式下,該器件使用 14 位寬并行 DDR LVDS 接口。使用抽取時(shí),輸出數(shù)據(jù)使用串行LVDS接口傳輸,隨著抽取的增加,所需的通道數(shù)量減少。對(duì)于高抽取率,輸出分辨率可以提高到32位。
特性
- 14 位、雙通道 250 和 500MSPS ADC
- 噪聲頻譜密度:-158.5dBFS/Hz
- 熱噪聲:74.5dBFS
- 單核(非交錯(cuò))ADC架構(gòu)
- 功耗:
- 300mW/通道 (500MSPS)
- 250mW/通道 (250MSPS)
- 光圈抖動(dòng):75fs
- 緩沖模擬輸入
- 可編程100Ω至200Ω端接
- 輸入滿量程:2Vpp
- 全功率輸入帶寬 (-3dB):1.4GHz
- 頻譜性能(fIN = 70MHz,-1dBFS):
- 信噪比:73.8dBFS
- SFDR HD2,3:84dBc
- SFDR 最差雜散:90dBFS
- 數(shù)字下變頻器 (DDC)
- 多達(dá)四個(gè)獨(dú)立的 DDC
- 復(fù)雜而真實(shí)的抽取
- 抽?。?2、/4 到 /32768 抽取
- 48 位 NCO 相位相干跳頻
- DDR、串行LVDS接口
- 用于 DDC 旁路的 14 位并行 DDR LVDS
- 用于抽取的 16 位串行 LVDS
- 32 位輸出選項(xiàng),用于高抽取
參數(shù)
方框圖

-
adc
+關(guān)注
關(guān)注
100文章
6888瀏覽量
552820 -
lvds
+關(guān)注
關(guān)注
2文章
1178瀏覽量
68874 -
模數(shù)轉(zhuǎn)換器
+關(guān)注
關(guān)注
26文章
3502瀏覽量
129480 -
噪聲頻譜
+關(guān)注
關(guān)注
0文章
8瀏覽量
2238
發(fā)布評(píng)論請(qǐng)先 登錄
基于FPGA的ADC采集系統(tǒng)設(shè)計(jì)
DSP教程---ADC和DAC
基于FPGA的ADC采集系統(tǒng)的設(shè)計(jì)
ADC3548/ADC3549 ADC 產(chǎn)品文檔總結(jié)
ADC3568/ADC3569 ADC 產(chǎn)品文檔總結(jié)
ADC3548/ADC3549 單通道高速模數(shù)轉(zhuǎn)換器(ADC)產(chǎn)品文檔總結(jié)
ADC3569 單通道高速模數(shù)轉(zhuǎn)換器(ADC)產(chǎn)品文檔總結(jié)
?ADC364x系列14位雙通道模數(shù)轉(zhuǎn)換器技術(shù)文檔總結(jié)
ADC3669 產(chǎn)品技術(shù)文檔總結(jié)
ADC3683-SP 技術(shù)文檔總結(jié)

ADC3648/ADC3649 ADC 產(chǎn)品文檔總結(jié)
評(píng)論