亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

?CDCM61002 低抖動時鐘發(fā)生器技術(shù)文檔總結(jié)

科技綠洲 ? 2025-09-18 09:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

該CDCM61002是一款高度通用的低抖動頻率合成器,可從低頻晶體或LVCMOS輸入生成兩個低抖動時鐘輸出,可在低壓正發(fā)射極耦合邏輯(LVPECL)、低壓差分信號(LVDS)或低壓互補(bǔ)金屬氧化物半導(dǎo)體(LVCMOS)輸出之間進(jìn)行選擇,適用于各種有線和數(shù)據(jù)通信應(yīng)用。該CDCM61002具有板載PLL,只需通過控制引腳即可輕松配置。整體輸出隨機(jī)抖動性能小于 1ps、RMS(從 10 kHz 到 20 MHz),使該器件成為 SONET、以太網(wǎng)、光纖通道和 SAN 等要求苛刻應(yīng)用的完美選擇。該CDCM61002采用小型32引腳、5mm×5mm QFN封裝。
*附件:cdcm61002.pdf

該CDCM61002是一款高性能、低相位噪聲、全集成壓控振蕩器(VCO)時鐘合成器,具有兩個通用輸出緩沖器,可配置為與LVPECL、LVDS或LVCMOS兼容。每個通用輸出也可以轉(zhuǎn)換為兩個LVCMOS輸出。此外,LVCMOS 旁路輸出時鐘可在輸出配置中提供,有助于晶體負(fù)載,以實現(xiàn)精確所需的輸入頻率。它有一個完全集成、低噪聲、基于LC的VCO,工作頻率范圍為1.75 GHz至2.05 GHz。

鎖相環(huán) (PLL) 使 VCO 相對于輸入同步,輸入可以是低頻晶體。輸出共享一個來自VCO內(nèi)核的輸出分壓器。所有器件設(shè)置都通過控制引腳結(jié)構(gòu)進(jìn)行管理,該結(jié)構(gòu)有兩個控制預(yù)分頻器和反饋分頻器的引腳,三個控制輸出分頻器的引腳,兩個控制輸出類型的引腳,以及一個控制輸出使能的引腳。每當(dāng)PLL設(shè)置(包括輸入頻率、預(yù)分頻器分頻器或反饋分頻器)發(fā)生變化時,都必須通過Reset控制引腳發(fā)出復(fù)位(器件復(fù)位為低電平有效)。復(fù)位啟動 PLL 重新校準(zhǔn)過程以確保 PLL 鎖定。當(dāng)器件處于復(fù)位狀態(tài)時,輸出和分頻關(guān)閉。

輸出頻率(f )與輸入時鐘的頻率成正比(f ).反饋分頻器、輸出分頻器和VCO頻率集f關(guān)于 f .有關(guān)常見有線和數(shù)據(jù)通信應(yīng)用程序的配置設(shè)置,請參閱。對于其他應(yīng)用,用于計算所需輸出所需的精確晶體振蕩器頻率。

通過使用控制引腳,可以從 1、2、3、4、6 或 8 中選擇輸出分壓器。反饋分頻器和預(yù)分頻器分頻器組合可以分別從 25 和 3、24 和 3、20 和 4 或 15 和 5 中進(jìn)行選擇,也可以使用控制引腳。顯示了CDCM61002的高級框圖。

該器件在3.3 V電源環(huán)境中工作,工作溫度范圍為–40°C至+85°C。

特性

  • 一個晶體/LVCMOS基準(zhǔn)輸入,包括24.8832 MHz、25 MHz和
    26.5625 MHz
  • 輸入頻率范圍:21.875 MHz 至
    28.47 MHz
  • 片上VCO工作頻率范圍為1.75 GHz至2.05 GHz
  • 2 個輸出可用:
    • 引腳可選擇 LVPECL、LVDS 或 2-LVCMOS;工作電壓為 3.3 V
  • 提供LVCMOS旁路輸出
  • 輸出頻率可通過單個輸出分頻器的 /1、/2、/3、/4、/6、/8 選擇
  • 支持常見的 LVPECL/LVDS 輸出頻率:
    • 62.5 兆赫、74.25 兆赫、75 兆赫、77.76 兆赫、100 兆赫、106.25 兆赫、125 兆赫、
      150 兆赫、155.52 兆赫、156.25 兆赫、159.375 兆赫、187.5 兆赫、200 兆赫、212.5 兆赫、
      250 兆赫、311.04 兆赫、312.5 兆赫、622.08 兆赫、625 兆赫
  • 支持常見的LVCMOS輸出頻率:
    • 62.5 兆赫、74.25 兆赫、75 兆赫、77.76 兆赫、100 兆赫、106.25 兆赫、125 兆赫、
      150 兆赫、155.52 兆赫、156.25 兆赫、159.375 兆赫、187.5 兆赫、200 兆赫、212.5 兆赫、
      250 兆赫
  • 輸出頻率范圍:43.75 MHz 至 683.264 MHz
  • 內(nèi)部PLL環(huán)路帶寬:400 kHz
  • 高性能 PLL 內(nèi)核:
    • 相位噪聲通常為–146 dBc/Hz,5 MHz失調(diào),625 MHz LVPECL輸出
    • 隨機(jī)抖動通常為 0.509 ps,RMS(10 kHz 至 20 MHz),適用于 625 MHz LVPECL 輸出
  • 輸出占空比校正至 50% (± 5%)
  • LVPECL輸出上的低輸出偏斜為20 ps
  • 使用控制引腳進(jìn)行分頻器編程
    • 兩個引腳,用于預(yù)分頻器/反饋分頻器
    • 三個用于輸出分壓器的引腳
    • 兩個用于輸出選擇的引腳
  • 提供芯片使能控制引腳
  • 3.3V 內(nèi)核和 I/O 電源
  • 工業(yè)溫度范圍:–40°C 至 +85°C
  • 5mm × 5mm、32引腳、QFN (RHB) 封裝
  • ESD 保護(hù)超過 2 kV (HBM)

參數(shù)
image.png

方框圖
image.png

?1. 產(chǎn)品概述?
CDCM61002是德州儀器(TI)推出的高性能、低抖動時鐘發(fā)生器,集成電壓控制振蕩器(VCO),支持多種輸出配置(LVPECL/LVDS/LVCMOS)。主要特性包括:

  • ?輸入頻率范圍?:21.875 MHz至28.47 MHz(支持晶體/LVCMOS參考輸入)。
  • ?VCO頻率范圍?:1.75 GHz至2.05 GHz。
  • ?輸出頻率范圍?:43.75 MHz至683.264 MHz(通過分頻器可調(diào))。
  • ?低抖動性能?:隨機(jī)抖動典型值0.509 ps(RMS,10 kHz–20 MHz)。
  • ?輸出類型?:2路可配置輸出(LVPECL/LVDS/2-LVCMOS)和1路LVCMOS旁路輸出。

?2. 關(guān)鍵特性?

  • ?靈活配置?:通過控制引腳設(shè)置分頻比(/1至/8)、輸出類型及使能狀態(tài)。
  • ?低相位噪聲?:典型值-146 dBc/Hz(625 MHz LVPECL輸出,5 MHz偏移)。
  • ?應(yīng)用場景?:SONET、以太網(wǎng)、光纖通道、SATA、HDTV等高速數(shù)據(jù)通信系統(tǒng)。
  • ?封裝與工作條件?:5 mm × 5 mm 32引腳QFN封裝,工業(yè)級溫度范圍(-40°C至+85°C)。

?3. 功能模塊?

  • ?PLL核心?:集成400 kHz帶寬鎖相環(huán),支持快速鎖定。
  • ?VCO校準(zhǔn)?:上電或復(fù)位時自動校準(zhǔn),確保頻率穩(wěn)定性。
  • ?電源管理?:3.3 V供電,內(nèi)置LDO穩(wěn)壓器,需外接10 μF電容(REG_CAP1/2引腳)。

?4. 設(shè)計注意事項?

  • ?熱管理?:需將封裝底部散熱焊盤焊接至PCB以降低結(jié)溫。
  • ?電源濾波?:建議使用鐵氧體磁珠隔離模擬與數(shù)字電源,減少噪聲干擾。
  • ?輸出端接?:
    • ?LVPECL?:150 Ω終端電阻至VCC-2 V。
    • ?LVDS?:100 Ω差分終端。
    • ?LVCMOS?:串聯(lián)22 Ω電阻匹配傳輸線阻抗。

?5. 典型配置示例?

  • ? 輸入25 MHz,輸出312.5 MHz(LVPECL) ?:功耗約432.3 mW(含外部電阻損耗)。
  • ? 輸入26.5625 MHz,輸出212.5 MHz(LVCMOS) ?:功耗約405.24 mW(驅(qū)動5 pF負(fù)載)。

?6. 文檔附加信息?

  • ?修訂歷史?:多次更新輸入接口描述、電氣特性及熱管理建議。
  • ?封裝選項?:提供卷帶(RHBR)和剪切帶(RHBT)封裝,符合RoHS標(biāo)準(zhǔn)。

?結(jié)論?
CDCM61002是一款高集成度、低抖動的時鐘解決方案,適用于對時序要求嚴(yán)苛的通信和數(shù)據(jù)處理系統(tǒng),其靈活的配置和優(yōu)異的性能使其成為替代傳統(tǒng)晶體振蕩器的理想選擇。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 合成器
    +關(guān)注

    關(guān)注

    0

    文章

    313

    瀏覽量

    27545
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    970

    瀏覽量

    137413
  • 數(shù)據(jù)通信
    +關(guān)注

    關(guān)注

    2

    文章

    502

    瀏覽量

    34891
  • 時鐘發(fā)生器
    +關(guān)注

    關(guān)注

    1

    文章

    267

    瀏覽量

    69782
  • LVCMOS
    +關(guān)注

    關(guān)注

    1

    文章

    142

    瀏覽量

    11919
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    請問CDCM61002配置出來的時鐘有偏差怎么解決?

    我配置CDCM61002,輸入是25M,配置LVDS輸出125M和250M時,時鐘輸出沒有問題,但是配置輸出100M和200M時輸出為110M左右和215M左右,這是為什么?有辦法解決嗎?
    發(fā)表于 11-11 10:42

    MAX3625A 抖動、精密時鐘發(fā)生器,提供三路輸出(應(yīng)用

    MAX3625A 抖動、精密時鐘發(fā)生器,提供三路輸出
    發(fā)表于 08-13 13:01 ?1071次閱讀
    MAX3625A <b class='flag-5'>低</b><b class='flag-5'>抖動</b>、精密<b class='flag-5'>時鐘發(fā)生器</b>,提供三路輸出(應(yīng)用

    評估抖動PLL時鐘發(fā)生器的電源噪聲抑制性能

    評估抖動PLL時鐘發(fā)生器的電源噪聲抑制性能 本文介紹了電源噪聲對基于PLL的時鐘發(fā)生器的干擾,并討論了幾種用于評估確定性抖動(DJ)的
    發(fā)表于 09-18 08:46 ?1822次閱讀
    評估<b class='flag-5'>低</b><b class='flag-5'>抖動</b>PLL<b class='flag-5'>時鐘發(fā)生器</b>的電源噪聲抑制性能

    MAX3624 抖動、精密時鐘發(fā)生器,提供四路輸出

    MAX3624 抖動、精密時鐘發(fā)生器,提供四路輸出 概述 MAX3624是一款抖動精密
    發(fā)表于 09-18 08:56 ?915次閱讀
    MAX3624 <b class='flag-5'>低</b><b class='flag-5'>抖動</b>、精密<b class='flag-5'>時鐘發(fā)生器</b>,提供四路輸出

    MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器

    MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器 概述 MAX3625B是一款抖動、精密時鐘發(fā)生器,優(yōu)化用于網(wǎng)絡(luò)設(shè)備。器件內(nèi)置
    發(fā)表于 03-01 08:56 ?1580次閱讀
    MAX3625B <b class='flag-5'>抖動</b>僅為0.36ps的PLL<b class='flag-5'>時鐘發(fā)生器</b>

    AD9525: 8路LVPECL輸出抖動時鐘發(fā)生器

    AD9525: 8路LVPECL輸出抖動時鐘發(fā)生器
    發(fā)表于 03-21 15:00 ?0次下載
    AD9525: 8路LVPECL輸出<b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發(fā)生器</b>

    AD9540:655 MHz抖動時鐘發(fā)生器數(shù)據(jù)表

    AD9540:655 MHz抖動時鐘發(fā)生器數(shù)據(jù)表
    發(fā)表于 03-22 19:57 ?0次下載
    AD9540:655 MHz<b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發(fā)生器</b>數(shù)據(jù)表

    評估抖動PLL時鐘發(fā)生器的電源噪聲抑制

    本文討論電源噪聲干擾對基于PLL的時鐘發(fā)生器的影響,并介紹幾種用于評估由此產(chǎn)生的確定性抖動(DJ)的測量技術(shù)。派生關(guān)系顯示了如何使用頻域雜散測量來評估時序抖動行為。實驗室臺架測試結(jié)果用
    的頭像 發(fā)表于 04-11 11:06 ?2316次閱讀
    評估<b class='flag-5'>低</b><b class='flag-5'>抖動</b>PLL<b class='flag-5'>時鐘發(fā)生器</b>的電源噪聲抑制

    CDCM6208V2G具有小數(shù)分頻的2:8時鐘發(fā)生器/抖動消除數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCM6208V2G具有小數(shù)分頻的2:8時鐘發(fā)生器/抖動消除數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-20 09:14 ?0次下載
    <b class='flag-5'>CDCM</b>6208V2G具有小數(shù)分頻<b class='flag-5'>器</b>的2:8<b class='flag-5'>時鐘發(fā)生器</b>/<b class='flag-5'>抖動</b>消除<b class='flag-5'>器</b>數(shù)據(jù)表

    CDCM61004四路輸出、集成VCO、抖動時鐘發(fā)生器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCM61004四路輸出、集成VCO、抖動時鐘發(fā)生器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-22 09:21 ?1次下載
    <b class='flag-5'>CDCM</b>61004四路輸出、集成VCO、<b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發(fā)生器</b>數(shù)據(jù)表

    CDCM61002兩路輸出、集成VCO、抖動時鐘發(fā)生器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCM61002兩路輸出、集成VCO、抖動時鐘發(fā)生器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-22 09:20 ?0次下載
    <b class='flag-5'>CDCM61002</b>兩路輸出、集成VCO、<b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發(fā)生器</b>數(shù)據(jù)表

    ?CDCM9102低噪聲雙通道100MHz時鐘發(fā)生器技術(shù)文檔總結(jié)

    CDCM9102是一款抖動時鐘發(fā)生器,旨在為以下人員提供參考時鐘 PCI Express? 等通信標(biāo)準(zhǔn)。設(shè)備 最高支持 PCIE gen
    的頭像 發(fā)表于 09-15 14:22 ?538次閱讀
    ?<b class='flag-5'>CDCM</b>9102低噪聲雙通道100MHz<b class='flag-5'>時鐘發(fā)生器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b><b class='flag-5'>總結(jié)</b>

    ?CDCE62002 四輸出時鐘發(fā)生器/抖動清除技術(shù)文檔總結(jié)

    CDCE62002器件是一款高性能時鐘發(fā)生器,具有輸出抖動、 通過SPI接口實現(xiàn)高度可配置,并確定可編程啟動模式 通過片上EEPROM。專為時鐘數(shù)據(jù)轉(zhuǎn)換
    的頭像 發(fā)表于 09-17 13:48 ?490次閱讀
    ?CDCE62002 四輸出<b class='flag-5'>時鐘發(fā)生器</b>/<b class='flag-5'>抖動</b>清除<b class='flag-5'>器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b><b class='flag-5'>總結(jié)</b>

    ?CDCM61004四輸出集成VCO抖動時鐘發(fā)生器技術(shù)文檔總結(jié)

    CDCM61004是一款高度通用、抖動的頻率合成器,能夠 產(chǎn)生四個抖動時鐘輸出,可在低壓正發(fā)
    的頭像 發(fā)表于 09-17 18:12 ?682次閱讀
    ?<b class='flag-5'>CDCM</b>61004四輸出集成VCO<b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發(fā)生器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b><b class='flag-5'>總結(jié)</b>

    ?CDCM61001 抖動時鐘發(fā)生器技術(shù)文檔總結(jié)

    CDCM61001是一款高度通用的抖動頻率合成器,可從低頻晶體或LVCMOS輸入生成抖動時鐘
    的頭像 發(fā)表于 09-18 09:46 ?429次閱讀
    ?<b class='flag-5'>CDCM</b>61001 <b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發(fā)生器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>文檔</b><b class='flag-5'>總結(jié)</b>