亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence基于臺積電N4工藝交付16GT/s UCIe Gen1 IP

Cadence楷登 ? 來源:Cadence楷登 ? 2025-08-25 16:48 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我們很高興展示基于臺積電成熟 N4 工藝打造的Gen1 UCIe IP 的 16GT/s 眼圖。該 IP 一次流片成功且眼圖清晰開闊,為尋求 Die-to-Die連接的客戶再添新選擇。

86a73d8e-8160-11f0-a18e-92fbcf53809c.jpg

圖1:Cadence UCIe IP 的 16GT/s 接收端眼圖

UCIe 提供芯片間連接,支持跨技術節(jié)點的異構集成。憑借我們經過流片驗證的 D2D IP,這一突破為我們共有的客戶在多芯片設計實施上提供了更大靈活性。這建立在我們先前展示的 16GT/s IP 成功基礎上,其標準和先進的 3nm 封裝設計均已被 IEEE 會議收錄。

廣泛的測試旨在最大限度地覆蓋用例,這一直是 Cadence 芯片驗證的基石。為此,我們在臺積電 N4 工藝上的 UCIe 測試芯片集成了三對(而非一對)芯片間連接,成功演示了跨多種通道長度的數據傳輸。芯片對間距分別為 5mm、15mm 和 25mm,基板尺寸為 50mm×50mm。

86bff73e-8160-11f0-a18e-92fbcf53809c.jpg

圖2:Cadence 采用大尺寸基板設計測試多種通道長度

與所有 UCIe-SP 測試芯片一樣,發(fā)射端(Tx)眼圖也輸出至商用示波器,實現對信號質量的實時監(jiān)測。這進一步證明了設計的穩(wěn)健性,并讓我們能更深入地了解這款低功耗、高速 IP 的性能。

86d6ebf6-8160-11f0-a18e-92fbcf53809c.jpg

圖3:16GT/s 發(fā)射端輸出眼圖

(連接至示波器,PRBS23 碼型)

自 2018 年以來,Cadence 一直是高速 D2D 連接領域值得信賴的 IP 合作伙伴。此次最新的 16GT/s UCIe 流片演示延續(xù)了我們的征程。

歡迎聯系我們,一起探討 Cadence 豐富的 D2D 經驗及廣泛的芯片間連接 IP 組合如何助力加速您的分解式設計。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 臺積電
    +關注

    關注

    44

    文章

    5782

    瀏覽量

    173941
  • Cadence
    +關注

    關注

    67

    文章

    995

    瀏覽量

    145891
  • 眼圖
    +關注

    關注

    1

    文章

    74

    瀏覽量

    21614

原文標題:硅片一次性成功:Cadence 基于臺積電 N4 工藝交付 16GT/s UCIe Gen1 IP

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Cadence AI芯片與3D-IC設計流程支持公司N2和A16工藝技術

    楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布在芯片設計自動化和 IP 領域取得重大進展,這一成果得益于其與公司的長期合作關系,雙方共同開發(fā)先進的設計基礎設
    的頭像 發(fā)表于 10-13 13:37 ?1752次閱讀

    晟聯科受邀出席技術研討會,高速接口IP組合及解決方案助推海量數據暢行

    6月25日,中國技術研討會在上海國際會議中心盛大召開。晟聯科作為
    的頭像 發(fā)表于 07-01 10:26 ?334次閱讀
    晟聯科受邀出席<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>技術研討會,高速接口<b class='flag-5'>IP</b>組合及解決方案助推海量數據暢行

    Cadence攜手公司,推出經過其A16N2P工藝技術認證的設計解決方案,推動 AI 和 3D-IC芯片設計發(fā)展

    同時宣布針對臺公司 N3C 工藝的工具認證完成,并基于公司最新 A14 技術展開初步合作 中國上海,2025 年 5 月 23 日——
    的頭像 發(fā)表于 05-23 16:40 ?1540次閱讀

    小米玄戒O1、聯發(fā)科天璣9400e與高通驍龍8s Gen4的全面對比分析

    小米玄戒O1、聯發(fā)科天璣9400e與高通驍龍8s Gen4全面對比分析 一、技術架構與工藝制程 維度 小米玄戒O1 聯發(fā)科天璣9400e 高
    的頭像 發(fā)表于 05-23 15:02 ?6367次閱讀

    Cadence推出DDR5 12.8Gbps MRDIMM Gen2內存IP系統(tǒng)解決方案

    楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布率先推出基于公司 N3 工藝的 DDR5 12.8Gbps MRD
    的頭像 發(fā)表于 05-09 16:37 ?735次閱讀

    西門子與合作推動半導體設計與集成創(chuàng)新 包括N3P N3C A14技術

    西門子和在現有 N3P 設計解決方案的基礎上,進一步推進針對臺
    發(fā)表于 05-07 11:37 ?905次閱讀

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實現流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標準封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實現首次流片成功。這一里程碑彰顯了我們持續(xù)提供高性能車
    的頭像 發(fā)表于 04-16 10:17 ?588次閱讀
    <b class='flag-5'>Cadence</b> <b class='flag-5'>UCIe</b> <b class='flag-5'>IP</b>在Samsung Foundry的5nm汽車<b class='flag-5'>工藝</b>上實現流片成功

    高通AR1 Gen1芯片詳細介紹和應用案例

    高通AR1 Gen1芯片詳細介紹 高通AR1 Gen1是高通于2023年9月推出的首款專為輕量級AI/AR智能眼鏡設計的專用處理器平臺,旨在平衡高性能與低功耗,推動智能眼鏡向時尚化、實
    的頭像 發(fā)表于 02-23 09:30 ?1.3w次閱讀
    高通AR<b class='flag-5'>1</b> <b class='flag-5'>Gen1</b>芯片詳細介紹和應用案例

    英特爾18A與N2工藝各有千秋

    TechInsights與SemiWiki近日聯合發(fā)布了對英特爾Intel 18A(1.8nm級別)和N2(2nm級別)工藝的深度分析
    的頭像 發(fā)表于 02-17 13:52 ?875次閱讀

    蘋果M5芯片量產,采用N3P制程工藝

    工藝——N3P。與前代工藝相比,N3P在性能上實現了約5%的提升,同時在功耗方面降低了5%至10%。這一顯著的進步意味著,搭載M5芯片的設備將能夠提供更強大的處理能力,同時擁有更出色的
    的頭像 發(fā)表于 02-06 14:17 ?1120次閱讀

    乾瞻科技UCIe IP設計定案,實現高速傳輸技術突破

    取得了重大進展。這一突破性成果標志著乾瞻科技在高速傳輸技術領域再次邁上了新的臺階。 據悉,乾瞻科技新一代UCIe物理層IP是基于先進的
    的頭像 發(fā)表于 01-21 10:44 ?720次閱讀

    乾瞻科技宣布最新UCIe IP設計定案,推動高速傳輸技術突破

    UCIe)系列產品在性能與效率上實現了重大突破。新一代UCIe物理層IP基于
    發(fā)表于 01-17 10:55 ?292次閱讀

    2025年起調整工藝定價策略

    近日,據臺灣媒體報道,隨著AI領域對先進制程與封裝產能的需求日益旺盛,計劃從2025年1月起,針對其3nm、5nm以及先進的CoWoS封裝工藝
    的頭像 發(fā)表于 12-31 14:40 ?1184次閱讀

    2nm工藝將量產,蘋果iPhone成首批受益者

    。然而,最新的供應鏈消息卻透露了一個不同的方向。據悉,A19系列芯片將采用的第三代3nm工藝(N3P)進行制造,并將由即將發(fā)布的iPh
    的頭像 發(fā)表于 12-26 11:22 ?942次閱讀

    Alpahwave Semi推出全球首個64Gbps UCIe D2D互聯IP子系統(tǒng)

    的。該子系統(tǒng)采用了先進的3nm工藝,并成功完成了流片驗證,充分展示了其在高性能、低功耗方面的卓越表現。 這一64Gbps UCIe D
    的頭像 發(fā)表于 12-25 14:49 ?986次閱讀