亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PC7044高性能時(shí)鐘抖動(dòng)消除器支持JESD204B 時(shí)鐘生成

pc16211 ? 來源:pc16211 ? 作者:pc16211 ? 2025-05-08 16:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1.概述

PC7044 是一款高性能雙環(huán)路的整數(shù)時(shí)鐘抖動(dòng)消除器,可以為具有并行或串(JESD204B 型)接口的高速數(shù)據(jù)轉(zhuǎn)換器執(zhí)行參考時(shí)鐘選擇和超低噪聲頻率的生成。PC7044 具有兩個(gè)整數(shù)模式的PLL 和重疊的片上VCO,具有較寬的調(diào)諧范圍,SPI 可選。該設(shè)備旨在滿足GSM 和LTE 基站設(shè)計(jì)的要求,并提供寬范圍的時(shí)鐘管理和分配功能,用來簡(jiǎn)化基帶和無線網(wǎng)卡時(shí)鐘樹設(shè)計(jì)。PC7044 采用QFN68 封裝,提供14 個(gè)低噪聲和可配置的輸出,用來提供與許多不同組件接口的靈活性,包括數(shù)據(jù)轉(zhuǎn)換器、現(xiàn)場(chǎng)可編程門陣列(FPGA)和混頻器本地振蕩器(LO)。

wKgZPGgcY3iAW7V3AAEw6x9c_sA902.png

2.特性

超低 RMS抖動(dòng): 80fs RMS Jitter (12kHz到 20MHz) @245.76 MHz

底噪: -161dBc/Hz@245.76 MHz

PLL2可提供多達(dá) 14路 LVDS、 LVPECL或 CML類型的設(shè)備時(shí)鐘(DCLK)

最大 CLKOUT/CLKOUTx和 SCLKOUT/SCLKOUTx頻率高達(dá) 3200MHz

JESD204B兼容系統(tǒng)參考時(shí)鐘(SYSREF)脈沖

25ps模擬和?VCO周期數(shù)字延遲,可在 14個(gè)時(shí)鐘輸出通道中的每一個(gè)上獨(dú)立編程

SPI可編程相位噪聲與功耗

SYSREF有效中斷以簡(jiǎn)化 JESD204B同步窄帶雙核VCO

最多 2個(gè)緩沖壓控振蕩器(VCXO)輸出

LVDS、 LVPECL、 CMOS和 CML模式下最多 4個(gè)時(shí)鐘輸入

保持輸出頻率的頻率保持模式

信號(hào)丟失(LOS)檢測(cè)和無瞬斷參考時(shí)鐘切換

4個(gè) GPIO報(bào)警/狀態(tài)指示器,用于確定系統(tǒng)的健康狀態(tài)

外部 VCO輸入,支持高達(dá) 3200MHz

車載調(diào)節(jié)器可實(shí)現(xiàn)出色的電源抑制比

wKgZO2gcY4yARO70AADYi_MNC_g890.png

3.應(yīng)用

? JESD204B時(shí)鐘生成

?蜂窩基礎(chǔ)設(shè)施(多載波 GSM、 LTE、 W-CDMA

?數(shù)據(jù)轉(zhuǎn)換器時(shí)鐘

?微波基帶卡

?相控陣參考時(shí)鐘分布

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    9306

    瀏覽量

    154732
  • SPI
    SPI
    +關(guān)注

    關(guān)注

    17

    文章

    1846

    瀏覽量

    99254
  • 消除器
    +關(guān)注

    關(guān)注

    0

    文章

    57

    瀏覽量

    9010
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    LMK04828 超低噪聲JESD204B兼容時(shí)鐘抖動(dòng)清除技術(shù)手冊(cè)

    LMK0482x 系列是業(yè)界性能最高的時(shí)鐘調(diào)節(jié),支持 JEDEC JESD204B。 PLL2 的 14 個(gè)
    的頭像 發(fā)表于 09-15 10:10 ?572次閱讀
    LMK04828 超低噪聲<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>抖動(dòng)</b>清除<b class='flag-5'>器</b>技術(shù)手冊(cè)

    ?LMK0482x系列超低噪聲JESD204B兼容時(shí)鐘抖動(dòng)清除技術(shù)文檔總結(jié)

    LMK0482x 系列是業(yè)界性能最高的時(shí)鐘調(diào)節(jié),支持 JEDEC JESD204B。 PLL2 的 14 個(gè)
    的頭像 發(fā)表于 09-15 10:03 ?472次閱讀
    ?LMK0482x系列超低噪聲<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>抖動(dòng)</b>清除<b class='flag-5'>器</b>技術(shù)文檔總結(jié)

    LMK04610 超低噪聲和低功耗 JESD204B 兼容時(shí)鐘抖動(dòng)清除技術(shù)手冊(cè)

    LMK0461x 器件系列是業(yè)界性能最高、功耗最低的抖動(dòng)清除支持 JESD204B。
    的頭像 發(fā)表于 09-13 09:35 ?842次閱讀
    LMK04610 超低噪聲和低功耗 <b class='flag-5'>JESD204B</b> 兼容<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>抖動(dòng)</b>清除<b class='flag-5'>器</b>技術(shù)手冊(cè)

    LMK04616 超低噪聲低功耗JESD204B兼容時(shí)鐘抖動(dòng)清除總結(jié)

    LMK0461x 器件系列是業(yè)界性能最高、功耗最低的抖動(dòng)清除,支持 JESD204B。16 個(gè)時(shí)鐘
    的頭像 發(fā)表于 09-12 16:50 ?708次閱讀
    LMK04616 超低噪聲低功耗<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>抖動(dòng)</b>清除<b class='flag-5'>器</b>總結(jié)

    ?LMK04828-EP 超低噪聲JESD204B兼容時(shí)鐘抖動(dòng)清除總結(jié)

    LMK04828-EP 器件是業(yè)界性能最高的時(shí)鐘調(diào)理支持 JESD204B。 PLL2的14個(gè)
    的頭像 發(fā)表于 09-12 16:13 ?654次閱讀
    ?LMK04828-EP 超低噪聲<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>抖動(dòng)</b>清除<b class='flag-5'>器</b>總結(jié)

    LMK04832 超低噪聲、3.2 GHz、15 輸出、JESD204B 時(shí)鐘抖動(dòng)清除技術(shù)手冊(cè)

    該LMK04832是一款超高性能時(shí)鐘調(diào)節(jié),支持 JEDEC JESD204B,還與 LMK0482x 系列器件引腳兼容。 PLL2的
    的頭像 發(fā)表于 09-12 14:11 ?629次閱讀
    LMK04832 超低噪聲、3.2 GHz、15 輸出、<b class='flag-5'>JESD204B</b> <b class='flag-5'>時(shí)鐘</b><b class='flag-5'>抖動(dòng)</b>清除<b class='flag-5'>器</b>技術(shù)手冊(cè)

    ?LMK04368-EP 超低噪聲JESD204B/C雙環(huán)路時(shí)鐘抖動(dòng)清除總結(jié)

    LMK04368-EP 是一款高性能時(shí)鐘調(diào)節(jié),支持 JEDEC JESD204B/C,適用于太空應(yīng)用。 PLL2 的 14 個(gè)
    的頭像 發(fā)表于 09-11 10:23 ?528次閱讀
    ?LMK04368-EP 超低噪聲<b class='flag-5'>JESD204B</b>/C雙環(huán)路<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>抖動(dòng)</b>清除<b class='flag-5'>器</b>總結(jié)

    高性能時(shí)鐘抖動(dòng)清除LMK04714-Q1技術(shù)解析

    Texas Instrument LMK04714-Q1雙環(huán)時(shí)鐘抖動(dòng)清除是一款高性能時(shí)鐘調(diào)節(jié)
    的頭像 發(fā)表于 08-08 15:05 ?664次閱讀
    <b class='flag-5'>高性能</b><b class='flag-5'>時(shí)鐘</b><b class='flag-5'>抖動(dòng)</b>清除<b class='flag-5'>器</b>LMK04714-Q1技術(shù)解析

    PC7044高性能時(shí)鐘抖動(dòng)消除中文手冊(cè)

    PC7044?是一款高性能雙環(huán)路的整數(shù)時(shí)鐘抖動(dòng)消除,可以為具有并行或串(
    發(fā)表于 05-09 17:59 ?4次下載

    替代HMC7044超低噪高性能時(shí)鐘抖動(dòng)消除支持JESD204B

    1. 概述PC7044是一款高性能雙環(huán)路的整數(shù)時(shí)鐘抖動(dòng)消除,可以為具有并行或串(
    發(fā)表于 05-08 15:57

    LTC6953具有11個(gè)輸出并支持JESD204B/JESD204C協(xié)議的超低抖動(dòng)、4.5GHz時(shí)鐘分配器技術(shù)手冊(cè)

    LTC6953 是一款高性能、超低抖動(dòng)JESD204B/JESD204C 時(shí)鐘分配 IC。LTC6953 的 11 個(gè)輸出可配置為最多
    的頭像 發(fā)表于 04-16 14:28 ?839次閱讀
    LTC6953具有11個(gè)輸出并<b class='flag-5'>支持</b><b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C協(xié)議的超低<b class='flag-5'>抖動(dòng)</b>、4.5GHz<b class='flag-5'>時(shí)鐘</b>分配器技術(shù)手冊(cè)

    HMC7044B支持JESD204BJESD204C的高性能、3.2GHz、14輸出抖動(dòng)衰減技術(shù)手冊(cè)

    HMC7044B 是 [HMC7044]的修訂版本,是一款高性能、雙環(huán)路、整數(shù) N 抖動(dòng)衰減,能夠?yàn)榫哂胁⑿谢虼校?/div>
    的頭像 發(fā)表于 04-16 11:27 ?1389次閱讀
    HMC<b class='flag-5'>7044B</b><b class='flag-5'>支持</b><b class='flag-5'>JESD204B</b>和<b class='flag-5'>JESD204</b>C的<b class='flag-5'>高性能</b>、3.2GHz、14輸出<b class='flag-5'>抖動(dòng)</b>衰減<b class='flag-5'>器</b>技術(shù)手冊(cè)

    AD9680 JESD204B接口的不穩(wěn)定會(huì)導(dǎo)致較大的電流波動(dòng),怎么解決?

    AD采集芯片為AD9680-1000,時(shí)鐘芯片為AD9528。當(dāng) AD 采樣時(shí)鐘為 500MHz 時(shí),jesd204B (串行線速 = 5 Gbps) 穩(wěn)定。但是,當(dāng) AD 采樣時(shí)鐘
    發(fā)表于 04-15 06:43

    LTC6952具有11個(gè)輸出并支持JESD204B/JESD204C協(xié)議的超低抖動(dòng)、4.5GHz PLL技術(shù)手冊(cè)

    LTC6952 是一款高性能、超低抖動(dòng) JESD204B/C 時(shí)鐘生成和分配 IC。該器件包括一個(gè)鎖相環(huán) (PLL) 內(nèi)核,由基準(zhǔn)分頻
    的頭像 發(fā)表于 04-09 17:26 ?631次閱讀
    LTC6952具有11個(gè)輸出并<b class='flag-5'>支持</b><b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C協(xié)議的超低<b class='flag-5'>抖動(dòng)</b>、4.5GHz PLL技術(shù)手冊(cè)

    JESD204B使用說明

    JESD204B IP核作為接收端時(shí),單獨(dú)使用,作為發(fā)送端時(shí),可以單獨(dú)使用,也可以配合JESD204b phy使用。 JESD204B通常配合AD或DA使用,替代LVDS,提供更高的通訊速率,抗干擾
    的頭像 發(fā)表于 12-18 11:31 ?2233次閱讀
    <b class='flag-5'>JESD204B</b>使用說明