亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

527-基于3U VPX XCZU15EG+TMS320C6678的信號處理板

zhangjie135 ? 來源:zhangjie135 ? 作者:zhangjie135 ? 2025-05-07 09:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

wKgZO2gavbuAcWV2AAq6iSHOtkw543.png

概述

本板卡系我司自主研發(fā)的基于3U VPX風(fēng)冷、導(dǎo)冷架構(gòu)的信號處理板,適用于高速圖像處理,雷達信號處理等。芯片采用工業(yè)級設(shè)計。

板卡采用標準3U VPX架構(gòu),板上集成一片Xilinx公司ZynqUltraScale+系列FPGA XCZU15EG,一片TI公司的多核浮點處理器TMS320C6678,一片STM32 MCU用于板卡狀態(tài)監(jiān)控、電源控制及健康管理功能,板卡集成多片DDR、Flash、PHY、RS422等芯片。

板卡的電氣機械設(shè)計依據(jù)VPX標準(VITA 46.0),支持導(dǎo)冷,能夠滿足用戶在特殊環(huán)境下的使用需求。

wKgZPGgavbuACAsiAADdCz3lg6o836.png

圖1:板卡結(jié)構(gòu)框圖

硬件參數(shù)

表1:板卡硬件參數(shù)

處理器 FPGA: Xilinx XCZU15EG-2FFVB1156I
DSP: TI TMS320C6678主頻1.25GHz
協(xié)處理器 MCU:STM32F103C8T6
內(nèi)存 FPGA-PS:類型DDR4,位寬64bit,容量4GB
FPGA-PL:類型DDR4,位寬64bit,容量4GB
DSP:類型DDR3,位寬64bit,容量4GB
加載方式 FPGA:QSPI,SD卡,eMMC可選擇
DSP:SPI加載模式,SPI Flash 32MB
LED 四個,電源狀態(tài)指示燈,F(xiàn)PGA狀態(tài)指示,DSP狀態(tài)指示,MCU狀態(tài)指示
仿真器接口 FPGA: Micro USB接口
DSP: 2x 7Pin JTAG接口,間距2.54mm,
MCU: 3pin JTAG接口,間距2.54mm,
復(fù)位方式 外復(fù)位
前面板 4個狀態(tài)指示燈
3個處理器仿真器接口
1路FPGA-PS串口
1路FPGA-PS千兆以太網(wǎng)
VPX接口 P0: IIC總線,外復(fù)位,外參考時鐘
P1: GTX x16,TTL/LVTTLIO x8
P2: 8路RS422,2路RS232,1路1000BASE-T,2路SGMII,TTL/LVTTL IO x8

性能指標

板載一片Xilinx FPGA XC7V690T-2FFG1761I。

板載一片TI DSP TMS320C6678。

板載一片ST MCU STM32F103C8T6。

DSP連接一組DDR3,64bit位寬,容量4GB,數(shù)據(jù)速率1333MT/s。

FPGA PS連接一組DDR4,64bit位寬,容量4GB,數(shù)據(jù)速率2400MT/s。

FPGA PL連接一組DDR4,64bit位寬,容量4GB,數(shù)據(jù)速率2400MT/s。

DSP采用SPI加載方式,SPI Flash容量32MB。

FPGA采用QSPI,SD卡,eMMC加載方式。

DSP和FPGA通過SRIO x4@5Gbps/Lane,SGMII高速總線互聯(lián)。

DSP和FPGA通過EMIF16,GPIO,SPI,UART等低速總線互聯(lián)。

VPX P1支持4組 SRIO x4@5Gbps/Lane。

VPX P1支持8個TTL/LVTTL電平IO。

VPX P2支持8路RS422接口至FPGA PL。

VPX P2支持1路RS232接口至FPGA PL。

VPX P2支持1路RS232接口至MCU。

VPX P2支持1路1000BASE-T至FPGA-PS。

VPX P2支持1路SGMII至FPGA。

VPX P2支持1路SGMII至DSP。

VPX P2支持8個TTL/LVTTL電平IO。

板卡芯片采用工業(yè)級。

板卡結(jié)構(gòu)采用標準VPX 3U大小,支持風(fēng)冷、導(dǎo)冷結(jié)構(gòu)。

物理特性

尺寸:大小為100mm x 160mm

工作溫度:商業(yè)級0℃ ~ +55℃,工業(yè)級-40℃~+85℃

工作濕度:10%~80%

供電要求

單電源供電,整板功耗:50W

電壓:DC +12V, 5A

紋波:≤10%

應(yīng)用領(lǐng)域

高速信號處理

軟件無線電

雷達信號處理


審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 信號處理板
    +關(guān)注

    關(guān)注

    0

    文章

    25

    瀏覽量

    8839
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    【TES600】青翼凌云科技基于XC7K325T與TMS320C6678的通用信號處理平臺

    TES600是一款基于FPGA+DSP協(xié)同處理架構(gòu)的通用高性能實時信號處理平臺,該平臺采用1片TI的KeyStone系列多核浮點/定點DSP TMS320C6678作為主
    的頭像 發(fā)表于 10-21 16:13 ?441次閱讀
    【TES600】青翼凌云科技基于XC7K325T與<b class='flag-5'>TMS320C6678</b>的通用<b class='flag-5'>信號</b><b class='flag-5'>處理</b>平臺

    VPX315】青翼凌云科技基于 3U VPX 總線架構(gòu)的 JFMQL100TAI + FT-M6678 智能信號處理平臺

    VPX315 是一款基于 3U VPX 總線架構(gòu)的 JFMQL100TAI + FT-M6678 DSP 的高性能智能信號
    的頭像 發(fā)表于 10-16 10:21 ?164次閱讀
    【<b class='flag-5'>VPX</b>315】青翼凌云科技基于 <b class='flag-5'>3U</b> <b class='flag-5'>VPX</b> 總線架構(gòu)的 JFMQL100TAI + FT-M<b class='flag-5'>6678</b> 智能<b class='flag-5'>信號</b><b class='flag-5'>處理</b>平臺

    VPX361】青翼凌云科技基于3U VPX總線架構(gòu)的XCZU47DR射頻收發(fā)子模塊

    VPX361是一款基于3U VPX總線架構(gòu)的8路射頻收發(fā)子模塊,板卡采用1片XCZU47DR RFSOC來實現(xiàn)8路射頻信號的高速采集、
    的頭像 發(fā)表于 09-15 14:42 ?1745次閱讀
    【<b class='flag-5'>VPX</b>361】青翼凌云科技基于<b class='flag-5'>3U</b> <b class='flag-5'>VPX</b>總線架構(gòu)的<b class='flag-5'>XCZU</b>47DR射頻收發(fā)子模塊

    VPX637】青翼凌云科技基于 XCKU115 FPGA+ZU15EG MPSOC 的 6U VPX 雙 FMC 接口通用信號處理平臺

    VPX637 是一款基于 6U VPX 總線架構(gòu)的通用實時信號處理平 臺,該平臺采用一片 Xilinx 的高性能 Kintex UltraS
    的頭像 發(fā)表于 09-01 14:10 ?431次閱讀
    【<b class='flag-5'>VPX</b>637】青翼凌云科技基于 XCKU115 FPGA+ZU<b class='flag-5'>15EG</b> MPSOC 的 6<b class='flag-5'>U</b> <b class='flag-5'>VPX</b> 雙 FMC 接口通用<b class='flag-5'>信號</b><b class='flag-5'>處理</b>平臺

    VPX638】青翼凌云科技基于KU115 FPGA+C6678 DSP的6U VPX雙FMC接口通用信號處理平臺

    VPX638是一款基于KU115 FPGA + C6678 DSP的6U VPX雙FMC接口通用信號處理
    的頭像 發(fā)表于 09-01 13:42 ?314次閱讀
    【 <b class='flag-5'>VPX</b>638】青翼凌云科技基于KU115 FPGA+<b class='flag-5'>C6678</b> DSP的6<b class='flag-5'>U</b> <b class='flag-5'>VPX</b>雙FMC接口通用<b class='flag-5'>信號</b><b class='flag-5'>處理</b>平臺

    光纖圖像處理卡設(shè)計原理圖:520-基于ZU15EG 適配AWR2243的雷達驗證底板 XCZU15EG架構(gòu)高速信號處理

    高速信號處理, FPGA光纖, 光纖圖像處理, XCZU15EG架構(gòu)
    的頭像 發(fā)表于 08-28 10:39 ?300次閱讀
    光纖圖像<b class='flag-5'>處理</b>卡設(shè)計原理圖:520-基于ZU<b class='flag-5'>15EG</b> 適配AWR2243的雷達驗證底板 <b class='flag-5'>XCZU15EG</b>架構(gòu)高速<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>板</b>

    國產(chǎn)化板卡設(shè)計原理圖:2288-基于FMC接口的JFM7K325T PCIeX4 3U VPX接口卡

    3U VPX, FMC子卡, JFM7K325T板卡, 軟件無線電處理平臺, 數(shù)據(jù)采集IO卡
    的頭像 發(fā)表于 08-01 10:20 ?738次閱讀
    國產(chǎn)化板卡設(shè)計原理圖:2288-基于FMC接口的JFM7K325T PCIeX4 <b class='flag-5'>3U</b> <b class='flag-5'>VPX</b>接口卡

    國產(chǎn)化板卡設(shè)計原理圖:2274-基于FMC接口的JFM7VX690T36的3U VPX信號處理

    一、板卡概述??? ? ?本板卡系我司自主研發(fā)的基于3U?VPX導(dǎo)冷架構(gòu)的信號處理,適用于高速圖像處理
    的頭像 發(fā)表于 08-01 10:13 ?641次閱讀
    國產(chǎn)化板卡設(shè)計原理圖:2274-基于FMC接口的JFM7VX690T36的<b class='flag-5'>3U</b> <b class='flag-5'>VPX</b><b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>板</b>

    Texas Instruments TMS320C6452數(shù)字信號處理器(DSP)數(shù)據(jù)手冊

    Texas Instruments TMS320C6452數(shù)字信號處理器 (DSP) 是TMS320C6000? DSP平臺上的高性能定點DSP生成。
    的頭像 發(fā)表于 08-01 09:24 ?931次閱讀
    Texas Instruments <b class='flag-5'>TMS320C</b>6452數(shù)字<b class='flag-5'>信號</b><b class='flag-5'>處理</b>器(DSP)數(shù)據(jù)手冊

    VPX處理設(shè)計原理圖:9-基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信號處理C6678板卡, XC7VX690T板卡, VPX處理

    AI邊緣計算,, C6678板卡, PCIe信號, VPX處理, XC7VX690T板卡
    的頭像 發(fā)表于 07-24 11:18 ?471次閱讀
    <b class='flag-5'>VPX</b><b class='flag-5'>處理</b><b class='flag-5'>板</b>設(shè)計原理圖:9-基于DSP <b class='flag-5'>TMS320C6678</b>+FPGA XC7V690T的6<b class='flag-5'>U</b> <b class='flag-5'>VPX</b><b class='flag-5'>信號</b><b class='flag-5'>處理</b>卡 <b class='flag-5'>C6678</b>板卡, XC7VX690T板卡, <b class='flag-5'>VPX</b><b class='flag-5'>處理</b><b class='flag-5'>板</b>

    高速圖像處理卡設(shè)計原理圖:527-基于3U VPX XCZU15EG+TMS320C6678信號處理

    C6678信號處理 , FPGA 信號處理 , FPGA開發(fā)平臺 , XC7Z045板卡 ,
    的頭像 發(fā)表于 12-25 09:51 ?925次閱讀
    高速圖像<b class='flag-5'>處理</b>卡設(shè)計原理圖:<b class='flag-5'>527-</b>基于<b class='flag-5'>3U</b> <b class='flag-5'>VPX</b> <b class='flag-5'>XCZU15EG+TMS320C6678</b>的<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>板</b>

    高速圖像采集卡設(shè)計方案:204-基于Xilinx Virtex-6 XC6VLX240T 和TI DSP TMS320C6678信號處理

    板卡由我公司自主研發(fā),基于VPX架構(gòu),主體芯片為兩片 TI DSP TMS320C6678,兩片Virtex-6 XC6VLX240T-ff1156 FPGA,1個RapidIO Switch。FPGA連接FMC子卡。FPGA片外掛接2簇32bit DDRIII SDRA
    的頭像 發(fā)表于 12-19 11:09 ?1099次閱讀
    高速圖像采集卡設(shè)計方案:204-基于Xilinx Virtex-6 XC6VLX240T 和TI DSP <b class='flag-5'>TMS320C6678</b>的<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>板</b>

    6U CPCI板卡設(shè)計方案:8-基于雙TMS320C6678 + XC7K420T的6U CPCI Express高速數(shù)據(jù)處理平臺

    C6678 , C6678板卡 , C6678圖像處理 , 高速數(shù)據(jù)處理平臺 , XC7K42
    的頭像 發(fā)表于 12-09 11:15 ?1131次閱讀
    6<b class='flag-5'>U</b> CPCI板卡設(shè)計方案:8-基于雙<b class='flag-5'>TMS320C6678</b> + XC7K420T的6<b class='flag-5'>U</b> CPCI Express高速數(shù)據(jù)<b class='flag-5'>處理</b>平臺

    基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信號處理

    本板卡基于標準6U VPX 架構(gòu),為通用高性能信號處理平臺,系我公司自主研發(fā)。板卡采用一片TI DSP TMS320C6678和一片Xili
    的頭像 發(fā)表于 11-08 16:38 ?1247次閱讀
    基于DSP <b class='flag-5'>TMS320C6678</b>+FPGA XC7V690T的6<b class='flag-5'>U</b> <b class='flag-5'>VPX</b><b class='flag-5'>信號</b><b class='flag-5'>處理</b>卡

    基于6U VPX XCVU9P+XCZU7EV的雙FMC信號處理板卡

    板卡基于6U VPX標準結(jié)構(gòu),包含一個XCVU9P 高性能FPGA,一片XCZU7EV FPGA,用于 IO擴展接口,雙路HPC FMC擴展高速AD、DA、光纖接口等。是理想應(yīng)用于高性能數(shù)字計算,光纖加速的板卡。 板卡全工業(yè)級芯
    的頭像 發(fā)表于 11-07 11:50 ?1935次閱讀
    基于6<b class='flag-5'>U</b> <b class='flag-5'>VPX</b> XCVU9P+<b class='flag-5'>XCZU</b>7EV的雙FMC<b class='flag-5'>信號</b><b class='flag-5'>處理</b>板卡