亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

研究透視:芯片-互連材料

深圳市賽姆烯金科技有限公司 ? 來源:今日新材料 ? 2024-12-18 13:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

編輯語

集成電路占用面積的不斷縮小,正在將性能限制,從晶體管本身轉(zhuǎn)移到晶體管之間的互連工藝?;ミB的電阻-電容延遲,隨著器件密度的增加而惡化,因?yàn)榛ミB路徑變長,導(dǎo)線變窄,并且隨著新材料集成到電路中,需要更多類型的連接。這一綜述,通過關(guān)注材料的載流子平均自由程和內(nèi)聚能,回顧了開發(fā)更好互連的策略。

摘 要

在芯片上集成更多器件的半導(dǎo)體技術(shù),目前達(dá)到了器件單獨(dú)縮放,已經(jīng)不再是提高器件性能的有效方式。問題在于連接晶體管的互連工藝,隨著尺寸按比例縮小以匹配晶體管尺寸,金屬的電阻率呈指數(shù)增加。

因此,總信號處理延遲,主要是來自互連的電阻-電容resistance-capacitance (RC)延遲,而不是來自晶體管開關(guān)速度的延遲。這一技術(shù)瓶頸,需要探索替代材料和顛覆性器件結(jié)構(gòu)。

近日,韓國三星電子綜合技術(shù)院(Samsung Advanced Institute of Technology)Joon-Seok Kim,Jeehwan Kim,Sang Won Kim等,在Science上發(fā)表綜述文章,從材料和器件兩個方面,提出了互連技術(shù)中,RC電阻-電容延遲的提升策略。

Addressing interconnect challenges for enhanced computing performance.

解決互連難題,以增強(qiáng)計算性能。

互連電阻-電容resistance-capacitance ,RC延遲是器件性能的瓶頸。

圖1. 電阻率增加的原因。

圖2. DRAM架構(gòu)結(jié)構(gòu)變化的擴(kuò)展挑戰(zhàn)和進(jìn)展。

圖3. NAND閃存的擴(kuò)展挑戰(zhàn)。

圖4. 邏輯器件的互連縮放和結(jié)構(gòu)挑戰(zhàn)。

表2. 邏輯互連規(guī)范及其對技術(shù)節(jié)點(diǎn)的預(yù)測和要求。

研究進(jìn)展

晶體管柵極延遲,取決晶體管柵極氧化物電容和溝道載流子遷移率,而互連RC延遲,則取決于金屬線電阻和電容決定。據(jù)報道,互連RC延遲已超過約180-nm節(jié)點(diǎn)時代的晶體管柵極延遲,并具有65-nm節(jié)點(diǎn)時代所能達(dá)到工作頻率上限。物理縮放之外的有效器件縮放方案,即高k/金屬柵極的引入和溝道結(jié)構(gòu)的改變,增加了晶體管的密度,并提高晶體管的開關(guān)速度,但也導(dǎo)致互連RC延遲呈指數(shù)增長。隨著最近引入的垂直堆疊多個芯片策略,互連RC延遲,預(yù)計將以更快的速度增加,并對指數(shù)增長的計算需求,造成更嚴(yán)重的瓶頸。

晶體管和存儲單元的橫向按比例縮小,迫使互連也按比例縮小到這樣的尺寸,其中導(dǎo)體的表面和晶界決定著電子散射,并導(dǎo)致電阻率的指數(shù)增加。未來互連的理想候選材料,應(yīng)具有較短的平均自由程,從而使散射表現(xiàn)出較小的縮放效應(yīng),不需要襯層和勢壘層,并且具有表面態(tài)主導(dǎo)的導(dǎo)電性。就存儲器和邏輯器件的結(jié)構(gòu)變化而言,由于朝著垂直集成結(jié)構(gòu)的發(fā)展,以使面密度最大化,制造變得更具挑戰(zhàn)性。未來互連材料的研究,還應(yīng)考慮兼容于最近開發(fā)的制造工藝。

在這篇綜述中,討論了當(dāng)前互連技術(shù)的材料和器件挑戰(zhàn),并討論了學(xué)術(shù)界和工業(yè)界未來研究的潛在方向。介紹了用于確定互連應(yīng)用的合適材料,并評估其基本特性的方法,介紹了各種半導(dǎo)體器件中提出的結(jié)構(gòu)進(jìn)步,并建議基于器件功能和制造工藝的材料。最后,對半導(dǎo)體三維集成日益增長的重要性,提出了前瞻性的展望。

展望未來

用于互連的互補(bǔ)金屬氧化物半導(dǎo)體complementary metal-oxide semiconductor (CMOS)兼容導(dǎo)電材料的研究,業(yè)界通常是去優(yōu)先化的,主要重點(diǎn)是提高半導(dǎo)體性能和增強(qiáng)高k電介質(zhì)。這已經(jīng)導(dǎo)致互連材料開發(fā)受挫,并且相比于半導(dǎo)體技術(shù)的其他方面,也受到較少的關(guān)注。在學(xué)術(shù)研究中,互連研究,通常強(qiáng)調(diào)選擇材料特性,而沒有全面考慮在實(shí)際器件架構(gòu)中的適用性。為了解決這一關(guān)鍵差距,需要一種系統(tǒng)和協(xié)作的研究方法,建立一個強(qiáng)大的平臺,用于發(fā)現(xiàn)、合成、表征和實(shí)際驗(yàn)證與下一代半導(dǎo)體技術(shù)兼容的互連材料。學(xué)術(shù)界和工業(yè)界之間這種共同努力,將促進(jìn)互連解決方案的可行性開發(fā),這些解決方案不僅在理論上很有前景,而且在功能與新興電子設(shè)備的苛刻性能和集成要求兼容。

文獻(xiàn)鏈接

Joon-Seok Kim et al. , Addressing interconnect challenges for enhanced computing performance. Science 386, eadk 6189 (2024)。

DOI:10.1126/science.adk6189

https://www.science.org/doi/10.1126/science.adk6189

本文譯自Science。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53355

    瀏覽量

    456467
  • 集成電路
    +關(guān)注

    關(guān)注

    5443

    文章

    12365

    瀏覽量

    371983
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    336

    文章

    29747

    瀏覽量

    255229

原文標(biāo)題:研究透視:芯片-互連材料 | Science

文章出處:【微信號:深圳市賽姆烯金科技有限公司,微信公眾號:深圳市賽姆烯金科技有限公司】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    復(fù)合材料扭力測試力學(xué)性能研究

    復(fù)合材料扭力測試力學(xué)性能研究是一項(xiàng)系統(tǒng)性的工作,它不僅為復(fù)合材料的合理應(yīng)用提供了堅實(shí)的理論依據(jù)和數(shù)據(jù)支持,也為新型復(fù)合材料的研發(fā)和性能優(yōu)化指明了方向,推動著復(fù)合
    的頭像 發(fā)表于 07-22 10:41 ?329次閱讀
    復(fù)合<b class='flag-5'>材料</b>扭力測試力學(xué)性能<b class='flag-5'>研究</b>

    基于硅基異構(gòu)集成的BGA互連可靠性研究

    在異構(gòu)集成組件中,互連結(jié)構(gòu)通常是薄弱處,在經(jīng)過溫度循環(huán)、振動等載荷后,互連結(jié)構(gòu)因熱、機(jī)械疲勞而斷裂是組件失效的主要原因之一。目前的研究工作主要集中在芯片焊點(diǎn)可靠性上,且通常球形柵格陣列
    的頭像 發(fā)表于 07-18 11:56 ?1870次閱讀
    基于硅基異構(gòu)集成的BGA<b class='flag-5'>互連</b>可靠性<b class='flag-5'>研究</b>

    基于碳納米材料的TPU導(dǎo)電長絲制備與性能研究

    HS-TGA-103熱重分析儀(TG、TGA)是在升溫、恒溫或降溫過程中,觀察樣品的質(zhì)量隨溫度或時間的變化,目的是研究材料的熱穩(wěn)定性和組份。廣泛應(yīng)用于塑料、橡膠、涂料、藥品、催化劑、無機(jī)材料
    的頭像 發(fā)表于 07-11 10:21 ?284次閱讀
    基于碳納米<b class='flag-5'>材料</b>的TPU導(dǎo)電長絲制備與性能<b class='flag-5'>研究</b>

    XSR芯片互連技術(shù)的定義和優(yōu)勢

    XSR 即 Extra Short Reach,是一種專為Die to Die之間的超短距離互連而設(shè)計的芯片互連技術(shù)??梢酝ㄟ^芯粒互連(NoC)或者中介層(interposer)上的
    的頭像 發(fā)表于 06-06 09:53 ?1285次閱讀
    XSR<b class='flag-5'>芯片</b>間<b class='flag-5'>互連</b>技術(shù)的定義和優(yōu)勢

    為什么芯片需要低介電常數(shù)材料

    在現(xiàn)代芯片中,數(shù)十億晶體管通過金屬互連線連接成復(fù)雜電路。隨著制程進(jìn)入納米級,一個看似“隱形”的問題逐漸浮出水面:金屬線之間的電容耦合。這種耦合不僅會拖慢信號傳輸速度,甚至可能引發(fā)數(shù)據(jù)傳輸錯誤。而解決這一問題的關(guān)鍵,正是低介電常數(shù)(Low-k)
    的頭像 發(fā)表于 05-15 10:31 ?1030次閱讀
    為什么<b class='flag-5'>芯片</b>需要低介電常數(shù)<b class='flag-5'>材料</b>

    半導(dǎo)體芯片中的互連層次

    在半導(dǎo)體芯片中,數(shù)十億晶體管需要通過金屬互連線(Interconnect)連接成復(fù)雜電路。隨著制程進(jìn)入納米級,互連線的層次化設(shè)計成為平衡性能、功耗與集成度的關(guān)鍵。芯片中的
    的頭像 發(fā)表于 05-12 09:29 ?1507次閱讀
    半導(dǎo)體<b class='flag-5'>芯片</b>中的<b class='flag-5'>互連</b>層次

    TSV硅通孔填充材料

    電子發(fā)燒友網(wǎng)報道(文/黃山明)TSV(Through Silicon Via)即硅通孔技術(shù),是通過在芯片芯片之間、晶圓和晶圓之間制作垂直導(dǎo)通,實(shí)現(xiàn)芯片之間互連的技術(shù),是2.5D/3D
    的頭像 發(fā)表于 04-14 01:15 ?2155次閱讀

    Low-K材料芯片中的作用

    Low-K材料是介電常數(shù)顯著低于傳統(tǒng)二氧化硅(SiO?,k=3.9–4.2)的絕緣材料,主要用于芯片制造中的層間電介質(zhì)(ILD)。其核心目標(biāo)是通過降低金屬互連線間的寄生電容,解決RC延
    的頭像 發(fā)表于 03-27 10:12 ?3144次閱讀
    Low-K<b class='flag-5'>材料</b>在<b class='flag-5'>芯片</b>中的作用

    芯片互連技術(shù)深度解析:焊球、銅柱與微凸點(diǎn)的奧秘

    高密度芯片封裝的發(fā)展歷程出發(fā),解析焊球、銅柱及微凸點(diǎn)三種互連技術(shù)的定義、材料、制作工藝、適用范圍、用途及典型案例,并將這些技術(shù)融入芯片封裝發(fā)展的歷史背景中,展現(xiàn)其在不同階段的作用與意義
    的頭像 發(fā)表于 02-20 10:06 ?2657次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>互連</b>技術(shù)深度解析:焊球、銅柱與微凸點(diǎn)的奧秘

    電磁屏蔽高分子材料的最新研究動態(tài)與進(jìn)展

    ? ? ? ? ? ? ? ? ? ? ? ? ? 電磁屏蔽高分子材料 研究進(jìn)展 ? 高分子物理 目前,國家對太空環(huán)境的研究高度重視。其中木星探測面臨極端輻射環(huán)境,傳統(tǒng)屏蔽材料難以滿足
    的頭像 發(fā)表于 02-18 14:13 ?1355次閱讀
    電磁屏蔽高分子<b class='flag-5'>材料</b>的最新<b class='flag-5'>研究</b>動態(tài)與進(jìn)展

    石墨烯互連技術(shù):延續(xù)摩爾定律的新希望

    半導(dǎo)體行業(yè)長期秉持的摩爾定律(該定律規(guī)定芯片上的晶體管密度大約每兩年應(yīng)翻一番)越來越難以維持??s小晶體管及其間互連的能力正遭遇一些基本的物理限制。特別是,當(dāng)銅互連按比例縮小時,其電阻率急劇上升,這會
    的頭像 發(fā)表于 01-09 11:34 ?811次閱讀

    芯片制造技術(shù)之互連技術(shù)

    我們將為大家分享一系列干貨,涉及芯片設(shè)計、制造、材料、器件、結(jié)構(gòu)、封測等方面,歡迎交流學(xué)習(xí)。 ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ?
    的頭像 發(fā)表于 12-19 11:03 ?979次閱讀
    <b class='flag-5'>芯片</b>制造技術(shù)之<b class='flag-5'>互連</b>技術(shù)

    優(yōu)化銅互連結(jié)構(gòu)的熱應(yīng)力分析與介電材料選擇

    摘要: 基于Ansys有限元軟件,采用三級子模型技術(shù)對多層銅互連結(jié)構(gòu)芯片進(jìn)行了三維建模。研究了10層銅互連結(jié)構(gòu)總體互連線介電
    的頭像 發(fā)表于 12-03 16:54 ?1273次閱讀
    優(yōu)化銅<b class='flag-5'>互連</b>結(jié)構(gòu)的熱應(yīng)力分析與介電<b class='flag-5'>材料</b>選擇

    探索倒裝芯片互連:從原理到未來的全面剖析

    在半導(dǎo)體行業(yè),倒裝芯片(Flip Chip)技術(shù)以其高密度、高性能和短互連路徑等優(yōu)勢,逐漸成為高性能集成電路(IC)封裝的主流選擇。倒裝芯片技術(shù)通過將芯片的有源面朝下,直接與基板或載體
    的頭像 發(fā)表于 11-18 11:41 ?1849次閱讀
    探索倒裝<b class='flag-5'>芯片</b><b class='flag-5'>互連</b>:從原理到未來的全面剖析

    EBSD技術(shù)在磁性材料研究中的應(yīng)用進(jìn)展

    EBSD技術(shù):磁性材料研究的新視角在材料科學(xué)研究中,對磁性材料的微觀結(jié)構(gòu)和晶體學(xué)特性的深入理解至關(guān)重要。電子背散射衍射(EBSD)技術(shù),作為一種先進(jìn)的顯微分析技術(shù),已經(jīng)在磁性
    的頭像 發(fā)表于 11-12 23:45 ?963次閱讀
    EBSD技術(shù)在磁性<b class='flag-5'>材料</b><b class='flag-5'>研究</b>中的應(yīng)用進(jìn)展