亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA真的可取代ASIC的傳統(tǒng)地位嗎?華為采用ASIC重創(chuàng)Altera

電子工程師 ? 來(lái)源:網(wǎng)絡(luò)整理 ? 作者:佚名 ? 2018-02-16 09:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

關(guān)鍵詞: ASIC , FPGA , 華為 , Altera

中國(guó)電信和網(wǎng)絡(luò)設(shè)備廠商華為正在其部分產(chǎn)品中采用ASIC以取代Altera的FPGA。這項(xiàng)進(jìn)展將影響Altera的銷售,并可能打擊“FPGA正在取代ASIC傳統(tǒng)地位”的爭(zhēng)議說(shuō)法。

Altera總裁、主席兼CEO John Daane在10月23日的第三季度營(yíng)收?qǐng)?bào)告中表示,有兩個(gè)客戶在近月內(nèi)將三種產(chǎn)量大的設(shè)計(jì)轉(zhuǎn)向了ASIC。Daane并沒(méi)有指出客戶的名字,但他說(shuō)其中一個(gè)是Altera最大的客戶,相信應(yīng)該是華為。

根據(jù)JP摩根分析師Christopher Danely的說(shuō)法,華為占據(jù)Altera第三季度銷售額的16%,是Altera最大的客戶。Danely表示,華為是最后一個(gè)只采用可編程邏輯的電信設(shè)備OEM廠商。

根據(jù)周二的一份報(bào)告,Danely說(shuō)他認(rèn)為華為是FPGA最大的買家,每年花費(fèi)3.5億美元,也就是華為年度應(yīng)收的1%來(lái)購(gòu)買FPGA。 他說(shuō),華為每年從Altera采購(gòu)的FPGA價(jià)值3億美元。

Danely預(yù)估,隨著華為從只使用可編程邏輯到混合使用ASIC和可編程邏輯的變化,Altera明年的年?duì)I業(yè)額將損失1.5億美元左右。Danely說(shuō)道,類似的可編程邏輯收入下降發(fā)生在數(shù)年前,EMC公司從只采用FPGA的模式轉(zhuǎn)向采用FPGA和ASIC的混合模式。

Danely說(shuō),讓Altera情況更糟的是,另一可編程邏輯市場(chǎng)領(lǐng)導(dǎo)者賽靈思(Xilinx)將從其與華為的首批設(shè)計(jì)案(design win)中獲益。

Altera和Xilinx表示,近些年傾向于采用FPGA而非ASIC,很多廠商也轉(zhuǎn)向采用FPGA以更快打入市場(chǎng),節(jié)省重復(fù)工程費(fèi)用。但這兩家公司都承認(rèn),ASIC在量更大的應(yīng)用中成本更低。

Daane周二表示,設(shè)計(jì)實(shí)現(xiàn)的提升和先進(jìn)節(jié)點(diǎn)晶圓成本的增加將加速可編程邏輯取代ASIC的速度。

Altera第三季度的應(yīng)收為4.95億美金,環(huán)比增長(zhǎng)6%但同比下降了5%。其第三季度的凈收入為1.575億美元,每股49美分,環(huán)比下降3%,同比下降了15%。

Altera第三季度應(yīng)收與分析師的預(yù)期相符。Altera沒(méi)有提供第四季度的銷售目標(biāo)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Altera Agilex? 3 FPGA和SoC FPGA

    Altera Agilex? 3 FPGA和SoC FPGA Altera/Intel Agilex? 3 FPGA和SoC
    的頭像 發(fā)表于 08-06 11:41 ?3440次閱讀
    <b class='flag-5'>Altera</b> Agilex? 3 <b class='flag-5'>FPGA</b>和SoC <b class='flag-5'>FPGA</b>

    AI芯片,需要ASIC

    電子發(fā)燒友網(wǎng)報(bào)道(文/李彎彎) 2025年,全球AI芯片市場(chǎng)正迎來(lái)一場(chǎng)結(jié)構(gòu)性變革。在英偉達(dá)GPU占據(jù)主導(dǎo)地位的大格局下,ASIC(專用集成電路)憑借針對(duì)AI任務(wù)的定制化設(shè)計(jì),成為推動(dòng)算力革命的新動(dòng)力
    的頭像 發(fā)表于 07-26 07:30 ?5592次閱讀

    從14nm到3nm:AI ASIC算力、能效雙突破

    電子發(fā)燒友網(wǎng)報(bào)道(文/李彎彎)2025年,全球AI芯片市場(chǎng)正迎來(lái)一場(chǎng)結(jié)構(gòu)性變革。在英偉達(dá)GPU占據(jù)主導(dǎo)地位的大格局下,ASIC(專用集成電路)憑借針對(duì)AI任務(wù)的定制化設(shè)計(jì),成為推動(dòng)算力革命的新動(dòng)力
    的頭像 發(fā)表于 07-26 07:22 ?5589次閱讀

    AI推理帶火的ASIC,開發(fā)成敗在此一舉!

    的應(yīng)用性價(jià)比遠(yuǎn)超GPU,加上博通財(cái)報(bào)AI業(yè)務(wù)同比大增220%,掀起了AI推理端的ASIC熱潮。 ? 那么ASIC傳統(tǒng)的GPU有哪些區(qū)別,開發(fā)上又有哪些流程上的不同? ? ASIC和G
    的頭像 發(fā)表于 03-03 00:13 ?3888次閱讀
    AI推理帶火的<b class='flag-5'>ASIC</b>,開發(fā)成敗在此一舉!

    JESD204B有專用于ADC/DAC和FPGAASIC的接口嗎?

    請(qǐng)問(wèn)各位大俠:JESD204B專用于ADC/DAC和FPGAASIC的接口嗎,該接口同Rapid/PCIe的物理層Serdes接口有何區(qū)別,謝謝!
    發(fā)表于 02-08 09:10

    CPLD 與 ASIC 的比較

    在數(shù)字電子領(lǐng)域,CPLD和ASIC是兩種廣泛使用的集成電路技術(shù)。它們各自有著獨(dú)特的優(yōu)勢(shì)和局限性,適用于不同的應(yīng)用場(chǎng)景。 1. 定義與基本原理 1.1 CPLD(復(fù)雜可編程邏輯器件) CPLD是一種
    的頭像 發(fā)表于 01-23 10:04 ?1089次閱讀

    ASIC和GPU的原理和優(yōu)勢(shì)

    ? 本文介紹了ASIC和GPU兩種能夠用于AI計(jì)算的半導(dǎo)體芯片各自的原理和優(yōu)勢(shì)。 ASIC和GPU是什么 ASIC和GPU,都是用于計(jì)算功能的半導(dǎo)體芯片。因?yàn)槎伎梢杂糜贏I計(jì)算,所以也被稱為“AI
    的頭像 發(fā)表于 01-06 13:58 ?2806次閱讀
    <b class='flag-5'>ASIC</b>和GPU的原理和優(yōu)勢(shì)

    Verilog 與 ASIC 設(shè)計(jì)的關(guān)系 Verilog 代碼優(yōu)化技巧

    Verilog與ASIC設(shè)計(jì)的關(guān)系 Verilog作為一種硬件描述語(yǔ)言(HDL),在ASIC設(shè)計(jì)中扮演著至關(guān)重要的角色。ASIC(Application Specific Integrated
    的頭像 發(fā)表于 12-17 09:52 ?1363次閱讀

    FPGAASIC的區(qū)別 FPGA性能優(yōu)化技巧

    FPGAASIC的區(qū)別 FPGA(現(xiàn)場(chǎng)可編程門陣列)和ASIC(專用集成電路)是兩種不同的集成電路技術(shù),它們?cè)诙鄠€(gè)方面存在顯著的區(qū)別: FPGA
    的頭像 發(fā)表于 12-02 09:51 ?1526次閱讀

    ASIC集成電路在人工智能中的應(yīng)用

    ASIC(Application-Specific Integrated Circuit)集成電路在人工智能領(lǐng)域的應(yīng)用日益廣泛,其專為特定應(yīng)用而設(shè)計(jì)的特點(diǎn)使得它在處理人工智能任務(wù)時(shí)能夠展現(xiàn)出卓越
    的頭像 發(fā)表于 11-20 16:03 ?2781次閱讀

    ASIC集成電路如何提高系統(tǒng)效率

    在現(xiàn)代電子系統(tǒng)中,效率和性能是衡量一個(gè)系統(tǒng)優(yōu)劣的關(guān)鍵指標(biāo)。隨著技術(shù)的發(fā)展,ASIC集成電路因其高度定制化和優(yōu)化的特性,在提高系統(tǒng)效率方面發(fā)揮著越來(lái)越重要的作用。 ASIC的定義和特點(diǎn) ASIC是一種
    的頭像 發(fā)表于 11-20 15:57 ?1233次閱讀

    ASIC集成電路與通用芯片的比較

    ASIC集成電路與通用芯片在多個(gè)方面存在顯著差異。以下是對(duì)這兩者的比較: 一、定義與用途 ASIC集成電路 :ASIC(Application-Specific Integrated Circuit
    的頭像 發(fā)表于 11-20 15:56 ?2571次閱讀

    ASIC集成電路在物聯(lián)網(wǎng)中的應(yīng)用

    物聯(lián)網(wǎng),簡(jiǎn)而言之,就是通過(guò)互聯(lián)網(wǎng)將各種物品連接起來(lái),實(shí)現(xiàn)智能化管理和控制。它涉及到傳感器、網(wǎng)絡(luò)通信、數(shù)據(jù)處理等多個(gè)領(lǐng)域,旨在提高效率、降低成本,并為用戶帶來(lái)更好的體驗(yàn)。 2. ASIC集成電路的定義與特點(diǎn) ASIC是一種為特定應(yīng)用定制的集成電路,與
    的頭像 發(fā)表于 11-20 15:53 ?1605次閱讀

    ASIC集成電路應(yīng)用領(lǐng)域 ASIC集成電路的優(yōu)缺點(diǎn)分析

    隨著電子技術(shù)的發(fā)展,集成電路(IC)在各個(gè)領(lǐng)域扮演著越來(lái)越重要的角色。ASIC集成電路作為其中一種特殊類型的集成電路,因其高度定制化的特點(diǎn),在特定應(yīng)用中展現(xiàn)出獨(dú)特的優(yōu)勢(shì)。 一、ASIC集成電路
    的頭像 發(fā)表于 11-20 15:04 ?4825次閱讀

    ASIC集成電路與FPGA的區(qū)別

    ASIC(專用集成電路)與FPGA(現(xiàn)場(chǎng)可編程門陣列)是兩種不同的集成電路技術(shù),它們?cè)诙鄠€(gè)方面存在顯著的區(qū)別。以下是兩者的主要差異: 一、設(shè)計(jì)與制造 ASIC 是為特定應(yīng)用定制設(shè)計(jì)的集成電路。 需要
    的頭像 發(fā)表于 11-20 15:02 ?1739次閱讀