亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在密集PCB布局中,最大限度降低多個isoPower器件輻射的要點

analog_devices ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2017-10-19 14:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

集成隔離電源isoPower?的iCoupler?數(shù)字隔離器采用隔離式DC-DC轉(zhuǎn)換器,能夠在125 MHz至200 MHz的頻率范圍內(nèi)切換相對較大的電流。在這些高頻率下工作可能會增加對電磁輻射和傳導(dǎo)噪聲的擔心。

雖然,咱們官網(wǎng)上的應(yīng)用筆記《isoPower器件的輻射控制建議》提供了最大限度降低輻射的電路和布局指南。實踐證明,通過電路優(yōu)化(降低負載電流和電源電壓)和使用跨隔離柵拼接電容(通過PCB內(nèi)層電容實現(xiàn)),可把峰值輻射降低25 dB以上。(ps.欲查看《isoPower器件的輻射控制建議》,點擊“閱讀原文”即可)

但是,倘若設(shè)計中具有多個isoPower器件并且布局非常密集,情況又將如何? 是否仍然能夠明顯降低輻射?這里,我們將針對此類情況提供一些一般指導(dǎo)原則。

由于內(nèi)層拼接電容能夠構(gòu)建低電感結(jié)構(gòu),因此最具優(yōu)勢。在整體PCB區(qū)域受限的情況下,采用多層PCB就是很好的方式。采用盡可能多的層數(shù)切實可行,同時盡可能多的交疊電源層和接地層(參考層)。圖1為一個堆疊示例。

圖1.PCB層堆疊示例

埋層(原邊3、4層,副邊2至5層)可承載電力和接地電流??缭礁綦x柵的交疊(例如原邊上的第4層GND和副邊上的第3層 V Iso)可形成理想的拼接電容。通過多層PCB堆疊可形成多個交疊,從而提高整體電容。為使電容最大,還必須減小參考層之間PCB電介質(zhì)材料的厚度。

另一個布局技巧就是交疊相鄰的isoPower通道的各層。圖2顯示了一個具有四條相鄰?fù)ǖ赖氖纠?/span>

圖2.具有交疊拼接電容的四個相鄰?fù)ǖ?/span>

本示例中,每個輸出域與其他域隔離,但是我們?nèi)阅芾靡恍┙化B電容。圖3顯示了這種堆疊,可看到每個isoPower器件可增加電容以及相鄰隔離區(qū)連接的情況。

圖3.具有交疊拼接電容的四個相鄰?fù)ǖ?/span>

必須確保內(nèi)部和外部間隙要求符合最終應(yīng)用。還可使用鐵氧體磁珠在任意電纜連接上提供過濾,從而減少可能產(chǎn)生輻射的天線效應(yīng)。

總結(jié)

如何在密集PCB布局中,最大限度降低多個isoPower器件的輻射?請參考以下幾個要點↓

  • 最大程度降低每個通道的電源要求

  • 在多個PCB層上構(gòu)建拼接

  • 采用盡可能多的PCB層切實可行

  • 在各參考層間使用最薄的電介質(zhì)

  • 在相鄰域之間進行連接

  • 確保內(nèi)部和外部爬電距離仍然符合要求

  • 電纜連接上提供過濾

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4384

    文章

    23665

    瀏覽量

    419061
  • isoPower
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    8645

原文標題:如何在密集PCB布局中,最大限度降低多個isoPower器件的輻射

文章出處:【微信號:analog_devices,微信公眾號:analog_devices】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCB設(shè)計單點接地與多點接地的區(qū)別與設(shè)計要點

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計的單點接地與多點接地有什么區(qū)別?單點接地與多點接地區(qū)別與設(shè)計要點PCB設(shè)計
    的頭像 發(fā)表于 10-10 09:10 ?513次閱讀
    <b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>中</b>單點接地與多點接地的區(qū)別與設(shè)計<b class='flag-5'>要點</b>

    技術(shù)資訊 I Allegro PCB 如何快速布局

    本文要點PCB布局的核心是“信號流”和“電源流”,常規(guī)的手動拖拽,容易忙中出錯,茫茫飛線里玩“一起來找茬”,眼睛都快要瞅瞎了,僅為了找一
    的頭像 發(fā)表于 09-26 23:31 ?2035次閱讀
    技術(shù)資訊 I <b class='flag-5'>在</b> Allegro <b class='flag-5'>PCB</b> <b class='flag-5'>中</b>如何快速<b class='flag-5'>布局</b>

    電源功率器件篇:線路寄生電感對開關(guān)器件的影響

    影響,會嚴重影響電源系統(tǒng)的性能和可靠性。實際應(yīng)用,我們需要通過優(yōu)化電路布局、采用去耦電容與緩沖電路以及選擇合適的開關(guān)器件等措施來有效降低
    發(fā)表于 07-02 11:22

    PCB特殊元器件布局策略

    高速PCB設(shè)計,特殊元器件布局直接影響信號完整性、散熱性能及制造可行性。本文結(jié)合行業(yè)實踐與工程案例,系統(tǒng)闡述高頻、高壓、重型、熱敏及可
    的頭像 發(fā)表于 06-10 13:17 ?383次閱讀

    如何最大限度地擴大基于氮化鎵 (GaN) 功率放大器的雷達系統(tǒng)的探測距離

    (SNR),“脈沖衰減”成為一個問題。 雖然與采用舊工藝的器件相比,基于氮化鎵 (GaN) 的功率放大器 (PA) 具有顯著的效率和其他優(yōu)勢,但設(shè)計人員仍需采用系統(tǒng)級方法,最大限度地減少脈沖衰減及其影響。這將確保遠程雷達系統(tǒng)的卓越性能。
    的頭像 發(fā)表于 04-30 10:07 ?3253次閱讀
    如何<b class='flag-5'>最大限度</b>地擴大基于氮化鎵 (GaN) 功率放大器的雷達系統(tǒng)的探測距離

    4500字,講述DC/DC電源PCB布局

    噪聲。如果問題與印刷電路板( PCB布局有關(guān),則很難確定原因。EMC也是很注重PCB布局,這就是為什么開關(guān)電源設(shè)計的早期正確
    發(fā)表于 04-29 14:00

    如何布線才能降低MDDESD風險?PCB布局的抗干擾設(shè)計技巧

    現(xiàn)代電子產(chǎn)品日益集成化、小型化的趨勢下,MDDESD(靜電二極管)防護設(shè)計變得至關(guān)重要。除了元器件選型,PCB的布線與布局也是影響ESD抗擾性能的關(guān)鍵因素。作為FAE,本文將結(jié)合實戰(zhàn)
    的頭像 發(fā)表于 04-25 09:43 ?499次閱讀
    如何布線才能<b class='flag-5'>降低</b>MDDESD風險?<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>的抗干擾設(shè)計技巧

    Allegro Skill布局功能之按頁擺放器件介紹

    電路設(shè)計,原理圖中常以一個功能模塊的器件繪制同一頁面上,因此,通常將器件
    的頭像 發(fā)表于 04-23 17:10 ?1389次閱讀
    Allegro Skill<b class='flag-5'>布局</b>功能之按頁擺放<b class='flag-5'>器件</b>介紹

    解決噪聲問題試試從PCB布局布線入手

    路徑。然后,電流路徑?jīng)Q定了器件該低噪聲布局布線設(shè)計的位置。 PCB布局布線指南 第一步:確定
    發(fā)表于 04-22 09:46

    開關(guān)電源設(shè)計PCB板各環(huán)節(jié)需要注意的問題

    開關(guān)電源設(shè)計PCB板的物理設(shè)計都是最后一個環(huán)節(jié), 如果設(shè)計方法不當, PCB 可能會輻射過多的電磁干擾, 造成電源工作不穩(wěn)定, 以下針
    發(fā)表于 04-09 15:13

    如何做好非隔離式開關(guān)電源的PCB布局

    的電容噪聲。 圖中的 1b 和 1d 則分別是六層和四層 PCB 設(shè)計的良好結(jié)構(gòu),有助于最大限度減少層間耦合噪聲,地層用于屏蔽小信號層。要點是:一定要挨著外側(cè)功率級層放一個接地層,外部大電流的功率層要使用厚銅箔,盡量減少
    發(fā)表于 03-13 14:13

    推薦必看!PCB板Layout設(shè)計要點

    PCB布局和走線射頻電路占據(jù)舉足輕重的作用,影響整個PCB的設(shè)計性能,甚至是整個產(chǎn)品的性能。
    的頭像 發(fā)表于 02-13 19:34 ?2087次閱讀
    推薦必看!<b class='flag-5'>PCB</b>板Layout設(shè)計<b class='flag-5'>要點</b>

    智能電機控制裝置如何最大限度地提高恢復(fù)能力和正常運行時間

    作者:Jeff Shepard 投稿人:DigiKey 北美編輯 在下一代工業(yè) 4.0 制造、金屬與基礎(chǔ)材料加工、礦物提煉與采礦以及像飲用水和污水處理廠之類關(guān)鍵基礎(chǔ)設(shè)施,都需要能夠最大限度地提高
    的頭像 發(fā)表于 01-25 16:40 ?1087次閱讀
    智能電機控制裝置如何<b class='flag-5'>最大限度</b>地提高恢復(fù)能力和正常運行時間

    AN101-最大限度地減少線性穩(wěn)壓器輸出的開關(guān)穩(wěn)壓器殘留

    電子發(fā)燒友網(wǎng)站提供《AN101-最大限度地減少線性穩(wěn)壓器輸出的開關(guān)穩(wěn)壓器殘留.pdf》資料免費下載
    發(fā)表于 01-09 14:19 ?0次下載
    AN101-<b class='flag-5'>最大限度</b>地減少線性穩(wěn)壓器輸出<b class='flag-5'>中</b>的開關(guān)穩(wěn)壓器殘留

    TAS5630如何才能最大限度地減少電壓失調(diào),或者調(diào)節(jié)為0?

    交流耦合輸入的情況下,將 BTL 模式下的輸出失調(diào)電壓指定為高達 150mV。這對PBTL 模式是否同樣適用?如何才能最大限度地減少電壓失調(diào),或者調(diào)節(jié)為 0?
    發(fā)表于 11-08 08:02