亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

基于自研芯片+頂級AMD FPGA,西門子EDA發(fā)布“快而全”的Veloce CS

Felix分析 ? 來源:電子發(fā)燒友 ? 作者:吳子鵬 ? 2024-04-26 00:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報道(文/吳子鵬)在大型芯片設計過程中,驗證被認為是整體流程中最復雜、最耗時的環(huán)節(jié)之一。有數(shù)據(jù)顯示,目前功能驗證約占整個芯片開發(fā)過程投入的60%-70%,是芯片項目能否成功落地的關鍵。


隨著芯片規(guī)模越來越大,復雜度日益提升,芯片驗證對于平臺的要求也越來越高。為了幫助芯片設計和驗證工程師更好地應對這一挑戰(zhàn),西門子數(shù)字化工業(yè)軟件推出Veloce CS硬件輔助驗證和確認系統(tǒng)。

西門子EDA硬件輔助驗證產(chǎn)品管理高級總監(jiān)Vijay Chobisa表示,西門子EDA是目前行業(yè)內(nèi)唯一擁有三個硬件系統(tǒng)平臺的公司,Veloce CS系統(tǒng)包含三款新產(chǎn)品:

·用于硬件加速仿真的Veloce Strato CS硬件
·用于企業(yè)原型驗證的Veloce Primo CS硬件
·用于軟件原型驗證的Veloce proFPGA CS硬件

Veloce CS系統(tǒng)背后兩大關鍵芯片

相較于上一代Veloce Strato系統(tǒng)以及Veloce proFPGA,Veloce CS系統(tǒng)在三大關鍵環(huán)節(jié)上都帶來了數(shù)倍的性能提升。Vijay Chobisa指出,Veloce CS系統(tǒng)背后的技術支撐來自兩大行業(yè)領先的芯片——專為高性能硬件仿真加速的CrystalX和VP1902自適應SoC。

Veloce Strato CS硬件搭載的CrystalX芯片是西門子全新推出的、專為硬件仿真加速而設計的一款芯片。CrystalX芯片提供快速、可預測的編譯能力,幫助用戶實現(xiàn)最快的設計啟動和迭代;CrystalX芯片自帶原生調試功能,能夠讓搭載這顆芯片的系統(tǒng)實現(xiàn)最佳調試效率;CrystalX芯片具有優(yōu)化的連接性,幫助相關設備實現(xiàn)超大容量的可擴展性和高性能。

Vijay Chobisa介紹稱,CrystalX芯片基于2.5D堆疊和7nm工藝打造,帶來了更快的速度、更好的調試性能和更好的互連特性。

VP1902自適應SoC則是AMD最新推出的FPGA產(chǎn)品,在密度、容量和處理速度方面帶來了巨大的提升。AMD全球院士Alex Starr表示,AMD 一直與西門子密切合作,將AMD Versal Premium VP1902納入Veloce Primo CS和Veloce proFPGA CS系統(tǒng),提高了整體的性能和可擴展性。

雖然Veloce CS系統(tǒng)內(nèi)三大設備基于不同的芯片打造,不過彼此之間在系統(tǒng)層面具有絕佳的一致性。“Veloce Strato系統(tǒng)在硬件架構、硬件模塊化和硬件組成等方面,除了核心芯片有所差異,其他都是一樣的。Veloce Strato CS和Veloce Primo CS可在相同的操作系統(tǒng)上運行,并能在不同平臺之間無縫移動,顯著加快啟動、設置、調試和工作負載執(zhí)行的速度?!盫ijay Chobisa說。

Veloce CS系統(tǒng)的高性能/可擴展性

綜上所述,Veloce CS系統(tǒng)融合了硬件加速仿真、企業(yè)原型驗證和軟件原型驗證,并在各個環(huán)節(jié)上都帶了數(shù)倍的性能提升。如下圖所示,Veloce CS系統(tǒng)推出的目的是讓芯片設計工程師、芯片驗證工程師、軟件驗證工程師等相關人員能夠在正確的時間使用正確的工具。

wKgaomYqLXaAH-fyAALHFvi1nKc630.png

Veloce CS系統(tǒng)首先在單機性能上帶來了巨大的提升。作為新一代硬件仿真加速器平臺,Veloce Strato CS相較于Veloce Strato+,帶來了4倍的系統(tǒng)容量提升,5倍的性能提升和5倍的調試效率提升;作為新一代企業(yè)原型驗證平臺,Veloce Primo CS相較于Veloce Primo,帶來了4倍的容量提升,5倍的性能提升和50倍的調試效率提升;作為新一代軟件開發(fā)用原型驗證平臺,Veloce proFPGA CS相較于Veloce proFPGA,帶來了2倍的容量提升,2倍的性能提升和50倍的調試效率提升。

除了性能提升之外,在可擴展性和系統(tǒng)構建上,Veloce CS系統(tǒng)同樣表現(xiàn)出色。Vijay Chobisa談到,無論是Veloce Strato CS、Veloce Primo CS,還是Veloce proFPGA CS均采用刀片架構。其中,Veloce Strato CS支持1-256個刀片模塊,支持能力從4000萬門電路擴展到超過400億門電路,帶來更快速高效的聯(lián)合仿真調試的Co-model通性能力;Veloce Primo CS同樣可從4000萬門電路擴展到超過400億門電路;Veloce proFPGA CS則支持從單個FPGA桌面板到多刀片機架系統(tǒng),每個機架可支持高達40億門的設計容量,過程中所有FPGA I/O用戶均可訪問,保證了方案具有高度的靈活性。

wKgaomYqLYCAWujnAA9Le60_Flg950.png

Veloce Strato CS的可擴展性

wKgaomYqLYeAdJBoAArliRJNmow324.png
Veloce Primo CS的可擴展性

wKgZomYqLZCAPC2TAAl70w-pmms315.png
Veloce proFPGA CS的可擴展性

如上所述,Veloce Strato CS和Veloce Primo CS之間具有高度一致性,兩者結合可以提供完整統(tǒng)一的硬件/軟件開發(fā)和驗證平臺。兩者之間運行相同的編譯和運行/控制軟件,允許用戶在硬件加速和企業(yè)級原型驗證當中自由切換,Veloce Strato CS和Veloce Primo CS雙機運行可提高6-10倍生產(chǎn)力效益。

針對用于軟件原型驗證的Veloce proFPGA CS硬件,西門子EDA還提供用于軟件原型驗證的Veloce操作系統(tǒng)(VPS),幫助加速設計的bring up。VPS是一套高效的生產(chǎn)力工具,提供高效編譯的能力,用戶無需手動修改RTL;支持自動化的多FPGA分割;提供時序驅動的性能優(yōu)化和先進的實時調試能力。

wKgZomYqLaiAXka8AAD5h8b_mlM931.png
VPS系統(tǒng)框圖


刀片式架構、高度可擴展性以及出色的能耗表現(xiàn)讓Veloce CS系統(tǒng)能夠幫助用戶實現(xiàn)最佳TCO。Vijay Chobisa指出,Veloce CS系統(tǒng)符合數(shù)據(jù)中心要求的占地面積、承重和功率,能夠和現(xiàn)代數(shù)據(jù)中心兼容,與此同時,Veloce CS系統(tǒng)能夠帶來2倍的密度提升;Veloce CS系統(tǒng)無需水冷,普通風冷即可,功耗表現(xiàn)約為~10kW/10億門,讓系統(tǒng)整體功耗降低2倍;Veloce CS系統(tǒng)能夠大幅提升研發(fā)團隊的效率,多用戶、異構的工作負載可在不同的平臺上全天候同步運行,帶來5-15倍的效率提升。最后要特別提到的是,Veloce CS系統(tǒng)可與AMD EPYC HP DL385g11服務器同步運行。

在產(chǎn)品供應方面,Veloce Strato CS系統(tǒng)現(xiàn)可供選定合作客戶使用,其三個硬件平臺計劃于2024年夏季全面上市。Veloce CS系統(tǒng)同時計劃實現(xiàn)全面的云上部署。

結語

當前,面向大型芯片設計,誰能在芯片驗證方面帶來效率提升,就非常有機會在一眾方案中脫穎而出。西門子EDA最新推出的Veloce CS系統(tǒng)在效率、資源可見性、互連和能效方面都有非常強的競爭力,刀片式架構更是順應了未來發(fā)展的大趨勢。這些優(yōu)勢綜合在一起,Veloce CS系統(tǒng)有望大幅縮短驗證工作的周期。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1652

    文章

    22227

    瀏覽量

    628446
  • amd
    amd
    +關注

    關注

    25

    文章

    5630

    瀏覽量

    138749
  • 西門子
    +關注

    關注

    98

    文章

    3247

    瀏覽量

    119559
  • eda
    eda
    +關注

    關注

    72

    文章

    3011

    瀏覽量

    181046
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    2025西門子EDA技術峰會圓滿落幕

    近日,西門子 EDA 年度技術峰會“2025 Siemens EDA Forum”在上海成功舉辦。這場匯聚西門子全球技術專家、產(chǎn)業(yè)伙伴與核心客戶的行業(yè)盛會,以“AI 驅動半導體變革”為
    的頭像 發(fā)表于 09-05 17:22 ?3672次閱讀

    西門子EDA與北京開源芯片研究院達成戰(zhàn)略合作

    近日,西門子EDA與北京開源芯片研究院宣布達成戰(zhàn)略合作:西門子EDA的Tessent Embedded Analytics解決方案現(xiàn)已全面支
    的頭像 發(fā)表于 09-05 17:19 ?4346次閱讀
    <b class='flag-5'>西門子</b><b class='flag-5'>EDA</b>與北京開源<b class='flag-5'>芯片</b>研究院達成戰(zhàn)略合作

    西門子 Veloce CS 助力 Arm Neoverse 計算子系統(tǒng)驗證與確認

    西門子數(shù)字化工業(yè)軟件近日宣布,Veloce Strato CSVeloce proFPGA CS
    的頭像 發(fā)表于 08-06 09:26 ?2408次閱讀

    西門子發(fā)布關于美國解除近期對中國EDA出口限制的聲明

    西門子今天就美國解除近期對中國 EDA 出口限制發(fā)布以下聲明。 西門子近期獲美國商務部工業(yè)與安全局 (BIS) 通知,該局于 5 月 23 日致函西
    的頭像 發(fā)表于 07-03 19:01 ?2215次閱讀

    新思科技(Synopsys)、西門子、楷登電子(Cadence)三大巨頭恢復對華EDA銷售

    新思科技(Synopsys)、西門子、楷登電子(Cadence)三大芯片設計軟件巨頭正式恢復對華供貨;意味著美國已正式取消對中國芯片設計軟件(EDA)出口限制。 據(jù)外媒彭博社報道,美國
    的頭像 發(fā)表于 07-03 16:22 ?2256次閱讀
    新思科技(Synopsys)、<b class='flag-5'>西門子</b>、楷登電子(Cadence)三大巨頭恢復對華<b class='flag-5'>EDA</b>銷售

    美取消對中國芯片設計軟件出口限制 西門子已恢復中國客戶對其軟件和技術的全面訪問

    據(jù)央視新聞報道,美國已取消對中國芯片設計軟件的出口限制。 據(jù)悉,在當?shù)貢r間的7月2日德國西門子證實了該消息,德國西門子稱收到美國政府通知已取消對中國芯片設計軟件的出口限制;可以出口。目
    的頭像 發(fā)表于 07-03 11:22 ?2061次閱讀

    西門子EDA斷供中國將如何沖擊國內(nèi)芯片產(chǎn)業(yè)?

    作為全球領先的EDA工具供應商,西門子EDA旗下的Calibre系列產(chǎn)品占據(jù)其總營收的40%。在芯片設計的sign-off(簽核)環(huán)節(jié),該工具被超過90%的IC設計公司采用,市場份額預
    發(fā)表于 05-29 09:12 ?1972次閱讀
    <b class='flag-5'>西門子</b><b class='flag-5'>EDA</b>斷供中國將如何沖擊國內(nèi)<b class='flag-5'>芯片</b>產(chǎn)業(yè)?

    西門子EDA或暫停對中國大陸客戶支持

    據(jù)業(yè)內(nèi)傳,德國西門子公司的電子設計自動化(EDA)部門可能暫停對中國大陸地區(qū)的支持與服務。 ? 此舉被指基于美國商務部工業(yè)安全局(BIS)的通知,要求西門子與其在中國大陸的客戶“脫鉤”。目前,
    發(fā)表于 05-28 18:03 ?2303次閱讀

    西門子再收購EDA公司 西門子宣布收購Excellicon公司 時序約束工具開發(fā)商

    開發(fā)、驗證及管理時序約束的軟件納入西門子EDA的產(chǎn)品組合。此次收購將幫助西門子提供實施和驗證流程領域的創(chuàng)新方法, 使系統(tǒng)級芯片 ?(SoC) 設計人員能夠優(yōu)化功耗、性能和面積 (PPA
    的頭像 發(fā)表于 05-20 19:04 ?1142次閱讀
    <b class='flag-5'>西門子</b>再收購<b class='flag-5'>EDA</b>公司  <b class='flag-5'>西門子</b>宣布收購Excellicon公司  時序約束工具開發(fā)商

    西門子EDA工具如何助力行業(yè)克服技術挑戰(zhàn)

    西門子EDA工具以其先進的技術和解決方案,在全球半導體設計領域扮演著舉足輕重的角色。本文將從汽車IC、3D IC和EDA AI三個方向,深入探討西門子
    的頭像 發(fā)表于 03-20 11:36 ?1800次閱讀

    西門子EDA亮相2025玄鐵RISC-V生態(tài)大會

    日前,“開放·連接” 2025 玄鐵 RISC-V 生態(tài)大會在北京舉行。西門子 EDAVeloce CS 系列硬件輔助驗證系統(tǒng)精彩亮相,為芯片
    的頭像 發(fā)表于 03-19 17:35 ?1829次閱讀

    西門子EDA新一代平臺版本升級

    電子系統(tǒng)設計領域迎來重要革新:西門子 EDA 下一代電子系統(tǒng)設計平臺 Xpedition 2409 與 HyperLynx 2409 新版本正式發(fā)布,持續(xù)升級全系列解決方案,助力工程師實現(xiàn)效率躍升。
    的頭像 發(fā)表于 02-27 16:06 ?764次閱讀

    AMD技術賦能西門子FPGA原型設計解決方案

    西門子Veloce proFPGA CS 是一款針對軟件驗證和軟硬件系統(tǒng)集成優(yōu)化的原型系統(tǒng)。它是一款基于 FPGA 的邏輯功能驗證級工具
    的頭像 發(fā)表于 02-27 11:48 ?965次閱讀

    西門子EDA邀您相約2025玄鐵RISC-V生態(tài)大會

    2025年2月28日,西門子 EDA 將攜最新 Veloce proFPGA CS 系列原型驗證平臺亮相2025玄鐵 RISC-V 生態(tài)大會
    的頭像 發(fā)表于 02-24 18:06 ?1834次閱讀

    西門子Veloce硬件輔助驗證平臺升級

    西門子數(shù)字化工業(yè)軟件日前宣布擴展其 Veloce? 硬件輔助驗證平臺以支持 1.6 Tbps 以太網(wǎng)。作為西門子軟件/硬件和系統(tǒng)驗證平臺的核心組件,Veloce 提供完整的虛擬模型,支
    的頭像 發(fā)表于 02-10 10:13 ?979次閱讀