亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

鎖相環(huán)PLL是什么?它是如何工作的?

冬至子 ? 來源:偉醬的芯片后端之路 ? 作者:偉醬的芯片后端之 ? 2023-12-06 15:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

今天想來聊一下芯片設(shè)計中的一個重要macro——PLL,全稱Phase lock loop,鎖相環(huán)。我主要就介紹一下它是什么以及它是如何工作的。

芯片的時鐘可以自己產(chǎn)生,可以由幾個反相器接在一起構(gòu)成一個簡單的振蕩器產(chǎn)生時鐘,它的頻率可以到很快的速度,但是時鐘周期卻沒那么固定,一會快一會慢的。

而從芯片外面來的晶振一般具有穩(wěn)定的時鐘周期,但頻率只能是在兆赫茲的量級。PLL就是利用外部晶振作為參考時鐘,來輸出一個周期穩(wěn)定的高頻率的時鐘,這個時鐘供芯片的時序電路使用。

可以說PLL是整個芯片的源頭,從PLL出來的時鐘我們認(rèn)為就是干凈的、后端可以直接用的時鐘了。

最基本的PLL構(gòu)成如下:它有一個最主要的元件——壓控振蕩器VCO,VCO的振蕩頻率是隨著輸入電壓變化的,它的輸出就是整個PLL的輸出,也就是我們最終拿到的時鐘。

而VCO的輸出也會由一個反饋電路接回PLL,經(jīng)過除頻電路得到一個與外部晶振頻率差不多的時鐘信號,而后比較他們二者的相位。

如果晶振相位稍快,就把VCO輸入電壓調(diào)低,如果晶振相位稍慢,就把VCO輸入電壓調(diào)高,這樣就可以根據(jù)輸入晶振反饋調(diào)整VCO的輸出,從而得到穩(wěn)定的高頻時鐘信號。

這只是PLL基本思想,實際實現(xiàn)起來,需要有一個電荷泵調(diào)整VCO的輸入,而VCO的輸入也需要濾掉諧波,如果不過濾的話反映到最終時鐘上就是時鐘抖動了。

從上面的簡單介紹就可以看出,PLL是一個模擬器件,所以他本質(zhì)上對噪聲和干擾特別敏感,現(xiàn)在做PLL的重要課題之一就是如何減弱噪聲影響。

一般后端在物理實現(xiàn)的時候,也會對PLL做額外的特殊照顧,盡量減弱干擾。PLL就類似芯片中的心臟,用以供給跳動的時鐘。

但是在數(shù)字電路中照顧模擬器件的噪聲干擾是十分復(fù)雜、困難的一件事,需要考慮很多東西。首先在PLL內(nèi)部,就需要采用類似差分電路的方法來做VCO,當(dāng)然這是最基本的,但是更多方法我也不太了解。

在PLL外面,我們也會加很大的blockage,還有加很強壯的shielding等,PG供電也是怎么強怎么來,還有等等一系列額外的QoR檢查、ESD檢查等。總之一句話,就是會犧牲很大的代價也要把PLL的抗噪聲做好。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 鎖相環(huán)
    +關(guān)注

    關(guān)注

    36

    文章

    630

    瀏覽量

    90668
  • 芯片設(shè)計
    +關(guān)注

    關(guān)注

    15

    文章

    1115

    瀏覽量

    56318
  • VCO
    VCO
    +關(guān)注

    關(guān)注

    14

    文章

    314

    瀏覽量

    70975
  • 壓控振蕩器
    +關(guān)注

    關(guān)注

    10

    文章

    173

    瀏覽量

    30284
  • PLL電路
    +關(guān)注

    關(guān)注

    0

    文章

    93

    瀏覽量

    7003
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    ?CDCVF2510 3.3V鎖相環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)

    該CDCVF2510是一款高性能、低偏斜、低抖動、鎖相環(huán)PLL) 時鐘驅(qū)動器。它使用鎖相環(huán)PLL) 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和相位上精確對
    的頭像 發(fā)表于 10-08 10:00 ?466次閱讀
    ?CDCVF2510 3.3V<b class='flag-5'>鎖相環(huán)</b>時鐘驅(qū)動器技術(shù)文檔總結(jié)

    ?CDCVF2510A 3.3V鎖相環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)

    該CDCVF2510A是一款高性能、低偏斜、低抖動、鎖相環(huán)PLL) 時鐘驅(qū)動器。該CDCVF2510A使用鎖相環(huán)PLL) 將反饋 (FBOUT) 輸出在頻率和相位上精確對齊到時
    的頭像 發(fā)表于 09-22 09:21 ?228次閱讀
    ?CDCVF2510A 3.3V<b class='flag-5'>鎖相環(huán)</b>時鐘驅(qū)動器技術(shù)文檔總結(jié)

    ?TLC2933A 高性能鎖相環(huán) (PLL) 芯片技術(shù)文檔摘要

    該TLC2933A專為鎖相環(huán)PLL)系統(tǒng)設(shè)計,由壓控振蕩器(VCO)和邊沿觸發(fā)型相位頻率檢測器(PFD)組成。VCO的振蕩頻率范圍由外部偏置電阻(R ~偏見~ ).VCO在輸出級有一個1/2分頻器
    的頭像 發(fā)表于 09-19 14:50 ?553次閱讀
    ?TLC2933A 高性能<b class='flag-5'>鎖相環(huán)</b> (<b class='flag-5'>PLL</b>) 芯片技術(shù)文檔摘要

    高壓放大器在鎖相環(huán)穩(wěn)定重復(fù)頻率研究中的應(yīng)用

    實驗名稱: 鎖相環(huán)穩(wěn)定重復(fù)頻率的系統(tǒng)分析 實驗內(nèi)容: 針對重復(fù)頻率的漂移,引入兩套鎖相環(huán)系統(tǒng)反饋控制兩個激光器的重復(fù)頻率,將其鎖定在同一個穩(wěn)定的時鐘源上。本章主要闡述了經(jīng)典鎖相環(huán)的原理,穩(wěn)定重復(fù)
    的頭像 發(fā)表于 06-06 18:36 ?420次閱讀
    高壓放大器在<b class='flag-5'>鎖相環(huán)</b>穩(wěn)定重復(fù)頻率研究中的應(yīng)用

    Analog Devices Inc. ADF4382x小數(shù)N分頻鎖相環(huán) (PLL)數(shù)據(jù)手冊

    Analog Devices ADF4382x小數(shù)N分頻鎖相環(huán) (PLL) 是一款高性能、超低抖動、小數(shù)N分頻鎖相環(huán) (PLL)。它集成了壓控振蕩器 (VCO),是5G或數(shù)據(jù)轉(zhuǎn)換器時鐘
    的頭像 發(fā)表于 06-04 11:15 ?617次閱讀
    Analog Devices Inc. ADF4382x小數(shù)N分頻<b class='flag-5'>鎖相環(huán)</b> (<b class='flag-5'>PLL</b>)數(shù)據(jù)手冊

    鎖相環(huán)(PLL)電路設(shè)計與應(yīng)用(全9章)

    內(nèi)容介紹本文檔主要介紹鎖相環(huán)(PLL)電路的設(shè)計與應(yīng)用,內(nèi)容包括PLL工作原理與電路構(gòu)成、PLL電路的傳輸特性、
    發(fā)表于 04-18 15:34

    鎖相環(huán)是什么意思

    鎖相環(huán)(Phase-Locked Loop,簡稱PLL)是一種廣泛應(yīng)用于電子系統(tǒng)中的反饋控制系統(tǒng),主要用于頻率合成和相位同步。本文將從鎖相環(huán)工作原理、基本組成、應(yīng)用案例以及設(shè)計考慮等
    的頭像 發(fā)表于 02-03 17:48 ?1917次閱讀

    可編程晶振的鎖相環(huán)原理

    鎖相環(huán)(Phase-LockedLoop,PLL)是一個能夠比較輸出與輸)入相位差的反饋系統(tǒng),利用外部輸入的參考信號控制環(huán)路內(nèi)部振蕩信號的頻率和相位,使振蕩信號同步至參考信號。而鎖相環(huán)
    的頭像 發(fā)表于 01-08 17:39 ?862次閱讀
    可編程晶振的<b class='flag-5'>鎖相環(huán)</b>原理

    基于鎖相環(huán)法的載波提取方案

    電子發(fā)燒友網(wǎng)站提供《基于鎖相環(huán)法的載波提取方案.pdf》資料免費下載
    發(fā)表于 01-07 14:41 ?0次下載

    鎖相環(huán)PLL的噪聲分析與優(yōu)化 鎖相環(huán)PLL與相位噪聲的關(guān)系

    鎖相環(huán)PLL)是一種反饋控制系統(tǒng),它通過比較輸入信號和輸出信號的相位差異,調(diào)整輸出信號以實現(xiàn)相位鎖定。在許多應(yīng)用中,如無線通信、頻率合成和時鐘同步,PLL的性能直接關(guān)系到系統(tǒng)的整體性能。相位噪聲
    的頭像 發(fā)表于 11-06 10:55 ?4164次閱讀

    鎖相環(huán)PLL的常見故障及解決方案

    鎖相環(huán)PLL)是一種反饋控制系統(tǒng),用于鎖定輸入信號的相位和頻率。它在現(xiàn)代電子系統(tǒng)中扮演著至關(guān)重要的角色,從無線通信到數(shù)字信號處理,PLL的應(yīng)用無處不在。然而,由于其復(fù)雜性,PLL也可
    的頭像 發(fā)表于 11-06 10:52 ?2682次閱讀

    鎖相環(huán)PLL在無線電中的應(yīng)用 鎖相環(huán)PLL與模擬電路的結(jié)合

    鎖相環(huán)PLL在無線電中的應(yīng)用 1. 頻率合成 在無線電通信中,頻率合成是生成所需頻率信號的關(guān)鍵技術(shù)。鎖相環(huán)可以用于生成穩(wěn)定的頻率輸出,這對于調(diào)制和解調(diào)過程至關(guān)重要。通過調(diào)整PLL的參考
    的頭像 發(fā)表于 11-06 10:49 ?1111次閱讀

    鎖相環(huán)PLL與頻率合成器的區(qū)別

    在現(xiàn)代電子系統(tǒng)中,頻率控制和信號生成是至關(guān)重要的。鎖相環(huán)PLL)和頻率合成器是實現(xiàn)這些功能的兩種關(guān)鍵技術(shù)。盡管它們在某些應(yīng)用中可以互換使用,但它們在設(shè)計、工作原理和應(yīng)用領(lǐng)域上存在顯著差異。 一
    的頭像 發(fā)表于 11-06 10:46 ?1655次閱讀

    鎖相環(huán)PLL技術(shù)在通信中的應(yīng)用

    鎖相環(huán)(Phase-Locked Loop,PLL)技術(shù)在通信領(lǐng)域中具有廣泛的應(yīng)用,其核心是一個反饋環(huán)路,通過不斷比較輸入信號和反饋信號的相位差來調(diào)整輸出信號的頻率,使其與輸入信號同步。 一、PLL
    的頭像 發(fā)表于 11-06 10:45 ?1889次閱讀

    鎖相環(huán)PLL工作原理 鎖相環(huán)PLL應(yīng)用領(lǐng)域

    解調(diào)和信號處理等方面。 鎖相環(huán)PLL工作原理 1. 基本組成 鎖相環(huán)主要由三個部分組成:相位比較器(Phase Comparator)、低通濾波器(Low Pass Filter,L
    的頭像 發(fā)表于 11-06 10:42 ?3306次閱讀