在Cadence IC原理圖編輯器中,我們經(jīng)常通過加Label、Net的方式實(shí)現(xiàn)線與線之間的連接,相比直接連線,這樣可以讓原理圖看起來更簡(jiǎn)潔。但是,這樣也造成了線與線之間的連接關(guān)系不容易通過直接觀察得出,需要借助網(wǎng)絡(luò)高亮工具顯示連接關(guān)系。
在版圖編輯器中互連線變成了金屬連線,且這些金屬連線通常會(huì)經(jīng)過通孔,更難直接觀察得到器件和連線間的互聯(lián)關(guān)系,需要借助互連線高亮工具顯示連接關(guān)系。
下面將介紹原理圖和版圖中的高亮網(wǎng)絡(luò)工具。
原理圖
1. Edit > Net Highlighting工具
開啟后,鼠標(biāo)移動(dòng)到某一根連線,將自動(dòng)顯示此網(wǎng)絡(luò)的其他連線,并用紫色粗虛線顯示連接關(guān)系,此工具為動(dòng)態(tài)顯示。

2. Create > Probe > Add Net工具 或者 按數(shù)字鍵 "9"
網(wǎng)絡(luò)探針。單擊一條線,將自動(dòng)高亮顯示這條線所屬網(wǎng)絡(luò)

要清除高亮顯示,請(qǐng)依次點(diǎn)擊Create > Probe > Remove All。
版圖
1. Connectivity > Nets > Mark工具
在版圖中單擊任一金屬線即可看到此線的連接關(guān)系,包括通過通孔產(chǎn)生的連接線。

從上圖你可以看到,豎著的線并沒有和橫著的兩條線產(chǎn)生連接。
若要僅檢查某幾層之間是否有連接關(guān)系,只需要在單擊金屬線之前按F3鍵,彈出下面的對(duì)話框,在下圖中把不需要的通孔定義去掉,這樣MarkNet工具將不會(huì)識(shí)別未啟用的通孔。

- 
                                原理圖
                                +關(guān)注
關(guān)注
1337文章
6419瀏覽量
243892 - 
                                IC
                                +關(guān)注
關(guān)注
36文章
6211瀏覽量
183438 - 
                                Cadence
                                +關(guān)注
關(guān)注
67文章
995瀏覽量
145939 - 
                                編輯器
                                +關(guān)注
關(guān)注
1文章
825瀏覽量
32579 - 
                                版圖
                                +關(guān)注
關(guān)注
0文章
12瀏覽量
9502 
發(fā)布評(píng)論請(qǐng)先 登錄
cadence原理圖手冊(cè)-原理圖分冊(cè)
Cadence工具VirtusoDracula入門介紹
將PCB原理圖傳遞到版圖設(shè)計(jì)的六大技巧zz
cadence 原理圖檢查工具
六大技巧教你如何傳遞PCB原理圖到版圖設(shè)計(jì)
Altium在原理圖中如何高亮某一網(wǎng)絡(luò)
【Altium小課專題 第157篇】原理圖設(shè)計(jì)中相同網(wǎng)絡(luò)如何實(shí)現(xiàn)高亮?
網(wǎng)絡(luò)工具全圖析
EDA工具手冊(cè)Cadence教程之原理圖設(shè)計(jì)資料概述
    
EDA工具手冊(cè)Cadence教程之原理圖設(shè)計(jì)的資料免費(fèi)下載
    
          
        
        
Cadence IC原理圖和版圖中的高亮網(wǎng)絡(luò)工具介紹
                
 
           
            
            
                
            
評(píng)論