亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pll鎖定時(shí)間按照頻率精度多少來計(jì)算

工程師鄧生 ? 來源:未知 ? 作者:劉芹 ? 2023-09-02 15:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

pll鎖定時(shí)間按照頻率精度多少來計(jì)算

PLL鎖定時(shí)間是指當(dāng)PLL嘗試將輸出頻率與輸入頻率相匹配時(shí)所需的時(shí)間。這個(gè)時(shí)間可以用來衡量PLL的性能,因?yàn)樗鼪Q定了PLL能否快速、準(zhǔn)確地鎖定頻率,并且影響PLL的應(yīng)用領(lǐng)域。PLL鎖定時(shí)間可以根據(jù)PLL的頻率精度來計(jì)算,下面是一個(gè)詳細(xì)的討論。

PLL - 綜述

PLL是一種電路,它在輸入信號(hào)和輸出信號(hào)之間建立了一個(gè)相位鎖定環(huán),以使輸出頻率與輸入頻率之間存在固定的關(guān)系。舉例來說,如果PLL的輸入頻率為f_in,而輸出頻率為f_out,則它們之間的比例為f_out/f_in。PLL的設(shè)計(jì)目的是在輸出信號(hào)中保持與輸入信號(hào)相同的相對(duì)相位關(guān)系。

PLL通常用于數(shù)字通信的網(wǎng)絡(luò)中,以確保數(shù)據(jù)傳輸?shù)臏?zhǔn)確和可靠性。這是因?yàn)樗梢云交卣{(diào)整周期性信號(hào)的相位和頻率,以便與同步數(shù)據(jù)傳輸協(xié)議匹配。

PLL鎖定時(shí)間 - 定義

PLL鎖定時(shí)間是指PLL從應(yīng)用外加的輸入信號(hào)后,達(dá)到穩(wěn)定輸出頻率所需的時(shí)間。PLL鎖定時(shí)間是一個(gè)關(guān)鍵參數(shù),因?yàn)樗鼪Q定了PLL能夠快速、準(zhǔn)確地調(diào)整輸出信號(hào)。如果PLL的鎖定時(shí)間太長,將導(dǎo)致系統(tǒng)延遲和穩(wěn)定性差,影響PLL的性能。

PLL鎖定時(shí)間 - 計(jì)算

PLL鎖定時(shí)間可以通過下式計(jì)算得出:

t_lock = (2π/Δf_rms) * ln(1/ε)

其中,Δf_rms是指取樣時(shí)間段內(nèi)參考時(shí)鐘的頻率抖動(dòng)標(biāo)準(zhǔn)差(也稱為參考時(shí)鐘的穩(wěn)定度);ε是指設(shè)定的固定值,用于表示PLL輸出頻率與參考時(shí)鐘頻率之間的偏差。例如,如果設(shè)置ε=0.01,則PLL輸出頻率與參考時(shí)鐘最多相差1%。Π是圓周率,ln表示自然對(duì)數(shù)。

這個(gè)公式由兩個(gè)部分組成:一個(gè)反映抖動(dòng)穩(wěn)定度的部分,一個(gè)反映PLL響應(yīng)的部分。抖動(dòng)穩(wěn)定度是參考時(shí)鐘的波動(dòng),它會(huì)影響PLL的鎖定時(shí)間。PLL響應(yīng)則指PLL反應(yīng)能力的快慢,它會(huì)影響PLL鎖定時(shí)間。PLL響應(yīng)越快,鎖定時(shí)間就越短。

在計(jì)算PLL鎖定時(shí)間時(shí),還要考慮PLL的輸出頻率范圍和精度。例如,如果要實(shí)現(xiàn)PLL輸出頻率在1GHz到2GHz之間,那么Δf_rms的值應(yīng)該取1GHz到2GHz范圍內(nèi)參考時(shí)鐘的抖動(dòng)標(biāo)準(zhǔn)差。

PLL鎖定時(shí)間 - 影響因素

PLL鎖定時(shí)間受許多因素的影響,包括抖動(dòng)穩(wěn)定性、PLL類型、芯片技術(shù)、電路設(shè)計(jì)等。

在很多情況下,PLL的鎖定時(shí)間是影響PLL的整體性能的最重要參數(shù)之一。PLL的鎖定時(shí)間從理論上可以通過上面的公式來計(jì)算,但實(shí)際的參數(shù)可能會(huì)與理論值略有不同,因?yàn)槊總€(gè)PLL都有自己獨(dú)特的抖動(dòng)和響應(yīng)特性。

PLL鎖定時(shí)間 - 案例研究

對(duì)于某些應(yīng)用來說,PLL的鎖定時(shí)間是一個(gè)關(guān)鍵因素。在具體的設(shè)計(jì)中,需要考慮PLL鎖定時(shí)間的大小,以確保系統(tǒng)的穩(wěn)定性和可靠性。

例如,在字節(jié)緩存器中,PLL的性能對(duì)數(shù)據(jù)捕獲非常關(guān)鍵。實(shí)驗(yàn)表明,如果PLL與參考時(shí)鐘的差異達(dá)到1%或更高,PLL就可能無法在規(guī)定的時(shí)間內(nèi)完成鎖定。針對(duì)這個(gè)問題,可以優(yōu)化PLL的抖動(dòng)穩(wěn)定度和響應(yīng)速度,來確保其能夠以最短的時(shí)間內(nèi)完成鎖定。

在數(shù)字時(shí)鐘生成電路中,鎖定時(shí)間也是非常關(guān)鍵的參數(shù)。數(shù)字時(shí)鐘生成電路中的PLL通常需要產(chǎn)生多種頻率和時(shí)鐘源,以滿足不同的應(yīng)用需求。在這種情況下,鎖定時(shí)間對(duì)于確保時(shí)鐘源的同步性和穩(wěn)定性也非常重要。

PLL鎖定時(shí)間在很多電路設(shè)計(jì)中都是必不可少的性能參數(shù)之一。為了確保PLL能夠快速、準(zhǔn)確地調(diào)整輸出頻率,電路設(shè)計(jì)人員必須仔細(xì)評(píng)估PLL的抖動(dòng)穩(wěn)定度和響應(yīng)速度,以確定理想的鎖定時(shí)間和參數(shù)。通過優(yōu)化PLL的性能和參數(shù),設(shè)計(jì)人員可以確保電路的穩(wěn)定性和可靠性,來滿足不同的應(yīng)用需求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    972

    瀏覽量

    137441
  • 緩存器
    +關(guān)注

    關(guān)注

    0

    文章

    63

    瀏覽量

    11998
  • 時(shí)鐘源
    +關(guān)注

    關(guān)注

    0

    文章

    108

    瀏覽量

    16580
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    時(shí)間頻率標(biāo)準(zhǔn)源有什么功能

    時(shí)間頻率
    西安同步電子科技有限公司
    發(fā)布于 :2025年11月04日 17:58:08

    硬件定時(shí)器如何配置固定頻率?

    需求是:以25.6kHz操作引腳電平,系統(tǒng)主頻為160MHZ,STM32F429 按照文檔里“HWTIMER 設(shè)備”開啟了硬件定時(shí)器,但只能配置時(shí)間,按時(shí)間換算我要的這個(gè)
    發(fā)表于 09-26 07:12

    可測多種時(shí)間頻率信號(hào)精度的設(shè)備有哪些

    市面上可用于測量多種時(shí)間頻率信號(hào)精度的設(shè)備不多,今天就以其中某一款為大家進(jìn)行舉例展示: 時(shí)間頻率綜合測試儀:綜合分析各類
    的頭像 發(fā)表于 06-12 15:44 ?369次閱讀

    ADF4193低相位噪聲、快速建立PLL頻率合成器技術(shù)手冊(cè)

    ADF4193頻率合成器可以用來在無線接收機(jī)和發(fā)射機(jī)的上變頻和下變頻部分實(shí)現(xiàn)本振,其結(jié)構(gòu)經(jīng)過特別設(shè)計(jì),符合基站的GSM/EDGE鎖定時(shí)間要求。它由低噪聲數(shù)字鑒頻鑒相器(PFD)和精密差分電荷泵組成。還有一個(gè)差分放大器,用來將電荷泵的差分輸出轉(zhuǎn)換為外部電壓控制振蕩器(VCO
    的頭像 發(fā)表于 04-27 11:13 ?556次閱讀
    ADF4193低相位噪聲、快速建立<b class='flag-5'>PLL</b><b class='flag-5'>頻率</b>合成器技術(shù)手冊(cè)

    ADF4151小數(shù)N/整數(shù)N分頻PLL頻率合成器技術(shù)手冊(cè)

    = (INT + (FRAC/MOD))]。RF輸出相位可通過編程設(shè)置,適合要求輸出與基準(zhǔn)之間存在特定相位關(guān)系的應(yīng)用。ADF4151還具有周跳減少電路,可進(jìn)一步縮短鎖定時(shí)間,而無需修改環(huán)路濾波器。
    的頭像 發(fā)表于 04-25 15:15 ?679次閱讀
    ADF4151小數(shù)N/整數(shù)N分頻<b class='flag-5'>PLL</b><b class='flag-5'>頻率</b>合成器技術(shù)手冊(cè)

    為何DAC5686高頻率輸入PLL不能鎖定?

    使用內(nèi)部PLL模式,4x,CLK2懸空,PLLVDD接3.3V。 當(dāng)CLK1輸入頻率小于50MHz時(shí),PLL才能鎖定,此時(shí)CPOUT電壓約為600mV,當(dāng)提高CLK1輸入
    發(fā)表于 01-24 07:11

    AN-1390:手動(dòng)選擇頻段以縮短PLL鎖定時(shí)間

    電子發(fā)燒友網(wǎng)站提供《AN-1390:手動(dòng)選擇頻段以縮短PLL鎖定時(shí)間.pdf》資料免費(fèi)下載
    發(fā)表于 01-13 13:59 ?0次下載
    AN-1390:手動(dòng)選擇頻段以縮短<b class='flag-5'>PLL</b><b class='flag-5'>鎖定時(shí)間</b>

    ADC12D1800 PLL的LOCK信號(hào)不能鎖定,出現(xiàn)低電平,是什么原因?

    最近在調(diào)試AD模塊,使用ADC12D1800,AD輸出的時(shí)鐘DCLKI、DCLKQ首先經(jīng)過FPGA內(nèi)部的PLL用于寄存數(shù)據(jù),但是PLL的LOCK信號(hào)不能鎖定,出現(xiàn)低電平,請(qǐng)問最可能是什么原因?
    發(fā)表于 01-01 07:58

    LMK04828使用兩級(jí)PLL,但是PLL1無法鎖定是怎么回事?

    、Cascaded Zero-Delay Dual-Loop Mode和Nested Zero-Delay Dual-Loop Mode,可是沒有一種模式PLL1能夠鎖定的,使用示波器測量了Status_LD1,一直為脈沖。
    發(fā)表于 11-13 06:01

    LMK04821EVM時(shí)鐘無法鎖定怎么解決?

    用CLKIN0 作輸入,輸入為61.44MHZ 時(shí),LOCK燈是亮,把頻率改為30.72MHZ,同步修改RDIVIDER 值,為什么無法鎖定,對(duì)CLKIN0 的頻率有嚴(yán)格要求嗎 另外:PL
    發(fā)表于 11-12 06:46

    LMX2571仿真和實(shí)測的換信道鎖定時(shí)間不一致是怎么回事?

    到TP8(CS),通道二連到TP11(PLL_LD_OUT),用通道一的下降沿觸發(fā),如下圖所示; 4、從LD口測量:以片選結(jié)束為鎖定的開始時(shí)間,將CH1切換到CH2時(shí),測量到的鎖定時(shí)間
    發(fā)表于 11-12 06:19

    LMK04808 PLL1為什么不能正常鎖定?

    10M由授時(shí)時(shí)鐘經(jīng)單端轉(zhuǎn)差分從clkin0口輸入,61.44M是差分VCXO從OSCin輸入,PLL1_R設(shè)定為125,PLL1_N設(shè)定為768,鑒相頻率80KHz,CPout1通過一個(gè)2階的低
    發(fā)表于 11-12 06:01

    冷機(jī)啟動(dòng)板卡時(shí),LMX2572鎖定時(shí)間在2分鐘以上,為什么?

    冷機(jī)啟動(dòng)板卡時(shí),LMX2572鎖定時(shí)間在2分鐘以上。當(dāng)LMX2572鎖定后重新啟動(dòng),鎖定時(shí)間在1-3秒內(nèi)。
    發(fā)表于 11-11 08:09

    LMK04821 PLL1偶爾會(huì)失鎖,失鎖后大約0.16ms再鎖定;PLL2始終鎖定,為什么?

    、5dBm正弦波,從CLKin1輸入。通過FPGA抓取芯片IO輸出的PLL_DLD信號(hào)。發(fā)現(xiàn)PLL1偶爾會(huì)失鎖,失鎖后大約0.16ms再鎖定PLL2始終
    發(fā)表于 11-11 06:54

    LMX2594EVM信號(hào)鎖定時(shí)間長,怎么縮短?

    浮動(dòng)電平差,不超過0.8V。 2594的鎖定時(shí)間通過頻譜觀察信號(hào),鎖定時(shí)間在1.6ms的量級(jí)。遠(yuǎn)高于手冊(cè)u(píng)s級(jí)的鎖定時(shí)間。 請(qǐng)問如果要縮短鎖定時(shí)間,應(yīng)該怎么操作
    發(fā)表于 11-08 15:27