亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

IC設(shè)計(jì)全流程和要用到的EDA工具介紹

jf_GctfwYN7 ? 來源:IC修真院 ? 2023-05-12 14:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

設(shè)計(jì)一款芯片,明確需求(功能和性能)之后,先由架構(gòu)工程師設(shè)計(jì)架構(gòu),得出芯片設(shè)計(jì)方案,前端設(shè)計(jì)工程師形成RTL代碼,驗(yàn)證工程師進(jìn)行代碼驗(yàn)證,再通過后端設(shè)計(jì)工程師和版圖工程師生成物理版圖。

設(shè)計(jì)環(huán)節(jié)到此為止,后面則是制造和封測(cè)環(huán)節(jié)。

設(shè)計(jì)環(huán)節(jié)的各個(gè)工作崗位,都需要使用到EDA工具。這也就要求IC設(shè)計(jì)端的工程師們對(duì)EDA工具的使用了如指掌。

設(shè)計(jì)中使用的EDA工具如下:

1、架構(gòu)的設(shè)計(jì)與驗(yàn)證

按照要求,對(duì)整體的設(shè)計(jì)劃分模塊。

架構(gòu)模型的仿真可以使用Synopsys公司的CoCentric軟件,它是基于System C的仿真工具。

2、HDL設(shè)計(jì)輸入

設(shè)計(jì)輸入方法有:HDL語言(Verilog或VHDL)輸入、電路圖輸入、狀態(tài)轉(zhuǎn)移圖輸入。

使用的工具有:Active-HDL,而RTL分析檢查工具有Synopsys的LEDA。

3、前仿真工具(功能仿真)

初步驗(yàn)證設(shè)計(jì)是否滿足規(guī)格要求。

使用的工具有:Synopsys的VCS,Mentor的ModelSimCadence的Verilog-XL,Cadence的NC-Verilog。

4、邏輯綜合

將HDL語言轉(zhuǎn)換成門級(jí)網(wǎng)表Netlist。綜合需要設(shè)定約束條件,就是你希望綜合出來的電路在面積,時(shí)序等目標(biāo)參數(shù)上達(dá)到的標(biāo)準(zhǔn);邏輯綜合需要指定基于的庫,使用不同的綜合庫,在時(shí)序和面積上會(huì)有差異。邏輯綜合之前的仿真為前仿真,之后的仿真為后仿真。

使用的工具有:Synopsys的Design Compiler,Cadence的 PKS,Synplicity的Synplify等。

5、靜態(tài)時(shí)序分析工具(STA)

在時(shí)序上,檢查電路的建立時(shí)間(Setuptime)和保持時(shí)間(Hold time)是否有違例(Violation)。

使用的工具有:Synopsys的Prime Time。

6、形式驗(yàn)證工具

在功能上,對(duì)綜合后的網(wǎng)表進(jìn)行驗(yàn)證。常用的就是等價(jià)性檢查(Equivalence Check)方法,以功能驗(yàn)證后的HDL設(shè)計(jì)為參考,對(duì)比綜合后的網(wǎng)表功能,他們是否在功能上存在等價(jià)性。這樣做是為了保證在邏輯綜合過程中沒有改變?cè)菻DL描述的電路功能。

使用的工具有:Synopsys的Formality

而后端相應(yīng)的流程如下:

1、數(shù)據(jù)準(zhǔn)備

對(duì)于 CDN 的 Silicon Ensemble而言,后端設(shè)計(jì)所需的數(shù)據(jù)主要有是Foundry廠提供的標(biāo)準(zhǔn)單元、宏單元和I/O Pad的庫文件,它包括物理庫、時(shí)序庫及網(wǎng)表庫,分別以.lef、.tlf和.v的形式給出。前端的芯片設(shè)計(jì)經(jīng)過綜合后生成的門級(jí)網(wǎng)表,具有時(shí)序約束和時(shí)鐘定義的腳本文件和由此產(chǎn)生的約束文件以及定義電源Pad的DEF(Design Exchange Format)文件。(對(duì)synopsys 的Astro 而言,經(jīng)過綜合后生成的門級(jí)網(wǎng)表,時(shí)序約束文件 SDC 是一樣的,Pad的定義文件–tdf,.tf 文件 --technology file,F(xiàn)oundry廠提供的標(biāo)準(zhǔn)單元、宏單元和I/O Pad的庫文件 就與FRAM, CELL view, LM view形式給出(Milkway 參考庫 and DB, LIB file)

2、布局規(guī)劃

主要是標(biāo)準(zhǔn)單元、I/O Pad和宏單元的布局。I/OPad預(yù)先給出了位置,而宏單元?jiǎng)t根據(jù)時(shí)序要求進(jìn)行擺放,標(biāo)準(zhǔn)單元?jiǎng)t是給出了一定的區(qū)域由工具自動(dòng)擺放。布局規(guī)劃后,芯片的大小,Core的面積,Row的形式、電源及地線的Ring和Strip都確定下來了。如果必要在自動(dòng)放置標(biāo)準(zhǔn)單元和宏單元之后,你可以先做一次PNA(power network analysis)–IR drop and EM 。

3、Placement -自動(dòng)放置標(biāo)準(zhǔn)單元

布局規(guī)劃后,宏單元、I/O Pad的位置和放置標(biāo)準(zhǔn)單元的區(qū)域都已確定,這些信息SE(Silicon Ensemble)會(huì)通過DEF文件傳遞給PC(Physical Compiler),PC根據(jù)由綜合給出的.DB文件獲得網(wǎng)表和時(shí)序約束信息進(jìn)行自動(dòng)放置標(biāo)準(zhǔn)單元,同時(shí)進(jìn)行時(shí)序檢查和單元放置優(yōu)化。如果你用的是PC +Astro,那你可用write_milkway,read_milkway 傳遞數(shù)據(jù)。

4、時(shí)鐘樹生成(CTS Clock tree synthesis)

芯片中的時(shí)鐘網(wǎng)絡(luò)要驅(qū)動(dòng)電路中所有的時(shí)序單元,所以時(shí)鐘源端門單元帶載很多,其負(fù)載延時(shí)很大并且不平衡,需要插入緩沖器減小負(fù)載和平衡延時(shí)。時(shí)鐘網(wǎng)絡(luò)及其上的緩沖器構(gòu)成了時(shí)鐘樹。一般要反復(fù)幾次才可以做出一個(gè)比較理想的時(shí)鐘樹—Clock skew。

5、STA 靜態(tài)時(shí)序分析和后仿真

時(shí)鐘樹插入后,每個(gè)單元的位置都確定下來了,工具可以提出Global Route形式的連線寄生參數(shù),此時(shí)對(duì)延時(shí)參數(shù)的提取就比較準(zhǔn)確了。

SE把.V和.SDF文件傳遞給PrimeTime做靜態(tài)時(shí)序分析。確認(rèn)沒有時(shí)序違規(guī)后,將這來兩個(gè)文件傳遞給前端人員做后仿真。

對(duì)Astro 而言,在detail routing 之后,用starRC XT 參數(shù)提取,生成的SPEF文件傳遞給PrimeTime做靜態(tài)時(shí)序分析,那將會(huì)更準(zhǔn)確。

6、ECO(Engineering Change Order)

針對(duì)靜態(tài)時(shí)序分析和后仿真中出現(xiàn)的問題,對(duì)電路和單元布局進(jìn)行小范圍的改動(dòng)。

7、Filler的插入(padfliier,cell filler)

Filler指的是標(biāo)準(zhǔn)單元庫和I/O Pad庫中定義的與邏輯無關(guān)的填充物,用來填充標(biāo)準(zhǔn)單元和標(biāo)準(zhǔn)單元之間,I/O Pad和I/O Pad之間的間隙,它主要是把擴(kuò)散層連接起來,滿足DRC規(guī)則和設(shè)計(jì)需要。

8、布線(Routing)

布線是指在滿足工藝規(guī)則和布線層數(shù)限制、線寬、線間距限制和各線網(wǎng)可靠絕緣的電性能約束的條件下,根據(jù)電路的連接關(guān)系將各單元和I/O Pad用互連線連接起來,這些是在時(shí)序驅(qū)動(dòng)(Timing driven )的條件下進(jìn)行的,保證關(guān)鍵時(shí)序路徑上的連線長(zhǎng)度能夠最小。

9、Dummy Metal的增加

Foundry廠都有對(duì)金屬密度的規(guī)定,使其金屬密度不要低于一定的值,以防在芯片制造過程中的刻蝕階段對(duì)連線的金屬層過度刻蝕從而降低電路的性能。加入Dummy Metal是為了增加金屬的密度。

10、DRC和LVS

DRC是對(duì)芯片版圖中的各層物理圖形進(jìn)行設(shè)計(jì)規(guī)則檢查(spacing ,width),它也包括天線效應(yīng)的檢查,以確保芯片正常流片。LVS主要是將版圖和電路網(wǎng)表進(jìn)行比較,來保證流片出來的版圖電路和實(shí)際需要的電路一致。

DRC和LVS的檢查–EDA工具Synopsy hercules/ mentor calibre/ CDN Dracula進(jìn)行的。Astro also include LVS/DRC check commands。

11、Tape out

在所有檢查和驗(yàn)證都正確無誤的情況下把最后的版圖GDSⅡ文件傳遞給Foundry廠進(jìn)行掩膜制造,也就是送去流片了。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18651

    瀏覽量

    260498
  • IC設(shè)計(jì)
    +關(guān)注

    關(guān)注

    38

    文章

    1365

    瀏覽量

    107678
  • eda
    eda
    +關(guān)注

    關(guān)注

    72

    文章

    3014

    瀏覽量

    181071
  • HDL
    HDL
    +關(guān)注

    關(guān)注

    8

    文章

    330

    瀏覽量

    48724
  • RTL
    RTL
    +關(guān)注

    關(guān)注

    1

    文章

    393

    瀏覽量

    62240

原文標(biāo)題:芯片科普 | IC設(shè)計(jì)全流程&要用到的EDA工具

文章出處:【微信號(hào):IC修真院,微信公眾號(hào):IC修真院】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    EDA流程的重要意義,以及國(guó)內(nèi)EDA流程進(jìn)展

    的方式。如果一款工具能夠覆蓋特定芯片在上述流程中的設(shè)計(jì)任務(wù),那么我們就將其稱之為流程EDA工具
    的頭像 發(fā)表于 12-14 00:08 ?3176次閱讀

    IC設(shè)計(jì)流程

    GDSⅡ的設(shè)計(jì)流程: 這個(gè)可以理解成全定制的設(shè)計(jì)流程,一般用于設(shè)計(jì)模擬電路和數(shù)?;旌想娐?。 整個(gè)流程如下(左側(cè)為流程,右側(cè)為用到的相應(yīng)
    發(fā)表于 01-11 13:49

    轉(zhuǎn):最新EDA工具及相關(guān)廠商介紹(數(shù)字設(shè)計(jì))

    本帖最后由 eehome 于 2013-1-5 09:47 編輯   前記:在很多電子網(wǎng)站上看到很多介紹IC或者FPGA設(shè)計(jì)工具系統(tǒng)的資料,但是感覺都不是很綜合。所以這里嘗試做一個(gè)2012
    發(fā)表于 12-28 17:00

    EDA設(shè)計(jì)流程及其工具

    EDA設(shè)計(jì)流程及其工具.ppt
    發(fā)表于 01-21 13:07

    IC設(shè)計(jì)流程介紹

    Schematic到GDSⅡ的設(shè)計(jì)流程: 這個(gè)可以理解成全定制的設(shè)計(jì)流程,一般用于設(shè)計(jì)模擬電路和數(shù)?;旌想娐?。整個(gè)流程如下(左側(cè)為流程,右側(cè)為用到
    發(fā)表于 08-16 09:14

    EDA設(shè)計(jì)流程及其工具

    EDA設(shè)計(jì)流程及其工具
    發(fā)表于 12-11 23:38 ?0次下載

    定制和半定制簡(jiǎn)易IC設(shè)計(jì)流程介紹

    ,右側(cè)為用到的相應(yīng)EDA工具): 一個(gè)完整的半定制設(shè)計(jì)流程應(yīng)該是:RTL代碼輸入、功能仿真、邏輯綜合、形式驗(yàn)證、時(shí)序/功耗/噪聲分析,布局布線(物理綜合)、版圖驗(yàn)證。 至于你說的FPG
    發(fā)表于 10-20 11:38 ?25次下載
    <b class='flag-5'>全</b>定制和半定制簡(jiǎn)易<b class='flag-5'>IC</b>設(shè)計(jì)<b class='flag-5'>流程</b><b class='flag-5'>介紹</b>

    針對(duì)定制模擬和混合信號(hào)設(shè)計(jì)的流程工具平臺(tái)

    Mentor Graphics的Tanner EDA是針對(duì)定制lC、模擬/混合信號(hào)(AMS)和MEMS設(shè)計(jì)的一套產(chǎn)品。對(duì)物聯(lián)網(wǎng)(IoT)需求的突然上升使流程混合信號(hào)設(shè)計(jì)環(huán)境面臨獨(dú)特
    發(fā)表于 03-05 10:43 ?0次下載

    IC設(shè)計(jì)前后端流程EDA工具介紹

    本文首先介紹ic設(shè)計(jì)的方法,其次介紹IC設(shè)計(jì)前段設(shè)計(jì)的主要流程工具,最后
    發(fā)表于 04-19 18:04 ?1.3w次閱讀

    數(shù)字IC設(shè)計(jì)流程

    做的工作 二. 每個(gè)流程涉及到的EDA工具介紹設(shè)計(jì)流程之前,我們先來看看數(shù)字芯片內(nèi)部的架構(gòu)。 如下圖所示,一個(gè)芯片是包含很多模塊的,有C
    的頭像 發(fā)表于 12-09 10:12 ?7770次閱讀
    數(shù)字<b class='flag-5'>IC</b>設(shè)計(jì)<b class='flag-5'>流程</b>

    EDA工具的發(fā)展特征

    設(shè)計(jì)流程EDA工具解決方案的企業(yè),集中了全球超77%的EDA工具市場(chǎng)。此外,Ansys憑借熱分
    發(fā)表于 06-12 10:32 ?4587次閱讀
    <b class='flag-5'>EDA</b><b class='flag-5'>工具</b>的發(fā)展特征

    概倫電子正式發(fā)布EDA流程的平臺(tái)產(chǎn)品NanoDesigner

    2022年8月1日,概倫電子(股票代碼:688206.SH)宣布其承載EDA流程的平臺(tái)產(chǎn)品NanoDesigner正式發(fā)布,加速推進(jìn)公司以DTCO理念創(chuàng)新打造應(yīng)用驅(qū)動(dòng)的EDA
    的頭像 發(fā)表于 08-01 11:15 ?2041次閱讀

    國(guó)產(chǎn)EDA行業(yè)如何實(shí)現(xiàn)彎道超車

    實(shí)現(xiàn)國(guó)產(chǎn)的EDA流程工具,一直是大家最關(guān)注的,可以說是所有中國(guó)EDA人的重要目標(biāo)。目前華大九天已經(jīng)實(shí)現(xiàn)模擬
    發(fā)表于 09-21 11:11 ?933次閱讀

    國(guó)產(chǎn)EDA,朝著流程進(jìn)發(fā)

    導(dǎo)語中美科技競(jìng)爭(zhēng)激烈,中國(guó)半導(dǎo)體也已飛速發(fā)展了20年,作為其中小又重的一環(huán)——EDA,如今到底是個(gè)什么水平呢?如果真的使用國(guó)產(chǎn)EDA,對(duì)于中國(guó)IC產(chǎn)業(yè)到底是進(jìn)步還是倒退呢?想要知道答案,還是要從國(guó)產(chǎn)
    的頭像 發(fā)表于 11-04 10:05 ?1556次閱讀
    國(guó)產(chǎn)<b class='flag-5'>EDA</b>,朝著<b class='flag-5'>全</b><b class='flag-5'>流程</b>進(jìn)發(fā)

    變頻器維修需要用到工具都有哪些

    變頻器維修需要用到工具都有哪些
    的頭像 發(fā)表于 10-20 08:42 ?6587次閱讀