亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

借助AMD自適應SoC與XYLON框架實現毫秒級汽車功能切換

Xilinx賽靈思官微 ? 來源:Xilinx賽靈思官微 ? 2023-03-29 09:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在當今汽車行業(yè)中,靈活應變能力可謂至關重要。幾十年來,靈活應變的特性令 AMD車規(guī)級器件成功脫穎而出。AMD Zynq UltraScale+ MPSoC提供的多功能性與自適應計算能力,正能滿足領先汽車 OEM 廠商與一級供應商所需,因為他們面臨快速行動和適應不斷變化的需求的持續(xù)壓力。傳統(tǒng)的固定芯片架構往往需要一到兩年的時間進行設計和上市——很多情況下甚至需要更長時間。憑借自適應技術的實力,汽車制造商和一級供應商可以在運行中借助動態(tài)功能交換( DFX )調整 AMD 器件,從而滿足不斷變化的需求。

本屆 Embedded World 上,我們與我們的首要合作伙伴、擁有超過 20 年汽車經驗的 FPGA 設計專家 Xylon 共同展示了這一獨特功能。Xylon 提供的 DFX 軟件設計框架令OEM 和一級供應商能夠在幾毫秒內動態(tài)交換硬件功能。AMD 和 Xylon 攜手,使客戶能在單個硬件中涵蓋更多功能,并最終減少系統(tǒng)解決方案的總占用空間——成本更低、功耗更低且器件更小巧。

Xylon 已經與一些全球最大的汽車一級供應商展開合作,以實現 AMD DFX 功能并設計能夠根據車輛速度與操作模式更改 SoC 架構的解決方案,包括在低速泊車輔助和高速駕駛員監(jiān)控之間的功能切換。

為了充分理解 DFX,試想一下,有一些自適應 SoC 可編程邏輯是可以重新配置的,這樣一來它就可以處理多個互斥的功能。以下是一個 DFX 的實際應用示例:當駕駛員進入并坐在其車中時,車載攝像頭會識別其面部并相應地調整車艙內體驗。一旦駕駛員啟動車輛,硬件就會實時更新以切換到泊車輔助和環(huán)視模式。最后,當汽車以更高的速度行駛時,更新的硬件會監(jiān)控駕駛員是否有困倦和分心跡象,從而保護駕駛員與乘客安全。

c524ee86-cdc5-11ed-bfe3-dac502259ad0.png

駕駛員監(jiān)控只是可以借助DFX切換的功能之一

最終結果:系統(tǒng)所需器件更少,進而降低整個系統(tǒng)的功耗和成本。新功能按需提供給芯片,同時關鍵功能保持運行。

除了本屆 Embedded World,Xylon 還在于拉斯維加斯舉行的 CES 2023和日本汽車技術展覽會( Automotive World )展示了 DFX,面向全球潛在新汽車客戶展示了其獨特功能。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • amd
    amd
    +關注

    關注

    25

    文章

    5631

    瀏覽量

    138770
  • soc
    soc
    +關注

    關注

    38

    文章

    4491

    瀏覽量

    227035
  • 可編程邏輯
    +關注

    關注

    7

    文章

    526

    瀏覽量

    45265

原文標題:借助 AMD自適應SoC 與 XYLON 框架實現毫秒級汽車功能切換

文章出處:【微信號:賽靈思,微信公眾號:Xilinx賽靈思官微】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    AMD Versal自適應SoC內置自校準的工作原理

    本文提供有關 AMD Versal 自適應 SoC 內置自校準 (BISC) 工作方式的詳細信息。此外還詳述了 Versal 的異步模式及其對 BISC 的影響。
    的頭像 發(fā)表于 10-21 08:18 ?3569次閱讀

    AMD Vivado IP integrator的基本功能特性

    我們還將帶您了解在 AMD Zynq UltraScale+ MPSoC 開發(fā)板與 AMD Versal 自適應 SoC 開發(fā)板上使用 IP integrator 時,兩種設計流程之間
    的頭像 發(fā)表于 10-07 13:02 ?1619次閱讀
    <b class='flag-5'>AMD</b> Vivado IP integrator的基本<b class='flag-5'>功能</b>特性

    AMD Versal自適應SoC上使用QEMU+協(xié)同仿真示例

    在任意設計流程中,仿真都是不可或缺的關鍵組成部分。它允許用戶在無任何物理硬件的情況下對硬件系統(tǒng)進行確認。這篇簡短的博客將介紹如何使用 QEMU + 協(xié)同仿真來對 AMD Versal 自適應 SoC
    的頭像 發(fā)表于 08-06 17:21 ?1454次閱讀
    在<b class='flag-5'>AMD</b> Versal<b class='flag-5'>自適應</b><b class='flag-5'>SoC</b>上使用QEMU+協(xié)同仿真示例

    CYW43907使用AP功能時是否具有自適應功能

    我們想在我們的產品中使用這種芯片來獲得 CE 注冊證書,CE 需要自適應功能,但是我們在數據表和源包中找不到任何消息。functions 要執(zhí)行如下: 啟動時自動掃描并選擇干擾較小的頻道,遇到干擾
    發(fā)表于 07-09 08:21

    利用AMD VERSAL自適應SoC的設計基線策略

    您是否準備將設計遷移到 AMD Versal 自適應 SoC?設計基線是一種行之有效的時序收斂方法,可在深入研究復雜的布局布線策略之前,幫您的 RTL 設計奠定堅實的基礎。跳過這些步驟可能會導致
    的頭像 發(fā)表于 06-04 11:40 ?538次閱讀

    適用于Versal的AMD Vivado 加快FPGA開發(fā)完成Versal自適應SoC設計

    設計、編譯、交付,輕松搞定。更快更高效。 Vivado 設計套件提供經過優(yōu)化的設計流程,讓傳統(tǒng) FPGA 開發(fā)人員能夠加快完成 Versal 自適應 SoC 設計。 面向硬件開發(fā)人員的精簡設計流程
    的頭像 發(fā)表于 05-07 15:15 ?926次閱讀
    適用于Versal的<b class='flag-5'>AMD</b> Vivado  加快FPGA開發(fā)完成Versal<b class='flag-5'>自適應</b><b class='flag-5'>SoC</b>設計

    第二代AMD Versal Premium系列SoC滿足各種CXL應用需求

    第二代 AMD Versal Premium 系列自適應 SoC 是一款多功能且可配置的平臺,提供全面的 CXL 3.1 子系統(tǒng)。該系列自適應
    的頭像 發(fā)表于 04-24 14:52 ?856次閱讀
    第二代<b class='flag-5'>AMD</b> Versal Premium系列<b class='flag-5'>SoC</b>滿足各種CXL應用需求

    基于事件相機的統(tǒng)一幀插值與自適應去模糊框架(REFID)

    )的解決方案。團隊提出了一種基于事件相機的統(tǒng)一幀插值與自適應去模糊框架(REFID)。該框架基于雙向遞歸網絡,結合事件流和圖像信息,自適應地融合來自不同時間點的信息,從而能夠在模糊的輸
    的頭像 發(fā)表于 03-14 11:48 ?1183次閱讀
    基于事件相機的統(tǒng)一幀插值與<b class='flag-5'>自適應</b>去模糊<b class='flag-5'>框架</b>(REFID)

    GLAD應用:大氣像差與自適應光學

    概述 激光在大氣湍流中傳輸時會拾取大氣湍流導致的相位畸變,特別是在長距離傳輸的激光通信系統(tǒng)中。這種畸變會使傳輸激光的波前劣化。通過在系統(tǒng)中引入自適應光學系統(tǒng),可以對激光傳輸時拾取的低頻畸變進行校正
    發(fā)表于 03-10 08:55

    AMD Versal自適應SoC器件Advanced Flow概覽(下)

    AMD Vivado Design Suite 2024.2 版本中,Advanced Flow 自動為所有 AMD Versal 自適應 SoC 器件啟用。請注意,Advance
    的頭像 發(fā)表于 01-23 09:33 ?1187次閱讀
    <b class='flag-5'>AMD</b> Versal<b class='flag-5'>自適應</b><b class='flag-5'>SoC</b>器件Advanced Flow概覽(下)

    基于自適應優(yōu)化的高速交叉矩陣設計

    提出了一種基于自適應優(yōu)化的交叉矩陣傳輸設計,采用AHB協(xié)議并引入自適應突發(fā)傳輸調整和自適應優(yōu)先調整的創(chuàng)新機制。通過動態(tài)調整突發(fā)傳輸的長度和優(yōu)先
    的頭像 發(fā)表于 01-18 10:24 ?641次閱讀

    AMD Versal自適應SoC器件Advanced Flow概覽(上)

    在最新發(fā)布的 AMD Vivado Design Suite 2024.2 中,引入的新特性之一是啟用了僅適用于 AMD Versal 自適應 SoC 器件的 Advanced Flo
    的頭像 發(fā)表于 01-17 10:09 ?1079次閱讀
    <b class='flag-5'>AMD</b> Versal<b class='flag-5'>自適應</b><b class='flag-5'>SoC</b>器件Advanced Flow概覽(上)

    AMD Versal自適應SoC DDRMC如何使用Micron仿真模型進行仿真

    AMD Versal 自適應 SoC 器件上 DDR4 硬核控制器 DDRMC 跑仿真時,按照 IP 的默認設置,在 IP wizard 中使能了“Internal Responder”,就可以
    的頭像 發(fā)表于 01-10 13:33 ?1282次閱讀
    <b class='flag-5'>AMD</b> Versal<b class='flag-5'>自適應</b><b class='flag-5'>SoC</b> DDRMC如何使用Micron仿真模型進行仿真

    AMD Vivado Design Suite 2024.2全新推出

    AMD Vivado Design Suite 2024.2 全新推出,使用 AMD Versal Adaptive SoC 進行設計的重大改進。此版本為 AMD Versal
    的頭像 發(fā)表于 11-22 13:54 ?1381次閱讀

    AMD Versal自適應SoC GTM如何用XSIM仿真和觀察PAM4信號

    可以傳輸兩個 Bit 的信息,相比傳統(tǒng)的 NRZ 模式,信號傳輸速率相當于原來的兩倍,當前主流的 400G 光模塊廣泛采用 PAM4 技術。AMD Versal 自適應 SoC 的 GTM 支持 PAM4 電平,本文將介紹如何使
    的頭像 發(fā)表于 11-22 13:49 ?1333次閱讀
    <b class='flag-5'>AMD</b> Versal<b class='flag-5'>自適應</b><b class='flag-5'>SoC</b> GTM如何用XSIM仿真和觀察PAM4信號