亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【教程分享】在FPGA中何時用組合邏輯或時序邏輯?

電子發(fā)燒友論壇 ? 來源:未知 ? 2023-03-21 09:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本系列將帶來FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細(xì)操作步驟,最直白的言語描述,手把手的“傻瓜式”講解,讓電子、信息、通信類專業(yè)學(xué)生、初入職場小白及打算進階提升的職業(yè)開發(fā)者都可以有系統(tǒng)性學(xué)習(xí)的機會。

系統(tǒng)性的掌握技術(shù)開發(fā)以及相關(guān)要求,對個人就業(yè)以及職業(yè)發(fā)展都有著潛在的幫助,希望對大家有所幫助。后續(xù)會陸續(xù)更新 Xilinx 的 Vivado、ISE 及相關(guān)操作軟件的開發(fā)的相關(guān)內(nèi)容,學(xué)習(xí)FPGA設(shè)計方法及設(shè)計思想的同時,實操結(jié)合各類操作軟件,會讓你在技術(shù)學(xué)習(xí)道路上無比的順暢,告別技術(shù)學(xué)習(xí)小BUG卡破腦殼,告別目前忽悠性的培訓(xùn)誘導(dǎo),真正的去學(xué)習(xí)去實戰(zhàn)應(yīng)用,這種快樂試試你就會懂的。話不多說,上貨。

在FPGA中何時用組合邏輯或時序邏輯

在設(shè)計FPGA時,大多數(shù)采用Verilog HDL或者VHDL語言進行設(shè)計(本文重點以verilog來做介紹)。設(shè)計的電路都是利用FPGA內(nèi)部的LUT和觸發(fā)器等效出來的電路。

數(shù)字邏輯電路分為組合邏輯電路和時序邏輯電路。時序邏輯電路是由組合邏輯電路和時序邏輯器件構(gòu)成(觸發(fā)器),即數(shù)字邏輯電路是由組合邏輯和時序邏輯器件構(gòu)成。所以FPGA的最小單元往往是由LUT(等效為組合邏輯)和觸發(fā)器構(gòu)成。

在進行FPGA設(shè)計時,應(yīng)該采用組合邏輯設(shè)計還是時序邏輯?這個問題是很多初學(xué)者不可避免的一個問題。

設(shè)計兩個無符號的8bit數(shù)據(jù)相加的電路。

組合邏輯設(shè)計代碼:

01fa80d8-c78a-11ed-bfe3-dac502259ad0.png

對應(yīng)的電路為:

0214c538-c78a-11ed-bfe3-dac502259ad0.png

時序邏輯對應(yīng)代碼為:

021d9032-c78a-11ed-bfe3-dac502259ad0.png

對應(yīng)的電路為:

022e12ae-c78a-11ed-bfe3-dac502259ad0.png

可以思考一下,這個兩種設(shè)計方法都沒有任何錯誤。那么在設(shè)計時應(yīng)該用哪一種呢?

在設(shè)計時,有沒有什么規(guī)定必須要用組合邏輯或者時序邏輯?例如:在verilog中,在always中被賦值了就必須是reg類型,assign賦值了就必須是wire類型。很遺憾的是,目前沒有任何的規(guī)定。

下面幾點筆者平時自己做設(shè)計的經(jīng)驗,在這里分享一下:

帶有反饋的必須用時序邏輯

何為帶有有反饋?即輸出結(jié)果拉回到輸入。

自加一計數(shù)器。

代碼為:

02356842-c78a-11ed-bfe3-dac502259ad0.png

對應(yīng)的電路為:

0245679c-c78a-11ed-bfe3-dac502259ad0.png

這種電路在工作時,就會出現(xiàn)無限反饋,不受任何控制,一般情況下,我們認(rèn)為結(jié)果沒有任何意義。

和上面的情況類似的還有取反。

0250b782-c78a-11ed-bfe3-dac502259ad0.png

類似情況還有很多就不在一一列舉。

上述說的情況都是直接帶有反饋,下面說明間接反饋。

代碼為:

02619070-c78a-11ed-bfe3-dac502259ad0.png

從代碼上來看,沒有什么明確反饋,下面看實際對應(yīng)的電路。

026928d0-c78a-11ed-bfe3-dac502259ad0.png

從實際的電路上來看,一旦運行起來,還是會出現(xiàn)無限反饋,不受任何控制。

還有一種情況是帶有控制的反饋。

設(shè)計代碼為:

0277f4fa-c78a-11ed-bfe3-dac502259ad0.png

這個電路可以等效為:

02802328-c78a-11ed-bfe3-dac502259ad0.png

在flag等于1期間,此電路依然會無限制的反饋,無法確定在此期間進行了多少次反饋。

從代碼的角度理解是flag變化一次,加一次。可是對應(yīng)于電路后,和預(yù)想的是不相同的。

說了這么多的這么多不對的情況,下面考慮正確的情況。

028f1d74-c78a-11ed-bfe3-dac502259ad0.png

設(shè)計代碼為:

029a348e-c78a-11ed-bfe3-dac502259ad0.png

在上述的電路中,clk每來一個上升沿,cnt的數(shù)值增加一??梢杂米饔嫊r使用。

利用寄存器將反饋路徑切換即可。此時的反饋是可控制,并且此時的結(jié)果就有了意義。

其他的反饋中,加入寄存器即可。而加入寄存器后,就變?yōu)闀r序邏輯。

根據(jù)時序?qū)R關(guān)系進行選擇

在很多的設(shè)計時,沒有反饋,那么應(yīng)該如何選擇呢?

舉例說明:輸入一個八位的數(shù)據(jù)(idata),然后將此八位數(shù)據(jù)進行平方后,擴大2倍,作為輸出。要求輸出結(jié)果(result)時,將原數(shù)據(jù)同步輸出(odata),即數(shù)據(jù)和結(jié)果在時序上是對齊的。

設(shè)計代碼為:

02a58ba4-c78a-11ed-bfe3-dac502259ad0.png

這種設(shè)計方法是可以的,因為都采用組合邏輯設(shè)計,odata和result都是和idata同步的,只有邏輯上的延遲,沒有任何時鐘的延遲。

另外一種設(shè)計代碼為:

02ad891c-c78a-11ed-bfe3-dac502259ad0.png

這種設(shè)計方法為錯誤,odata的輸出是和idata同步的,而result的輸出將會比idata晚一拍,最終導(dǎo)致result要比odata晚一拍,此時結(jié)果為不同步,設(shè)計錯誤。

修改方案為:將result的寄存器去掉,修改為組合邏輯,那就是第一種設(shè)計方案。第二種為將odata也進行時序邏輯輸出,那么此時odata也將會比idata延遲一拍,最終結(jié)果為result和odata同步輸出。

根據(jù)運行速度進行選擇

在數(shù)字邏輯電路中,中間某一部分為組合邏輯,兩側(cè)的輸入或者輸出也會對延遲或者輸入的數(shù)據(jù)速率有一定的要求。

02bac334-c78a-11ed-bfe3-dac502259ad0.png

組合邏輯1越復(fù)雜延遲越大,而導(dǎo)致的結(jié)果就是clk的時鐘速率只能降低,進而導(dǎo)致設(shè)計結(jié)果失敗。

當(dāng)組合邏輯1無法進行優(yōu)化時,還想要達到自己想要的速度時,我們可以進行邏輯拆分,增加數(shù)據(jù)的輸出潛伏期,增加數(shù)據(jù)的運行速度。

02c77804-c78a-11ed-bfe3-dac502259ad0.png

將組合邏輯1的功能拆分為組合邏輯A和組合邏輯B,此時,輸入的數(shù)據(jù)得到結(jié)果雖然會多延遲一拍,但是數(shù)據(jù)的流速會變快。

那么這個和選用組合邏輯和時序邏輯有什么關(guān)系呢?

舉例說明:目前要設(shè)計模塊A,不涉及反饋,不涉及時序?qū)R等,可以采取組合邏輯設(shè)計也可以采用時序邏輯設(shè)計。

模塊A的輸出連接到模塊B,經(jīng)過一些變換(組合邏輯N)連接到某個寄存器K上。如果模塊A采用組合邏輯,那么模塊A的組合邏輯和模塊B到達寄存器K之前的組合邏輯N會合并到一起。那么此時組合邏輯的延遲就會變得很大,導(dǎo)致整體設(shè)計的時鐘速率上不去。

當(dāng)運行速率比較快時,建議對于復(fù)雜的組合邏輯進行拆分,有利于時序分析的通過。

在上述的三個規(guī)則中,第一個和第二個用的是最多的,第三個在設(shè)計時,有時不一定能夠注意到,當(dāng)出現(xiàn)時序違例時,知道拆分能夠解決問題就可以。


本文由電子發(fā)燒友社區(qū)發(fā)布,轉(zhuǎn)載請注明以上來源。如需社區(qū)合作及入群交流,請?zhí)砑?/span>微信EEFans0806,或者發(fā)郵箱liuyong@huaqiu.com。

02de6fa0-c78a-11ed-bfe3-dac502259ad0.png

熱門推薦干貨好文

1、RK3568!四核64位ARMv8.2A架構(gòu),匯聚編譯源碼及實戰(zhàn)樣例

2、開源作品秀,教你如何DIY一款自己的聲源跟蹤小車

3、ARM架構(gòu)國產(chǎn)MCU移植!國民技術(shù)N32系列開源移植樣例合集

4、低成本ESP32方案,支持OpenHarmony系統(tǒng)開發(fā)(附10+項目樣例Demo)

5、從0到1玩轉(zhuǎn)瑞薩RA4系列開發(fā)板,教你變著花樣玩板子

6、四核64位,超強CPU ,看RK3568“競”開發(fā)板DEMO!

7、人工智能也能這么玩, 簡單快速入手,還能自定義AI運算

8、全部開源 | 基于全志V85X的運動相機,工業(yè)網(wǎng)關(guān),可穿戴式攝像頭

9、高性能雙核RISC-V,滿足大多數(shù)開發(fā),這款國產(chǎn)MCU工程師都愛


原文標(biāo)題:【教程分享】在FPGA中何時用組合邏輯或時序邏輯?

文章出處:【微信公眾號:電子發(fā)燒友論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    vivado時序分析相關(guān)經(jīng)驗

    存在不滿足時序要求的邏輯級數(shù)。邏輯級數(shù)過多一般可以通過插入寄存器打拍子,分割冗長的組合邏輯。 線延時較長時,一般是因為扇出較大。 ”repo
    發(fā)表于 10-30 06:58

    MDD 邏輯IC的邏輯電平不兼容問題與解決方案

    現(xiàn)代電子系統(tǒng),MDD辰達半導(dǎo)體邏輯IC(集成電路)扮演著至關(guān)重要的角色,廣泛應(yīng)用于數(shù)據(jù)處理、時序控制、信號轉(zhuǎn)換等各類電路。隨著技術(shù)的進
    的頭像 發(fā)表于 10-29 09:39 ?66次閱讀
    MDD <b class='flag-5'>邏輯</b>IC的<b class='flag-5'>邏輯</b>電平不兼容問題與解決方案

    數(shù)字電路—22、時序邏輯電路

    時序電路的邏輯功能可用邏輯表達式、狀態(tài)表、卡諾圖、狀態(tài)圖、時序圖和邏輯圖6種方式表示,這些表示方法
    發(fā)表于 03-26 15:03

    解密邏輯單元與CoreScore得分的關(guān)系

    FPGA 通過查找表 (LUT) 實現(xiàn)邏輯功能。這些 LUT 類似于真值表卡諾圖 (Karnaugh map),FPGA 可以通過組合多個
    的頭像 發(fā)表于 02-06 15:06 ?635次閱讀
    解密<b class='flag-5'>邏輯</b>單元與CoreScore得分的關(guān)系

    邏輯的常見誤區(qū)及解決方法

    邏輯(Exclusive OR,簡稱XOR)在理解和應(yīng)用過程,確實存在一些常見的誤區(qū)。以下是對這些誤區(qū)的分析以及相應(yīng)的解決方法: 一、常見誤區(qū) 混淆邏輯異或與按位異
    的頭像 發(fā)表于 11-19 09:56 ?1318次閱讀

    如何利用邏輯提高數(shù)據(jù)處理效率

    計算機科學(xué)和數(shù)據(jù)處理領(lǐng)域,邏輯(XOR)是一種基本的位運算,它在多個方面展現(xiàn)出其獨特的價值。 邏輯的原理
    的頭像 發(fā)表于 11-19 09:54 ?1136次閱讀

    邏輯異或與異或門的工作原理

    邏輯(Exclusive OR,簡稱XOR)與異或門的工作原理是數(shù)字邏輯電路的核心概念。以下是對邏輯
    的頭像 發(fā)表于 11-19 09:52 ?5264次閱讀

    邏輯邏輯的比較分析

    邏輯(Exclusive OR,簡稱XOR)和邏輯(OR)是數(shù)字邏輯和編程兩種基本的
    的頭像 發(fā)表于 11-19 09:48 ?2126次閱讀

    邏輯運算符Python的用法

    ,Python的 ^ 符號實際上是一個按位異運算符,用于對整數(shù)的二進制表示進行異操作。 盡管如此,我們?nèi)匀豢梢酝ㄟ^一些方法來實現(xiàn)邏輯
    的頭像 發(fā)表于 11-19 09:46 ?1143次閱讀

    邏輯異或在數(shù)字電路的作用

    邏輯(Exclusive OR,簡稱XOR)在數(shù)字電路扮演著至關(guān)重要的角色。以下是邏輯異或在數(shù)字電路的幾個主要作用: 一、實現(xiàn)基本
    的頭像 發(fā)表于 11-19 09:44 ?2250次閱讀

    邏輯異或在編程的使用

    計算機科學(xué)和編程,邏輯運算是構(gòu)建復(fù)雜算法和數(shù)據(jù)處理的基礎(chǔ)。邏輯(XOR)是一種二元運算,它比較兩個輸入值,并在輸入值不同時返回真(t
    的頭像 發(fā)表于 11-19 09:41 ?1272次閱讀

    邏輯的定義和應(yīng)用 邏輯異或與邏輯與的區(qū)別

    和編程中有著廣泛的應(yīng)用。 邏輯的定義 邏輯,也稱為異運算,是一種二元邏輯運算,
    的頭像 發(fā)表于 11-19 09:40 ?3174次閱讀

    TTL邏輯門的種類及應(yīng)用

    。基本邏輯門包括: 非門(NOT) :只有一個輸入和一個輸出,輸出是輸入的邏輯反。 與門(AND) :多個輸入,只有當(dāng)所有輸入都為高電平時,輸出才為高電平。 門(OR) :多個輸入,只要有一個輸入為高電平,輸出就為高電平。 異
    的頭像 發(fā)表于 11-18 10:36 ?2147次閱讀

    TTL電子工程的應(yīng)用實例

    是數(shù)字電路設(shè)計的基礎(chǔ)。它們包括基本的邏輯操作,如與(AND)、(OR)、非(NOT)、異(XOR)等。這些邏輯門可以
    的頭像 發(fā)表于 11-18 10:25 ?4853次閱讀

    FPGA編碼風(fēng)格介紹

    組合邏輯環(huán)路(Combinational Loops):指組合邏輯的輸出信號不經(jīng)過任何時序邏輯
    的頭像 發(fā)表于 11-15 10:49 ?853次閱讀
    <b class='flag-5'>FPGA</b>編碼風(fēng)格介紹