亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設計仿真之探討源端串聯(lián)端接

海馬硬件 ? 來源:海馬硬件 ? 作者:海馬硬件 ? 2022-12-07 11:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:一博科技高速先生成員 孫宜文

上期高速線生簡單介紹了反射原理也提到了源端串聯(lián)端接,筆者借此篇文章再深入探討下,本文使用Sigrity Topology Explorer 17.4仿真軟件。

0e151b83f12845f396ce0c238859f60e~tplv-tt-shrink:640:0.image
938da7cf57c148ed82b0a0cf81f25689~tplv-tt-shrink:640:0.image

搭建一個簡單的電路模型,給一個上升沿和下降沿均為0.5ns的脈沖波形,電壓跳變?yōu)?V-2V-0V,高電平持續(xù)時間為10ns,假定芯片內(nèi)部驅(qū)動17ohm,路徑中傳輸線的時延為1ns,一起看下這個鏈路的接收端和發(fā)送端波形:

f3ebb98e05dd4947bf22d4f53c2b8923~tplv-tt-shrink:640:0.image
cd9909c0e7ed46078c4b30c8b834d533~tplv-tt-shrink:640:0.image

仿真結(jié)果:

db893201a2074f65a3194de93e833e49~tplv-tt-shrink:640:0.image

傳輸線阻抗50ohm,通道末端開路。實際電路在工作的時候,末端通常是高阻狀態(tài),也就是和開路差不多。信號到達末端全反射,每個時間階段觀測點的電壓值這里就不做解釋了,感興趣的讀者可以結(jié)合反射系數(shù)計算。

負載端接收到信號過沖很大,當在靠近源端的地方加上33ohm的電阻后仿真結(jié)果如下:

cbd072ca2a6246b88d10af93bc96b7da~tplv-tt-shrink:640:0.image
057ba3ef65594285a7f46f826782e14f~tplv-tt-shrink:640:0.image

源端阻抗得到匹配

接下來我們用實際情況做例子,模擬一個33Mbps的local bus信號,發(fā)現(xiàn)無端接時候的信號波形,只有一點小小的過沖,是一個還不錯的信號波形。

c2f23c8769c1465f92b0bea2044e6cc1~tplv-tt-shrink:640:0.image

但我們把速率調(diào)到200Mbps,大概是DDR1的速率,發(fā)現(xiàn)不端接會有很大的過沖。

14bce0d0845d4a04b56934535311c457~tplv-tt-shrink:640:0.image

看來隨著速率的提高,阻抗不匹配的鏈路中,源端串聯(lián)還是有必要的。那么我們該如何判斷何時需要端接?

這里和信號的上升時間Tr及傳輸線延時TD有關(guān),下面有個經(jīng)驗公式可提供參考:

TD=20%Tr

我們來驗證下公式,拿剛才的示例繼續(xù)仿真,調(diào)整參數(shù),上升時間是0.5ns,傳輸線延時是1ns,遞減傳輸線延時,從1ns逐漸減小至0.1ns(20%Tr),觀察負載端的信號質(zhì)量。

8f7171be2702427fb78faa56ddbcb4bf~tplv-tt-shrink:640:0.image

看起來,Tr減小到0.1ns的時候,反射噪聲約為12%,不同的結(jié)構(gòu),不同的信號要求不同,具體看信號能容忍多大的噪聲,僅作為快速定位的經(jīng)驗參考。另外需要注意串阻需要盡量靠近源端,不然會引起多次反射,降低端接效果,甚至導致信號更差,來看下不同位置的串阻帶來的影響。

fe1bbc0644ad4577a22ce92461158ab9~tplv-tt-shrink:640:0.image
c517fcd9f97c4b2a869adf4a52e5dd72~tplv-tt-shrink:640:0.image

文末總結(jié)下源端串聯(lián)端接的優(yōu)點:

源端串聯(lián)通過靠近芯片發(fā)送端串聯(lián)電阻,使得該串聯(lián)電阻與芯片的內(nèi)阻之和盡量與傳輸線阻抗一致。該端接簡單功耗小,不會給驅(qū)動器帶來額外的直流負載,只需要一個電阻就可以抑制驅(qū)動端到負載端的二次反射,常適用于點對點的拓撲上。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 串聯(lián)
    +關(guān)注

    關(guān)注

    6

    文章

    442

    瀏覽量

    39055
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4384

    文章

    23665

    瀏覽量

    419083
  • 仿真軟件
    +關(guān)注

    關(guān)注

    21

    文章

    273

    瀏覽量

    31510
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    告別傳統(tǒng)仿真困局:Sigrity X 三大突破破解PCB設計難題

    在當今電子領域,產(chǎn)品復雜性持續(xù)攀升,而上市時間窗口卻不斷收縮。從信號完整性、電源完整性,到電磁干擾與熱效應等多個方面——現(xiàn)代PCB設計面臨諸多相互關(guān)聯(lián)的電氣挑戰(zhàn),僅依靠直覺和傳統(tǒng)測試方法已難以應對
    的頭像 發(fā)表于 09-12 16:07 ?523次閱讀
    告別傳統(tǒng)<b class='flag-5'>仿真</b>困局:Sigrity X 三大突破破解<b class='flag-5'>PCB設計</b>難題

    深度解讀PCB設計布局準則

    無論您是在進行高速設計,還是正在設計一塊高速PCB,良好的電路板設計實踐都有助于確保您的設計能夠按預期工作并實現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設計布局準則
    的頭像 發(fā)表于 09-01 14:24 ?5830次閱讀
    深度解讀<b class='flag-5'>PCB設計</b>布局準則

    上海圖元軟件國產(chǎn)高端PCB設計解決方案

    在當今快速發(fā)展的電子行業(yè)中,高效、精確的PCB(印刷電路板)設計工具是確保產(chǎn)品競爭力的關(guān)鍵。為滿足市場對高性能、多功能PCB設計工具的需求,上海圖元軟件推薦一款專為專業(yè)人士打造的國產(chǎn)高端PCB設計解決方案。
    的頭像 發(fā)表于 08-08 11:12 ?3752次閱讀
    上海圖元軟件國產(chǎn)高端<b class='flag-5'>PCB設計</b>解決方案

    PCB設計,輕松歸檔,效率倍增!

    PCB設計一鍵歸檔簡化流程,提升效率,一鍵歸檔,盡在掌握!在電子產(chǎn)品設計領域,PCB設計工作完成后,需要輸出不同種類的文件給到PCB生產(chǎn)商,產(chǎn)線制造部門,測試部門,同時還需將設計文件進行歸檔管理
    的頭像 發(fā)表于 05-26 16:17 ?416次閱讀
    <b class='flag-5'>PCB設計</b>,輕松歸檔,效率倍增!

    原理圖和PCB設計中的常見錯誤

    在電子設計領域,原理圖和PCB設計是產(chǎn)品開發(fā)的基石,但設計過程中難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設計中的常見錯誤,整理成一份實用的速查清單,以供參考。
    的頭像 發(fā)表于 05-15 14:34 ?783次閱讀

    開關(guān)電源的輸入電容的PCB設計技巧

    在設計開關(guān)電源電路的PCB時,輸入電容的布局和布線至關(guān)重要,它直接影響電路的性能、效率和EMI表現(xiàn)。以下是輸入電容的PCB設計技巧: 1. 盡量靠近功率開關(guān)和輸入 理由:輸入電容的主要作用是為
    發(fā)表于 04-07 11:06

    SMT貼片前必知!PCB設計審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設計進行審查和確認需關(guān)注哪些問題?SMT貼片加工前的PCB設計審查流程。在SMT貼片加工中,PCB設計的審查和確認是確保加
    的頭像 發(fā)表于 04-07 10:02 ?591次閱讀

    【功能上線】華秋PCB下單新增“3D仿真預覽”,讓PCB設計缺陷無處遁形

    華秋PCB下單新增“3D仿真預覽”,讓PCB設計缺陷無處遁形
    的頭像 發(fā)表于 03-28 14:54 ?1766次閱讀
    【功能上線】華秋<b class='flag-5'>PCB</b>下單新增“3D<b class='flag-5'>仿真</b>預覽”,讓<b class='flag-5'>PCB設計</b>缺陷無處遁形

    PCB】四層電路板的PCB設計

    放置,這樣做町以減小由數(shù)字 開關(guān)引起的di/dt出效應。 3 PCB電路及電路抗干擾措施 抗干擾設計與具體電路有著密切的關(guān)系,也是一個很復雜的技術(shù)問題。這里結(jié)合在PCB設計過程中的經(jīng)驗做一些簡單
    發(fā)表于 03-12 13:31

    中興通訊的PCB設計規(guī)范

    中興通訊的PCB設計規(guī)范
    發(fā)表于 02-08 15:31 ?8次下載

    大功率PCB設計思路與技巧

    大功率PCB設計是一項挑戰(zhàn)性極強的任務。它不僅要求工程師具備深厚的電子理論知識,還需要豐富的實踐經(jīng)驗和精湛的設計技巧。以下是針對剛接觸大功率PCB設計的工程師的設計思路與技巧指南。 一、設計總體思維
    的頭像 發(fā)表于 01-27 17:48 ?1373次閱讀
    大功率<b class='flag-5'>PCB設計</b>思路與技巧

    電子工程師的PCB設計經(jīng)驗

    本文分享了電子工程師在PCB設計方面的經(jīng)驗,包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學者掌握PCB設計的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?2076次閱讀

    不可忽視!PCB設計中線寬的“微”妙之處

    一站式PCBA智造廠家今天為大家講講PCB設計中線寬設計的重要性有哪些?PCB設計中線寬設計的重要性。作為電子元器件之間的橋梁,PCB通過精密布局的導電路徑(線路)來實現(xiàn)信號傳輸與電源分配。其中
    的頭像 發(fā)表于 12-25 14:39 ?931次閱讀

    使用高速ADC的CMOS輸出模式,在ADC的數(shù)據(jù)輸出引腳需要串聯(lián)33歐的端接電阻嗎?

    最近項目在做通過xilinx的ZYNQ控制ADC采樣。ADC準備采用ADS5545的CMOS輸出模式。我在布板時用Hyperlynx仿真時發(fā)現(xiàn)有過沖現(xiàn)象,推薦串聯(lián)33歐的端接電阻。想問一下在ADC的數(shù)據(jù)輸出引腳需要
    發(fā)表于 12-10 06:24

    一篇“從入門到上手”的PCB設計教程

    這是一篇面向神馬都不懂的小白玩家的PCB設計教程。希望能幫助大家快速上手PCB的設計。
    的頭像 發(fā)表于 11-08 04:49 ?3650次閱讀