亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

講解SystemVerilog中對于process的多種控制方式

路科驗證 ? 來源:杰瑞IC驗證 ? 作者:老黃鴨 ? 2022-09-26 15:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Hello everybody,我們接著上期的Process(1)-產(chǎn)生進(jìn)程的方式繼續(xù)講解SystemVerilog中對于process的多種控制方式。 本期黃鴨哥主要給大家講解 named block、wait_order、wait_fork、disable,還有SystemVerilog中的內(nèi)建類:process類。

1

Namedblock

Block,也就是語句塊,SystemVerilog提供了兩種類型的語句塊,分別是begin…end為代表的順序語句塊,還有以fork…join為代表的并發(fā)語句塊。 這兩種block都是工程項目中常用的block,但是,大家可能都不知道block也是可以命名的,就像我們每個人的名字一樣,名字是我們每個人的一個標(biāo)識。 通過這個標(biāo)識,我們可以訪問block中的變量、parameter等。

a566d294-3d51-11ed-9e49-dac502259ad0.png

圖1 圖1中,initial begin…end中有兩個named block,分別為順序執(zhí)行的block_a和并發(fā)執(zhí)行的block_b。 我們可以通過在block的開頭和結(jié)束編寫上標(biāo)識名,也可以只在開頭進(jìn)行編寫; 如果是在block的開頭和結(jié)束都有對應(yīng)的標(biāo)識名,則這兩標(biāo)識名必須相同,否則會編譯報錯。

a5a3189e-3d51-11ed-9e49-dac502259ad0.png

圖2 從圖1和圖2中我們還可以看到,int類型的變量和parameter的作用范圍都是在各自block范圍內(nèi)的。 所以,我們要記住,如果需要訪問block中的變量或者parameter,則需要給block進(jìn)行命名,并且,block中的變量、parameter都是相互獨(dú)立的。

2

wait_order、wait fork

SystemVerilog提供了兩大類process的控制方式,分別為wait和disable。 wait中又包含了三小類:wait、wait_order、wait fork。 其中,wait相對簡單,在這就不說了,黃鴨哥只介紹后兩種。 那么,什么是wait_order? 黃鴨哥總結(jié)一句:wait_order會阻塞等待多個事件的觸發(fā),并且要求這幾個事件間發(fā)生的順序和設(shè)置的一致。 這句話該怎么理解呢?我們來看下例子:

a5c9b8be-3d51-11ed-9e49-dac502259ad0.png

圖3 例子中包含3個event,3個event分別在3個并發(fā)進(jìn)程中進(jìn)行觸發(fā),event_1在第50個timeunit被觸發(fā),event_2在第30個timeunit被觸發(fā),event_3在第100個timeunit的時候被觸發(fā)。 wait_order需要阻塞到3個事件依次按照event_2、event_1、event_3的順序進(jìn)行觸發(fā)后才能往下執(zhí)行。這就是wait_order的用法。 wait中另外一個重要的用法是wait fork,關(guān)于它的用法,黃鴨哥總結(jié)了三句話: ① wait fork會引起調(diào)用進(jìn)程阻塞,直到它的所有子進(jìn)程結(jié)束 ② wait fork的目的是用來確保所有子進(jìn)程執(zhí)行結(jié)束; ③ wait fork作用父進(jìn)程下的子進(jìn)程,而不包括子進(jìn)程下的子進(jìn)程。

a5ffa762-3d51-11ed-9e49-dac502259ad0.png

圖4 圖4中initial語句塊包含4個子進(jìn)程,proc_1~proc_4。 其中,proc_4子進(jìn)程中還含有一個子進(jìn)程proc_4_1,此進(jìn)程就是initial語句塊的子進(jìn)程的子進(jìn)程。 按照上面黃鴨哥總結(jié)的三點來看,wait fork應(yīng)該只需要等待到第2個子進(jìn)程:proc_2執(zhí)行結(jié)束,因為wait fork只會作用到子進(jìn)程,不會作用到子進(jìn)程的子進(jìn)程(不論是fork…join,fork…join_any還是fork…join_none產(chǎn)生的進(jìn)程)。 我們來看下仿真結(jié)果驗證下我們的理論:

a67f537c-3d51-11ed-9e49-dac502259ad0.png

圖5 果然,wait fork只等待到proc_2,在第200個timeunit就打印出了“wait fork finish”。

3

disable 、disable fork

上面說完了wait,我們接著說SystemVerilog中第二大類的進(jìn)程控制方式:disable。 disable語句常用的多種方式包括:disable named_block、disable task_name和disable fork等,調(diào)用disable語句將會終止指定的進(jìn)程

a6cfcf82-3d51-11ed-9e49-dac502259ad0.png

圖6 圖6里調(diào)用了disable,終止了對應(yīng)的帶標(biāo)識名的block,從仿真截圖中可以看出,block_1并沒有正常結(jié)束,而是中途被終止了。

a6f043b6-3d51-11ed-9e49-dac502259ad0.png

圖7 上圖中disable proc_a相當(dāng)于return,它會直接終止當(dāng)前的task。 而關(guān)于disable fork,這個是我們工程項目中使用的最多的一類,也是最容易踩坑的一類,disable fork的用法我推薦大家學(xué)習(xí)下Q哥的一篇文章:disable fork,你真的會用嗎? 感興趣的同學(xué)可以點進(jìn)去看看,他在里面有很詳細(xì)的描述,黃鴨哥在這里就不多說了。

4

內(nèi)建類:process

SystemVerilog中內(nèi)建了一種class,可以對進(jìn)程進(jìn)行訪問和控制,此種class就是process,我們先來看下process類的原型:

a789290a-3d51-11ed-9e49-dac502259ad0.png

圖8 process類中定義了一個枚舉變量state,表示當(dāng)前進(jìn)程的幾種執(zhí)行狀態(tài):FINISHED,RUNNING,WAITING,SUSPENDED,KILLED。 另外,還聲明了幾種task和function,我們通過下面的表格來簡單了解下:
Method Describe
self() 獲取當(dāng)前進(jìn)程的句柄,process類不能主動的通過new來進(jìn)行創(chuàng)建,只能通過initial…begin…end,final…begin…end,4個always procedure,3個fork procedure和dynamic process來產(chǎn)生
status() 獲取當(dāng)前進(jìn)程的狀態(tài):FINISH: 該進(jìn)程已經(jīng)結(jié)束了RUNNING: 該進(jìn)程正在運(yùn)行WAITING: 該進(jìn)程等待阻塞條件SUSPENDED:該進(jìn)程停止了,等待resume,當(dāng)前狀態(tài)只能通過調(diào)用process類中的resume函數(shù)來解除KILLED: 該進(jìn)程被強(qiáng)制終止了
kill() 終止該進(jìn)程以及該進(jìn)程的子進(jìn)程
await() 等待其他進(jìn)程結(jié)束,不能在該進(jìn)程中,調(diào)用該方法,只能是別的進(jìn)程調(diào)用本進(jìn)程的await()來阻塞本進(jìn)程
suspend() 掛起該進(jìn)程
resume() 恢復(fù)該進(jìn)程
srandom(int seed) 設(shè)置進(jìn)程的隨機(jī)種子
表1 有人會問了,這么多的method,我們都該記住嗎? 黃鴨哥覺得不是的,只需要記住這里面常用的幾個method:self(),status(),kill()就可以了,我們最后再來看個例子,加深下理解:

a7b8d088-3d51-11ed-9e49-dac502259ad0.png

圖9

a7de7306-3d51-11ed-9e49-dac502259ad0.png

圖10 圖9展示了這三個method的用法,通過self()獲取進(jìn)程的句柄,然后傳遞給定義的兩個process類; 調(diào)用status()可以獲取到process_1和process_2進(jìn)程的執(zhí)行狀態(tài),在100個timeunit的時候,process_1已經(jīng)執(zhí)行結(jié)束,而process_2則處于阻塞狀態(tài); 當(dāng)再次經(jīng)過100個timeunit時,調(diào)用kill()終止了process_2的繼續(xù)執(zhí)行,從這里可以看出,要終止一個進(jìn)程,除了disable、disable fork之外,還可以調(diào)用process.kill()。

總結(jié)

process就講到這了,我們再回顧下今天的要點: 1、block可以進(jìn)行命名,命名之后就可以通過標(biāo)識名訪問block內(nèi)部的變量和parameter,還可以通過disable named_block終止此block。 2、進(jìn)程的兩大控制方式:wait、disable。 3、SystemVerilog內(nèi)建類,process類,可以通過process類訪問進(jìn)程和控制進(jìn)程。 4、三種終止進(jìn)程的方式:disable、disable fork、process.kill()。 審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Verilog
    +關(guān)注

    關(guān)注

    30

    文章

    1369

    瀏覽量

    113929
  • Block
    +關(guān)注

    關(guān)注

    0

    文章

    26

    瀏覽量

    15099
  • Process
    +關(guān)注

    關(guān)注

    0

    文章

    17

    瀏覽量

    12427

原文標(biāo)題:扒一扒SystemVerilog中的Process之進(jìn)程控制

文章出處:【微信號:Rocker-IC,微信公眾號:路科驗證】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    串口通信有哪些方式

    串口通信(Serial Communication)是一種通過串行方式逐位傳輸數(shù)據(jù)的通信方式,廣泛應(yīng)用于嵌入式系統(tǒng)、工業(yè)控制、儀器儀表等領(lǐng)域。其通信方式可根據(jù)不同的分類標(biāo)準(zhǔn)劃分為
    的頭像 發(fā)表于 09-28 18:02 ?636次閱讀

    芯資訊|廣州唯創(chuàng)電子WT2003H語音芯片控制方式全解析

    在智能硬件開發(fā),語音芯片的控制方式直接影響設(shè)備的功能設(shè)計與用戶體驗。廣州唯創(chuàng)電子WT2003H系列語音芯片憑借其多樣化的控制接口和靈活的交互設(shè)計,成為工業(yè)設(shè)備、智能家居及新能源汽車等
    的頭像 發(fā)表于 05-28 09:08 ?446次閱讀
    芯資訊|廣州唯創(chuàng)電子WT2003H語音芯片<b class='flag-5'>控制</b><b class='flag-5'>方式</b>全解析

    【干貨分享】開關(guān)電源環(huán)路補(bǔ)償設(shè)計步驟講解

    1. 理論講解 本文將講述實際環(huán)路補(bǔ)償?shù)脑O(shè)計步驟。 對于硬件工程師來說,開關(guān)電源和運(yùn)放的信號處理電路是最常遇到的,都是典型的帶負(fù)反饋的閉環(huán)控制系統(tǒng)。因此,這兩類電路設(shè)計的穩(wěn)定性和控制
    發(fā)表于 04-28 17:02

    如何合理地選用變頻器控制方式?

    合理地選用變頻器的控制方式,需要根據(jù)實際的應(yīng)用場景、負(fù)載特性以及控制需求等多方面因素進(jìn)行綜合考慮。以下是一些具體的選用原則和建議: 一、應(yīng)用場景與控制需求 1. 節(jié)能需求: ? ?●
    的頭像 發(fā)表于 04-28 07:36 ?607次閱讀
    如何合理地選用變頻器<b class='flag-5'>控制</b><b class='flag-5'>方式</b>?

    EtherCAT運(yùn)動控制器歸零模式介紹

    正運(yùn)動多種歸零模式講解,歸零的配置方法與實現(xiàn)效果
    的頭像 發(fā)表于 04-03 14:46 ?732次閱讀
    EtherCAT運(yùn)動<b class='flag-5'>控制</b>器歸零模式介紹

    不同設(shè)備電源濾波器接線方式的差異

    本文闡述了電源濾波器在不同設(shè)備的重要性,并針對家用電器、工業(yè)設(shè)備、醫(yī)療設(shè)備以及通信設(shè)備分別介紹了其電源濾波器的接線方式差異。在不同設(shè)備,電源濾波器的接線方式存在顯著差異,這些差異反
    的頭像 發(fā)表于 03-28 17:16 ?686次閱讀
    不同設(shè)備<b class='flag-5'>中</b>電源濾波器接線<b class='flag-5'>方式</b>的差異

    工業(yè)機(jī)器人4大控制方式,你知道幾種?

    目前市場上使用最多的機(jī)器人當(dāng)屬工業(yè)機(jī)器人,也是最成熟完善的一種機(jī)器人,而工業(yè)機(jī)器人能得到廣泛應(yīng)用,得益于它擁有多種控制方式,按作業(yè)任務(wù)的不同,可主要分為點位控制
    的頭像 發(fā)表于 03-13 10:11 ?1186次閱讀
    工業(yè)機(jī)器人4大<b class='flag-5'>控制</b><b class='flag-5'>方式</b>,你知道幾種?

    Discovery4100圖像控制,是通過DMD微鏡的開關(guān)方式還是調(diào)整灰度的方式進(jìn)行圖像控制的?

    您好,我們購買一套VIALUX公司的V-7001,用的就是discovery 4100的 芯片,據(jù)銷售人員跟我們介紹,控制圖像的方式是改變灰度(微鏡的反射率,想了解一下是否可以通過微鏡的開關(guān)去實現(xiàn)
    發(fā)表于 02-26 07:24

    對于BNC連接器大家知道最難解決的問題是什么?

    BNC連接器不管在那種應(yīng)用廠家中使用,都會發(fā)生來著本身的問題影響設(shè)備的穩(wěn)定。那么在使用對于BNC連接器大家知道最難解決的問題是什么?不管是難解決的還是容易解決的,都要及時發(fā)現(xiàn)并處理,接下來由德索精密工業(yè)工程師來為大家講解幾點常
    的頭像 發(fā)表于 02-20 08:58 ?638次閱讀
    <b class='flag-5'>對于</b>BNC連接器大家知道最難解決的問題是什么?

    3D打印XPR技術(shù)對于打印效果的影響?

    我是3D打印設(shè)備的制造商,我想具體了解下3D打印XPR技術(shù)對于打印效果的影響? 或者是否能提供對應(yīng)的專利信息以備查閱
    發(fā)表于 02-18 07:59

    BLDC控制中都有哪些PWM調(diào)制方式?

    做BLDC電機(jī)控制時,有很多PWM調(diào)制方式,比較常見的是HPWM_LON,也有LPWM_HON,還有HLPWM等,不同的PWM調(diào)制方式有對應(yīng)的適用場景,歡迎大家留言討論!
    發(fā)表于 02-07 10:20

    FinFet Process Flow-源漏極是怎樣形成的

    本文介紹了FinFet Process Flow-源漏極是怎樣形成的。 在FinFET制造工藝,當(dāng)完成偽柵極結(jié)構(gòu)后,接下來的關(guān)鍵步驟是形成源漏極(Source/Drain)。這一階段對于確保器件
    的頭像 發(fā)表于 01-17 11:00 ?2255次閱讀
    FinFet <b class='flag-5'>Process</b> Flow-源漏極是怎樣形成的

    FinFet Process Flow—啞柵極的形成

    了FinFET的柵極寬度,這對于控制電流流動至關(guān)重要。在22nm及以下技術(shù)節(jié)點中,由于鰭片尺寸非常小,通常通過SADP(Self-Aligned Double Patterning)或SAQP
    的頭像 發(fā)表于 01-14 13:55 ?1896次閱讀
    FinFet <b class='flag-5'>Process</b> Flow—啞柵極的形成

    不同控制方式下BUCK電路占空比比較

    在BUCK電路,占空比是一個關(guān)鍵參數(shù),它決定了輸出電壓的大小。不同的控制方式會對BUCK電路的占空比產(chǎn)生不同的影響。以下是對幾種常見控制方式
    的頭像 發(fā)表于 12-12 17:11 ?1814次閱讀

    PWM信號生成方法 PWM調(diào)制原理講解

    信號生成方法 PWM信號的生成方法多種多樣,主要包括以下幾種: 波形發(fā)生器 : 波形發(fā)生器是產(chǎn)生PWM信號的一種簡單直接的方式。 通過在波形發(fā)生器上設(shè)置相應(yīng)的參數(shù)(如頻率、占空比等),即可生成所需的PWM信號。 但這種方式通常適
    的頭像 發(fā)表于 11-28 16:34 ?5941次閱讀