亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

減少調(diào)試時(shí)間的 3 個(gè)技巧

李微波 ? 來源:夜貓煮茶 ? 作者:夜貓煮茶 ? 2022-07-14 08:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

There are a lot of potential changes that software development teams can make to decrease the time they spend debugging and get it into single-digit percentages.

工程師喜歡解決問題。這就是我們所做的。不幸的是,嵌入式軟件工程師最大的問題之一是我們制造了很多問題,然后通過花費(fèi)大量時(shí)間來修復(fù)它們(調(diào)試!)使自己成為英雄。嵌入式軟件工程師花費(fèi) 20% 到 40% 的時(shí)間進(jìn)行調(diào)試的公司很常見!值得慶幸的是,團(tuán)隊(duì)可以做出很多潛在的改變來減少他們花費(fèi)在調(diào)試上的時(shí)間,并將其降低到個(gè)位數(shù)的百分比。在本文中,我們將研究幾個(gè)減少調(diào)試時(shí)間的技巧。

提示 #1 – 擁抱測試驅(qū)動(dòng)開發(fā) (TDD)

測試驅(qū)動(dòng)開發(fā)是一種允許開發(fā)人員增量構(gòu)建他們的生產(chǎn)軟件的技術(shù),他們依靠測試來指示他們編寫的代碼。例如,TDD 讓開發(fā)人員首先編寫一個(gè)測試用例,使其失敗,然后只編寫允許該測試用例通過的代碼。然后重復(fù)該過程。

傳統(tǒng)上,嵌入式軟件開發(fā)人員會(huì)在測試之前編寫整個(gè)代碼模塊。在幾周內(nèi)編寫數(shù)千行代碼是可能的。那么,到了測試它的時(shí)候,如果它不起作用,問題在哪里呢?只有天知道!開發(fā)人員必須煞費(fèi)苦心地回顧代碼并發(fā)現(xiàn)問題所在并修復(fù)它。執(zhí)行此操作所需的時(shí)間可能相當(dāng)可觀。

另一方面,對于使用 TDD 的開發(fā)者來說,如果出現(xiàn)錯(cuò)誤并在代碼中注入了 bug,測試用例會(huì)立即告訴開發(fā)者!由于他們正在逐步編寫代碼,因此他們更有可能確切地知道他們所做的更改并可以立即解決問題。TDD 似乎需要更多時(shí)間來練習(xí),但它創(chuàng)建了一組可以在回歸測試中運(yùn)行的測試用例,以確保一切都按預(yù)期工作。TDD 一石二鳥:減少調(diào)試時(shí)間和自動(dòng)化測試。

提示 #2 – 盡可能多地開發(fā)脫靶

當(dāng)一個(gè)項(xiàng)目開始時(shí),幾乎每個(gè)嵌入式軟件開發(fā)人員的第一反應(yīng)就是獲得一塊開發(fā)板并開始編寫嵌入式代碼。不幸的是,在許多情況下,嵌入式代碼并不是我們產(chǎn)品的差異化因素。這是應(yīng)用程序代碼。雖然許多應(yīng)用程序代碼最終需要與硬件交互,但許多模塊可以脫靶開發(fā),即在主機(jī)上。

開發(fā)脫靶代碼為開發(fā)人員提供了許多減少每個(gè)調(diào)試周期所花費(fèi)時(shí)間的機(jī)會(huì)。例如,通常,要為目標(biāo)微控制器編寫和測試代碼,開發(fā)人員必須:

交叉編譯代碼

啟動(dòng)調(diào)試會(huì)話

通過 SWD 對設(shè)備進(jìn)行編程

在目標(biāo)上運(yùn)行代碼

通過在目標(biāo)上運(yùn)行代碼來驗(yàn)證代碼是否正常工作(還必須具有所有低級代碼)。

如果代碼是在主機(jī)上開發(fā)的,開發(fā)人員必須為主機(jī)編譯它,然后使用單元測試工具、仿真器或自定義程序來運(yùn)行正在開發(fā)的代碼。如果發(fā)現(xiàn)問題,修復(fù)、重新編譯并重新開始會(huì)更快。在嵌入式目標(biāo)上,僅對目標(biāo)進(jìn)行編程就會(huì)使每個(gè)周期增加幾十秒,更不用說單步執(zhí)行代碼的誘惑了。

脫靶開發(fā)/調(diào)試可能會(huì)產(chǎn)生特定的錯(cuò)誤。但是,我現(xiàn)在編寫了大約 75% 的代碼偏離目標(biāo),并且發(fā)現(xiàn)我的速度更快、效率更高。我可以快速強(qiáng)制代碼中的問題,確定原因,修復(fù)它,然后繼續(xù)前進(jìn),而不是通過嵌入式目標(biāo)跟蹤問題。當(dāng)然,有些事情會(huì)出現(xiàn)在目標(biāo)上,而不會(huì)出現(xiàn)在主機(jī)上。

提示 #3 – 掌握調(diào)試策略

人類已知的效率最低的調(diào)試方法是單步調(diào)試代碼行。不要誤會(huì)我的意思,有時(shí)間和地點(diǎn),但往往會(huì)浪費(fèi)很多時(shí)間。不幸的是,嵌入式軟件開發(fā)人員默認(rèn)使用斷點(diǎn)和單步調(diào)試。為了更好地調(diào)試,開發(fā)人員需要掌握現(xiàn)代微控制器上可用的其他調(diào)試策略。

今天,至少有八種不同的調(diào)試技術(shù)可供開發(fā)人員使用。這些技術(shù)從最簡單到最復(fù)雜的順序包括:

Watch / Expressions:為開發(fā)人員提供檢查 CPU 和外設(shè)寄存器的能力。它們通??捎糜诒O(jiān)視變量、執(zhí)行計(jì)算或在更改時(shí)停止 CPU。

斷點(diǎn):為開發(fā)人員提供在特定代碼行上停止 CPU 執(zhí)行的能力。高級斷點(diǎn)可用于設(shè)置條件語句。

printf:為開發(fā)人員提供將字符數(shù)據(jù)打印到映射的串行接口的能力。根據(jù)實(shí)現(xiàn),這可能會(huì)或可能不會(huì)影響實(shí)時(shí)性能。

斷言:這些是用于驗(yàn)證程序中特定點(diǎn)的假設(shè)的條件語句。斷言失敗通常會(huì)停止 CPU 并提供失敗斷言的文件和行位置。

Statistical Profiling:對應(yīng)用程序中的各種寄存器進(jìn)行定期采樣,這些寄存器同時(shí)發(fā)生在其運(yùn)行中。通常不會(huì)影響實(shí)時(shí)性能。例如,可能想要對程序計(jì)數(shù)器 (PC) 進(jìn)行采樣以了解正在執(zhí)行的代碼模塊。

數(shù)據(jù)分析:對包含可變數(shù)據(jù)的各種內(nèi)存位置進(jìn)行定期采樣。當(dāng)與實(shí)時(shí)可視化工具一起使用來監(jiān)控系統(tǒng)狀態(tài)、感興趣的變量變化等時(shí),數(shù)據(jù)分析會(huì)非常有用。

任務(wù)和數(shù)據(jù)跟蹤:使開發(fā)人員能夠跟蹤實(shí)時(shí)操作系統(tǒng)應(yīng)用程序中的事件。因此,開發(fā)人員可以深入了解應(yīng)用程序性能、任務(wù)延遲、運(yùn)行時(shí)間等等。

指令跟蹤:使開發(fā)人員能夠記錄在處理器上執(zhí)行的每條指令。這可用于了解測試期間的代碼覆蓋率、調(diào)試編譯器問題等。

掌握所有這些技術(shù)并知道何時(shí)使用它們可以大大減少當(dāng)缺陷確實(shí)進(jìn)入系統(tǒng)時(shí)用于調(diào)試的時(shí)間。

結(jié)論

可能會(huì)花費(fèi)大量時(shí)間調(diào)試嵌入式軟件。有時(shí),調(diào)試時(shí)間是無法避免的;但是,在許多情況下,開發(fā)人員可能會(huì)花費(fèi)比他們需要的時(shí)間更多的時(shí)間。我們已經(jīng)探索了幾個(gè)您可以進(jìn)一步調(diào)查的領(lǐng)域,以減少您和您的團(tuán)隊(duì)花費(fèi)在調(diào)試上的時(shí)間。如果您花費(fèi)超過 20% 的時(shí)間進(jìn)行調(diào)試,請?jiān)诒局芑ㄒ粋€(gè)小時(shí)確定您可以立即開始進(jìn)行哪些更改,以控制您花在調(diào)試上的時(shí)間。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 嵌入式
    +關(guān)注

    關(guān)注

    5178

    文章

    20038

    瀏覽量

    326378
  • 調(diào)試
    +關(guān)注

    關(guān)注

    7

    文章

    618

    瀏覽量

    35307
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何實(shí)現(xiàn)NXP S32K3系列MCU安全調(diào)試

    隨著汽車電子系統(tǒng)變得越來越智能,對功能安全(Safety)的要求越來越高,同時(shí)信息安全(Security)也越來越被關(guān)注,安全調(diào)試(Secure Debug)機(jī)制已成為一個(gè)重要的信息安全特性
    的頭像 發(fā)表于 08-18 11:07 ?2280次閱讀
    如何實(shí)現(xiàn)NXP S32K<b class='flag-5'>3</b>系列MCU安全<b class='flag-5'>調(diào)試</b>

    時(shí)間同步設(shè)備在復(fù)雜網(wǎng)絡(luò)環(huán)境中的調(diào)試要點(diǎn)

    時(shí)間同步設(shè)備是保障網(wǎng)絡(luò)系統(tǒng)協(xié)同運(yùn)行的基礎(chǔ)設(shè)施,尤其在金融、電力、通信等領(lǐng)域?qū)纫筝^高的場景中,其穩(wěn)定性直接影響業(yè)務(wù)連續(xù)性。在實(shí)際部署中,網(wǎng)絡(luò)環(huán)境的復(fù)雜性常給同步精度帶來挑戰(zhàn)。本文將分享幾個(gè)調(diào)試過程中的經(jīng)驗(yàn)要點(diǎn)。
    的頭像 發(fā)表于 08-13 15:48 ?240次閱讀
    <b class='flag-5'>時(shí)間</b>同步設(shè)備在復(fù)雜網(wǎng)絡(luò)環(huán)境中的<b class='flag-5'>調(diào)試</b>要點(diǎn)

    硬件調(diào)試:JLink 驅(qū)動(dòng)配置與調(diào)試技巧

    摘要: 本文深入探討了 JLink 調(diào)試器在嵌入式系統(tǒng)硬件調(diào)試中的應(yīng)用,詳細(xì)闡述了 JLink 驅(qū)動(dòng)配置的方法以及硬件調(diào)試技巧。本文以國科安芯的AS32系列MCU芯片為例,通過分析 JLink
    的頭像 發(fā)表于 06-12 23:20 ?1137次閱讀
    硬件<b class='flag-5'>調(diào)試</b>:JLink 驅(qū)動(dòng)配置與<b class='flag-5'>調(diào)試</b>技巧

    伺服電機(jī)過載燒毀這3個(gè)參數(shù)調(diào)試細(xì)節(jié)

    深入剖析伺服電機(jī)過載保護(hù)的三大關(guān)鍵參數(shù)——過載保護(hù)系數(shù)、電子齒輪比和加速度曲線,結(jié)合工程實(shí)踐中的調(diào)試技巧,幫助讀者構(gòu)建系統(tǒng)化的參數(shù)優(yōu)化方案。 一、過載保護(hù)系數(shù)的動(dòng)態(tài)平衡藝術(shù) 過載保護(hù)系數(shù)(OLP)是伺服驅(qū)動(dòng)器的第一
    的頭像 發(fā)表于 05-20 07:44 ?1215次閱讀

    FX3 GPIF CyU3PGpifWriteDataWords的傳輸時(shí)間延遲的原因?

    據(jù)包之間存在明顯的延遲(7~9us)。 我有幾個(gè)問題: 1.如何才能減少數(shù)據(jù)包之間的時(shí)間? 我希望它們能夠持續(xù)下去。 2.CyU3PGpifWriteDataWords 是否僅適用于寄存器使用? 有沒有我
    發(fā)表于 05-15 06:18

    STlinkV3mini調(diào)試器如何設(shè)計(jì)一個(gè)合身的外殼?大家有沒有好的創(chuàng)意?

    STlinkV3mini調(diào)試器如何設(shè)計(jì)一個(gè)合身的外殼?大家有沒有好的創(chuàng)意?
    發(fā)表于 04-23 06:33

    如何減少dsp啟動(dòng)時(shí)間?

    如何減少dsp啟動(dòng)時(shí)間?之前圖中Boot code(-bcode)設(shè)置為0x1時(shí),DSP啟動(dòng)時(shí)間大概為9秒。設(shè)置為0x2后,DSP的啟動(dòng)時(shí)間大概為1秒。對于Boot code(-bco
    發(fā)表于 04-15 06:14

    請問MPC5748G如何減少啟動(dòng)時(shí)間?

    我正在使用 MCP5748G。通電后大約需要 100 多毫秒才能正常工作。 正常啟動(dòng)時(shí)間是多少毫秒?如何減少啟動(dòng)時(shí)間?
    發(fā)表于 04-10 07:31

    58道問題!電子產(chǎn)品電磁兼容性學(xué)習(xí)問答~

    58個(gè)問答搞懂電子產(chǎn)品電磁兼容性(EMC)核心問題,涵蓋設(shè)計(jì)、測試與整改要點(diǎn)。Chrent問答部分1.為什么要對產(chǎn)品做電磁兼容設(shè)計(jì)?答:滿足產(chǎn)品功能要求、減少調(diào)試時(shí)間,使產(chǎn)品滿足電磁兼容標(biāo)準(zhǔn)的要求
    的頭像 發(fā)表于 04-02 17:33 ?984次閱讀
    58道問題!電子產(chǎn)品電磁兼容性學(xué)習(xí)問答~

    在SPI通信中啟動(dòng)SCLK之前如何減少CS低電平時(shí)間?

    ,如捕獲的圖像所示。 在 SCLK 開始之前,我可以采取哪些步驟來減少 CS 低電平時(shí)間?有什么指導(dǎo)或建議嗎?
    發(fā)表于 03-24 07:33

    恩智浦分享Zephyr調(diào)試技巧

    前面幾期中,我們著重給大家介紹了如何搭建Zephyr開發(fā)環(huán)境,以及如何添加自己的應(yīng)用代碼。今天讓我們開始一個(gè)新的篇章:Zephyr調(diào)試技巧以及介紹Ozone進(jìn)行Zephyr的調(diào)試分享。 Zephyr
    的頭像 發(fā)表于 03-13 09:05 ?1744次閱讀

    解鎖工業(yè)新效能:網(wǎng)關(guān)助力 PLC 遠(yuǎn)程調(diào)試

    設(shè)置,不僅耗費(fèi)大量時(shí)間和人力成本,而且在緊急故障處理時(shí),因地域限制可能導(dǎo)致生產(chǎn)長時(shí)間停滯,給企業(yè)帶來巨大損失。然而,隨著科技的不斷進(jìn)步,一種高效便捷的遠(yuǎn)程調(diào)試解決方案應(yīng)運(yùn)而生 —— 網(wǎng)關(guān)實(shí)現(xiàn)遠(yuǎn)程
    的頭像 發(fā)表于 03-05 10:34 ?506次閱讀
    解鎖工業(yè)新效能:網(wǎng)關(guān)助力 PLC 遠(yuǎn)程<b class='flag-5'>調(diào)試</b>

    FPGA設(shè)計(jì)調(diào)試流程

    調(diào)試,即Debug,有一定開發(fā)經(jīng)驗(yàn)的人一定會(huì)明確這是設(shè)計(jì)中最復(fù)雜最磨人的部分。對于一個(gè)龐大復(fù)雜的FPGA工程而言,出現(xiàn)問題的概率極大,這時(shí)如果沒有一個(gè)清晰的Debug思路,調(diào)試過程只能
    的頭像 發(fā)表于 03-04 11:02 ?1528次閱讀
    FPGA設(shè)計(jì)<b class='flag-5'>調(diào)試</b>流程

    Dali通信系統(tǒng)的調(diào)試指南

    調(diào)試通信系統(tǒng)是一個(gè)復(fù)雜的過程,涉及到對系統(tǒng)性能的測試、故障排除和優(yōu)化。以下是一個(gè)關(guān)于調(diào)試Dali通信系統(tǒng)的指南,假設(shè)Dali是一個(gè)特定的通信
    的頭像 發(fā)表于 01-10 10:47 ?1474次閱讀

    如何調(diào)試時(shí)間繼電器 時(shí)間繼電器的工作時(shí)間設(shè)置方法

    1. 了解時(shí)間繼電器的基本原理 在開始調(diào)試之前,了解時(shí)間繼電器的工作原理是非常重要的。時(shí)間繼電器通常由一個(gè)輸入電路、一
    的頭像 發(fā)表于 12-09 10:40 ?7755次閱讀