亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

用FPGA搭配3個電阻、1個電容制作的1bit SDR接收機

電子森林 ? 來源:電子森林 ? 作者:蘇老師 ? 2021-11-09 09:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電賽在即,再給大家提供一個小技能,并一些有用的Verilog代碼,對于做高頻電路題目的同學(xué)有一定的參考。

以前介紹過我們用小腳丫FPGA的一根GPIO管腳制作的FM發(fā)射機,今天再介紹一個用FPGA搭配3個電阻、1個電容制作的1bit SDR接收機,接上喇叭,可以收聽中、長波電臺,連ADC都沒有用到。

該項目由Alberto Garlassi分享在Hackaday.io上,并在Github上開源了其Verilog代碼,巧的是,他使用的FPGA正好是我們小腳丫FPGA上用到的Lattice XO2系列。

原理圖用KiCad繪制,可以看出左側(cè)的3顆電阻以及1顆電容。

在Hackaday上的一些簡介:

創(chuàng)建這個項目是為了學(xué)習(xí) Verilog 并享受 FPGA 和 SDR 帶來的樂趣。主要目標(biāo)是使用盡可能少的組件接收AM廣播電臺。所選擇的FPGA萊迪思 MachXO2 也是可以使用的最簡單的組件之一。我能夠用20米長的電線作為天線,從位于三大洲的數(shù)千公里處接收電臺。最小的BOM包括一塊30歐元的 Lattice MachXO2分線板、三個電阻器、一個電容器和一個揚聲器。為了獲得更好的性能,最好添加一個晶體振蕩器,靈敏度和音頻質(zhì)量比使用內(nèi)部振蕩器更好。

天線直接連接到輸入引腳,因為您知道靜電荷會損壞電路板。當(dāng)您厭倦了破紀(jì)錄的元件數(shù)量時,最好添加一個串聯(lián)電容器和兩個限流二極管。使用 RC 濾波器、串聯(lián)電容器和有源揚聲器,音頻更實用。

無線電架構(gòu)非常標(biāo)準(zhǔn),直接變頻接收器。我們有一個 ADC、一個混頻器、兩個用于正交信號的 CIC 濾波器、一個采用信號平方和的平方根的 AM 解調(diào)器,以及一個用于音頻輸出的 PWM。頻率調(diào)諧由NCO獲得,它是一個 64 位累加器,其增量由UART控制,可以從控制PC發(fā)送一些字符并更改頻率。為此,該板有一個備用的UART通道。主通道用于編程,需要將USB轉(zhuǎn)串口轉(zhuǎn)換器的第二通道通過在電路板下側(cè)焊接橋接器連接到FPGA。

ADC 使用 LVDS 比較器作為輸入,但它的工作方式與 Sigma-Delta 轉(zhuǎn)換器不同,例如http://www.latticesemi.com/-/media/LatticeSemi/Documents/ReferenceDesigns/SZ2/FPGA-RD-02047-1-5-Simple-Sigma-Delta-ADC.ashx?document_id=35762

在這種情況下,反饋信號通過使用低RC時間常數(shù)來跟蹤輸入。在射頻下,這是不切實際的,反饋用于通過一個大的RC常數(shù)將比較器保持在開關(guān)電平附近。采樣是通過疊加到所需信號上的隨機 RF 噪聲來執(zhí)行的。我們在 80 MHz 下對 6 KHz 帶寬信號進(jìn)行過采樣。對此的簡要解釋:如果輸入是真正隨機的,那么它在一定時間內(nèi)的平均值將幾乎為零。但它與來自遠(yuǎn)處發(fā)射機的非常小的無線電信號相加,這足以對輸出產(chǎn)生輕微影響。https://en.wikipedia.org/wiki/Oversampling

CIC 濾波器抽取為 4096,因此 ADC 分辨率的理論增加為 6 位。

最好在較低的 CIC 抽取后使用 FIR 濾波器。是可以做到的,不是所有的FPGA都用到了。萊迪思沒有針對它的 IP,MachXO2 缺少 DSP 模塊,而且從未打算用于它。

另一個低組件數(shù)收音機:https://www.i2phd.org/armradio/index.html

自制的 1 位 ADC GPS 接收器,基于下面的文章:http://s53mv.s5tech.net/navsats/theory.html

以上是作者對此項目的介紹,如果使用Intel版本的小腳丫FPGA核心板,可以使用其DSP模塊獲得更高的性能,有興趣的同學(xué)可以嘗試一下。

在Github上有完整的工程內(nèi)容,基于Lattice XO2 FPGA的以及基于Intel Cyclone 3 FPGA版本。

如下是主要代碼的截圖:

有我們這款電賽綜合技能訓(xùn)練板的同學(xué),可以在這個板子上驗證一下,即便不適用高速ADC,使用板上的高速比較器(TP1961-TR),也可以輕松測試一下。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1652

    文章

    22238

    瀏覽量

    628709
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6408

    瀏覽量

    157582
  • 無線
    +關(guān)注

    關(guān)注

    31

    文章

    5620

    瀏覽量

    177787

原文標(biāo)題:電賽技巧 - FPGA + 3個電阻 + 1個電容構(gòu)成的軟件定義無線電接收機,無需ADC

文章出處:【微信號:xiaojiaoyafpga,微信公眾號:電子森林】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    AFE7769 4 發(fā)射、4 接收、2 反饋射頻收發(fā)器

    AFE7769器件是一款高性能、多通道收發(fā)器,集成了四直接上變頻發(fā)射器鏈、四直接下變頻接收器鏈和兩寬帶射頻采樣數(shù)字化輔助鏈(反饋路徑)。發(fā)射
    的頭像 發(fā)表于 11-04 11:19 ?259次閱讀
    AFE7769 4 <b class='flag-5'>個</b>發(fā)射、4 <b class='flag-5'>個</b><b class='flag-5'>接收</b>、2 <b class='flag-5'>個</b>反饋射頻收發(fā)器

    AFE8092 8 發(fā)射、8 接收 RF 采樣收發(fā)器技術(shù)手冊

    AFE8092是一款高性能、寬帶寬的多通道收發(fā)器,集成了八射頻采樣發(fā)射器鏈、八射頻采樣接收器鏈和兩獨立的射頻前端,用于輔助鏈(反饋路徑)。發(fā)射
    的頭像 發(fā)表于 10-31 14:49 ?365次閱讀
    AFE8092 8 <b class='flag-5'>個</b>發(fā)射、8 <b class='flag-5'>個</b><b class='flag-5'>接收</b> RF 采樣收發(fā)器技術(shù)手冊

    SDR設(shè)備頻譜讀出,對于基底有問題?

    大家好!我是一名天文技術(shù)在讀研究生,主要做一些天文觀測的研究。最近在處理望遠(yuǎn)鏡接收機下來的數(shù)據(jù)的時候,遇到了一問題。 當(dāng)我X310(最大采樣200MSPS)設(shè)備進(jìn)行接收時,當(dāng)采樣率
    發(fā)表于 05-27 12:39

    AD6650分集中頻至基帶GSM/EDGE窄帶接收機技術(shù)手冊

    AD6650是一款分集中頻至基帶接收機,適用于GSM/EDGE。這款窄帶接收機由一集成DVGA、中頻至基帶I/Q解調(diào)器、低通濾波和一雙通道寬帶ADC組成。該芯片可處理70 MHz至
    的頭像 發(fā)表于 04-28 14:08 ?585次閱讀
    AD6650分集中頻至基帶GSM/EDGE窄帶<b class='flag-5'>接收機</b>技術(shù)手冊

    DLP3010如何將1bit的圖片燒寫進(jìn)去flash,并且進(jìn)行投射?

    我想要1bit 的圖片每隔2s播放,其中透鏡的on/off不隨著時間改變 但是找不到對應(yīng)的選項 programmers guide 里面也沒有 是要用其它的軟件才能進(jìn)行我想要的操作,如果是的話可以告訴我是哪種軟件嗎
    發(fā)表于 03-03 07:22

    在第481bit圖片和第491bit圖片直接,EVM會做什么呢?

    我現(xiàn)在需要在Pattern Sequence模式下投放遠(yuǎn)超481bit圖像,也就是說會遇到加載新圖片的時間問題。dlp011f中提到加載時間是最長200ms,而真實加載時間和圖片的復(fù)雜程度有關(guān)
    發(fā)表于 02-25 07:58

    DLPLCR4500EVMGUI加載大量圖片并按1bit圖像播放如何設(shè)置?

    240us, 周期為480us。 問題:1 如何讓每一1bit的圖像播放周期減小到240us,以使得播放頻率可以大于4kHz?如果我這樣是采用的是External RGB Input Pattern
    發(fā)表于 02-25 07:30

    DLP3010EVM-LC通過External Pattern獲取多幅1bit圖像有豎條紋如何解決?

    最近購進(jìn)3010evmlc評估板,目前在external模式下遇到問題。 我計劃投影31bit圖片,并同步相機拍攝。 我閱讀了TI的說明書,采用下列操作: 把3張圖片按二進(jìn)制bitplane做成
    發(fā)表于 02-21 13:13

    DLPC410的datasheet寫明1bit的刷新率可以達(dá)到32KHz,在目前的EVM上可以實現(xiàn)嗎?

    1. DLPC410的datasheet寫明1bit的刷新率可以達(dá)到32KHz,在目前的EVM上可以實現(xiàn)嗎? 2. 如果第1問題回答是否定的,那么如何設(shè)計才能達(dá)到高刷新率?
    發(fā)表于 02-21 10:23

    DLP3010一序列中包含8bit圖和1bit圖投影錯誤怎么解決?

    DLP3010投影儀投影兩圖形序列。第一序列包含18bit的pattern set,和一
    發(fā)表于 02-21 10:15

    DLPC3478 1bit圖片在internal patterns顯示模式下,高幀率投影過程中顏色切換時遇到的疑問求解

    DLPC3478+DLPA2005+DMD3010 我們使用的是Internal patterns模式,有兩pattern set,其中set1包含12張1bit圖片,set2包含1
    發(fā)表于 02-21 08:29

    射頻知識基礎(chǔ):三種接收機的介紹

    超外差接收機自從1917首次出現(xiàn)以來一直作為接收機設(shè)計的主要結(jié)構(gòu)。直到2000,出現(xiàn)了零中頻接收機,這種接收機結(jié)構(gòu)適合完全集成實現(xiàn)。圖1一級
    的頭像 發(fā)表于 12-31 16:40 ?1065次閱讀
    射頻知識基礎(chǔ):三種<b class='flag-5'>接收機</b>的介紹

    ads62p49輸出ramp型測試碼,但是FPGA無法準(zhǔn)確可靠地接收到該測試碼,怎么解決?

    3數(shù)據(jù)通道上的數(shù)據(jù)傳輸發(fā)生了錯誤。以chb[1]來看, 正確的序列應(yīng)該是 11110000, 而FPGA接收到的序列卻變成了1111010
    發(fā)表于 12-06 08:29

    測試接收機的技術(shù)原理和應(yīng)用場景

    測試接收機是一種專門用于信號測量和分析的電子設(shè)備,具有高精度、高靈敏度、高穩(wěn)定性等特點。以下將詳細(xì)闡述測試接收機的技術(shù)原理和應(yīng)用場景。一、技術(shù)原理測試接收機的工作原理是將待測設(shè)備產(chǎn)生的信號通過
    發(fā)表于 12-03 14:23

    請問如何接收并處理ads8411的2Msps@16bit并行數(shù)據(jù)?

    請問如何接收并處理ads8411的2Msps@16bit并行數(shù)據(jù)? 我之前沒有接觸過mcu,對fpga比較熟悉;設(shè)想直接將ADC的并行數(shù)據(jù)輸出接到mcu的IO口, 1. mcu的并口
    發(fā)表于 11-22 06:26