亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

串行總線的優(yōu)缺點優(yōu)點

OpenFPGA ? 來源:OpenFPGA ? 作者:碎碎思 ? 2021-10-15 10:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

串行總線技術(一)-串行總線結構(以PCIe為例)串行總線的出現(xiàn)在早期的計算機系統(tǒng)中,多數(shù)外圍設備使用并行總線結構。這些總線包括PCI和PATA(并行ATA)。當通信速率較低時,并行總線結構可以設計得非常簡單和有效,可以連接大量外圍設備。通過使用中央仲裁機制,可以方便地實現(xiàn)總線設備間的通信:然而,當速率和帶寬不斷增加時,并行結構的潛力不斷被發(fā)掘并不再能夠滿足系統(tǒng)設計要求。

并行總線結構的帶寬可以通過增加總線寬度或者提高總線的工作頻率來實現(xiàn),但這種增加帶寬的方式會逐漸變得困難。并行總線會占用很多引腳,而對現(xiàn)代數(shù)字芯片來說,單一芯片中集成了大量的功能,引腳本身就是一種非常緊張的資源,這為繼續(xù)增加總線寬度帶來了困難。

另外,總線頻率已經(jīng)進行了多次增加(如PCI--》PCIX),繼續(xù)對大量信號線提高工作頻率也變得更加困難。除此之外,并行結構還有一些固有不足,如沒有包的概念,沒有錯誤檢驗機制等。在并行總線中,傳輸?shù)氖菙?shù)據(jù)突發(fā)片段,不是完整的數(shù)據(jù)包,也沒有與所傳輸數(shù)裾相關的CRC校驗結果以進行差錯控制。并行總線的不足促進串行總線結構的發(fā)展,這不僅克服了原有的缺陷,還帶來了其他好處。如圖所示為并行總線與串行總線示例。

現(xiàn)在的數(shù)字系統(tǒng)中有很多種串行總線。PCI Express(代替了并行PCI總線)、SATA(代替PATA)以及USB等就是一些常用的高速總線。這些總線的速率也從MHz達到了GHz。

串行總線的優(yōu)缺點優(yōu)點

占用引腳數(shù)量少

串行總線使用一對信號線發(fā)送數(shù)據(jù)(TX+ TX-),使用一對信號線接收數(shù)據(jù)(RX+ RX-)。而PCI和PCIX等并行總線會占用大量引腳。

差分信號

TX和RX信號線上采用的是差分信號傳輸方式,這種傳輸方式具有很高的抗噪聲能力。

強錯誤檢測能力

串行協(xié)議使用基干包的數(shù)據(jù)傳輸方式,對數(shù)據(jù)包采用了CRC校驗。相比于PCI中采用的奇偶校驗,CRC校驗具有很強的檢錯能力。

糾錯與恢復

因為采用基于包的傳輸方式并且?guī)в蠧RC校驗,接收設備能夠檢測出接收數(shù)據(jù)包中的錯誤并通知發(fā)送端出現(xiàn)了傳輸錯誤,發(fā)送端可以重新發(fā)送出現(xiàn)錯誤的數(shù)據(jù)包。

全雙工數(shù)據(jù)和控制流

數(shù)據(jù)包可以在TX信號線上傳輸,同時可以在RX信號線上接收控制信息。SATA使用類似HOLD的流控原語來實時阻止數(shù)據(jù)發(fā)送以避免數(shù)據(jù)溢出。

分割式數(shù)據(jù)傳輸

在分割式數(shù)據(jù)傳輸中,request和completion可以不出現(xiàn)在同一個數(shù)據(jù)傳輸操作中。這不是串行總線所特有的必要特征。所有的串行總線都使用包和分割式數(shù)據(jù)傳輸協(xié)議進行數(shù)據(jù)傳輸。多數(shù)早期的并行總線(PCI、AHB)不支持分割式數(shù)據(jù)傳輸。最新的并行總線,如AXI開始支持這一協(xié)議。

缺點

串行總線也存在一些不利之處。

只支持點到點連接

通過串行總線只能連接兩個設備,而對于并行總線,可以在單一總線上連接多個設備,并目。很容易增減總線上的設備。對于串行總線,我們需要使用交換機和多個總線設備連接。

更大的延遲

由于串行及分層結構特點,串行結構的總線延遲更大一些。

串行總線結構串行總線結構只允許點到點連接,一條串行總線只能連接兩個設備,而并行總線可以同吋連接多個設備。在串行總線結構中,總線設備中需要包括兩個基本電路部件:MAC控制器(通常簡稱為控制器)和PHY(主要實現(xiàn)模擬收發(fā)功能)。MAC具有分層結構,通常包括三個層次。PHY包括兩個部分:PCS和PMA。PCS(Physical Coding Sublayer,物理編碼子層)主要實現(xiàn)編解碼等數(shù)字邏輯功能。PMA主要實現(xiàn)時鐘恢復、均衡和信號電平檢測等模擬功能。

下面我們將以PCIe和SATA為例,對串行總線結構加以分析。

MAC控制器包括三個層次:PHY邏輯層 、 數(shù)據(jù)鏈路層和事務層。每一層都有自己特定的功能。

PHY邏輯層

兩個相互聯(lián)接設備的PHY邏輯層之間使用PHY層包進行通信,稱為有序訓練集合,如圖所示。PHY層包被用于建立鏈路和確定交互的操作速度,在訓練階段結束時,雙方進入連接階段,此時它們已經(jīng)做好了傳輸數(shù)據(jù)鏈路層和事務層包的準備。PHY層包產(chǎn)生于PHY層,終結于另一側的PHY邏輯層,不會上交給其他層次。

數(shù)據(jù)鏈路層

數(shù)據(jù)鏈路層使用短的、固定長度(2個dword/8字節(jié))的包在兩個設備間交互鏈路信息,如圖所示。這些包也被稱為DLLP(Data Link Layer Packet,數(shù)據(jù)鏈路層包)。DLLP被用于交換信用信息、ACK、NAK和功率管理協(xié)議。DLLP在本層產(chǎn)生,終止于對端的同一層,不會進一步向上提交。

事務層

本層在兩個設備間進行實際的數(shù)據(jù)交互,如下圖所示。這些包被稱為TLP(Transaction Layer Packet,事務層包),TLP為變長包。TLP包括頭域、數(shù)據(jù)凈荷和CRC校驗。一個TLP由start-of-packet符號開始,以END符號結束。

串行總線時鐘在PCIe中,平臺提供100MHz參考時鐘,通過PCIe插槽提供給總線設備。PCIe端點設備從PCIe連接器處獲取該參考時鐘并將其交給PHY PMA層。PMA內(nèi)部有一個PLL,它根據(jù)輸入的100MHz時鐘和輸入的RX數(shù)據(jù)流生成250MHz的時鐘PCLK。PHY將PCLK提供給MAC發(fā)送數(shù)據(jù)(從MAC到PHY)和接收數(shù)據(jù)(從PHY到MAC)都同步于PCLK。對于PCIe,MAC的接收和發(fā)送電路工作在同一個時鐘域。對于其他串行總線結構,如SATA收發(fā)電路時鐘可能不同。在SATA中,發(fā)送和接收時鐘是不同的,屬于異步時鐘。

發(fā)送路徑的微結構MAC和PHY PCS之間的接口是標準的,雖然這不一定必要,但標準化有利于IP核的開發(fā),可提高不同芯片廠商IP核之間的互操作性。對于PCIe來說,該接口被稱為PIPE接口。

MAC提供的發(fā)送數(shù)據(jù)的位寬為8比特或16比特。PCLK的頻率與數(shù)據(jù)總線的位寬有直接關系,數(shù)據(jù)位寬為8比特時,PCLK為250MHz數(shù)據(jù)位寬為16比特時,PCLK為125MHz,如圖所示。

這兩個頻率是PCIe Genl所使用的,在Gen2中,二者都進行了翻倍。位寬變換電路模塊可以將16比特的數(shù)據(jù)位寬轉換成8比特的位寬,接著將其送入8b/10b編碼器。編碼器將每個8比特的數(shù)據(jù)轉換成為10比特的編碼值并將其傳遞到PHY的PMA層。PMA層使用一個高速時鐘(Genl時為2.5GHz,Gen2時為5GHz)進一步將10比特的編碼結果轉換為單比特串行數(shù)據(jù)并通過TX信號線發(fā)出。

接收路徑的微結構PMA接收電路實現(xiàn)比特提取和串并變換功能,將單比特的串行接收數(shù)據(jù)變換成為10比特的并行數(shù)據(jù)。

10比特的數(shù)據(jù)流從PMA接收電路進入PCS接收電路。此時的10比特數(shù)據(jù)流并非是字符對準的。在PCS內(nèi)部,10比特數(shù)據(jù)流先后進入字符對準電路、彈性緩沖區(qū)、10b/8b解碼電路并最終進入可選的8b/16b轉換電路。

字符對準

PCIe接收的數(shù)據(jù)是以10比特的字符為組成單位的。PMA接收電路將接收數(shù)據(jù)組成10比特字符時沒有按照字符邊界進行。字符對準邏輯電路查找COMMA字符并以它為基礎進行字符邊界對準。對準后的字符流被送入彈性緩沖區(qū),如圖所示。

彈性緩沖區(qū)

PCIe鏈路兩端所使用時鐘的標稱值均為250MHz。它們可以使用平臺提供的同一個時鐘,或者選擇它們自帶的時鐘源來生成250MHz的工作時鐘。當使用相互獨立的時鐘時,它們之間會有微小的偏差(偏差可能非常微小,但不會為0),此時,經(jīng)過一段時間之后,會造成數(shù)據(jù)的上溢或下溢??偩€一端的時鐘頻率可能比另一端略微高一些,頻率低的一端會出現(xiàn)數(shù)據(jù)緩沖區(qū)上溢,頻率高的一端會出現(xiàn)數(shù)據(jù)緩沖區(qū)下溢。串行總線中使用彈性緩沖區(qū)來處理時鐘頻率上的微小差別。我們將對PCIe和SATA中的彈性緩沖區(qū)加以介紹。

位寬為10比特的接收符號流被寫入一個FIFO。按照PCIe協(xié)議,在發(fā)送數(shù)據(jù)時,會按照一定的間隔定期發(fā)送填充包(稱為SKIP集合)。這些填充包可以在不影響數(shù)據(jù)凈荷、編碼/解碼、擾碼/解擾碼的情況下快速插入和去除。寫入邏輯持續(xù)將10比特的字符寫入FIFO,讀岀邏輯持續(xù)將FIFO中的字符讀出。如果寫入速度比讀出速度快,F(xiàn)IFO中的數(shù)據(jù)深度將逐漸增加。

當FIFO中的數(shù)據(jù)深度達到了預先設定的上限時,寫入邏輯會丟棄1個或多個SKIP字符。類似地,當寫入速度低于讀出速度時,F(xiàn)IFO中的數(shù)據(jù)深度會逐漸降低,當深度降至預先設定的下限時,讀出邏輯不再從FIFO中讀出數(shù)據(jù),它會暫停讀出數(shù)據(jù),同時向數(shù)據(jù)通路中插入一個SKIP符號。這里的FIFO就是彈性緩沖區(qū),其內(nèi)部數(shù)據(jù)深度是變化的,可以用于調(diào)整讀寫時鐘頻率的微小偏差,如圖所示。

需要說明的是,這種工作機制可以用于處理微小的讀寫頻率偏差,不適合處理較大的頻率偏差(較大的時鐘偏差需要深度較大的彈性緩沖區(qū)并且會引入較大的延遲)。規(guī)范中對頻率偏差會提出限制,例如,PCIe中的頻率偏差應小于300PPM。當時鐘偏差被限定在一定PPM之內(nèi)時,SKIP出現(xiàn)的間隔就可以計算得到。

SATA使用了類似的機制,它會在每256個雙字之間插入兩個ALIGH原語。ALIGN原語根據(jù)兩邊的頻率差可以快速地被丟棄或插入。

10b/8b解碼和8b/16b轉換

彈性緩沖區(qū)的輸出進入解碼器電路,它會將10比特的字符轉換成為8比特的數(shù)據(jù)。如果PCS-MAC接口數(shù)據(jù)通道寬度為16比特,那么需要將兩個連續(xù)的8比特數(shù)據(jù)拼接起來構成16比特的數(shù)據(jù)并送給接收MAC如果數(shù)據(jù)通路寬度為8比特,那么不需要做任何處理,直接送給接收MAC。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 串行
    +關注

    關注

    0

    文章

    249

    瀏覽量

    35057
  • 總線
    +關注

    關注

    10

    文章

    3007

    瀏覽量

    91121

原文標題:串行總線技術(一)-串行總線結構(以PCIe為例)

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    干貨總結|手把手教你讀懂CAN總線#汽車CAN總線? #總線傳輸 #高速串行總線 #總線解碼

    串行總線
    安泰小課堂
    發(fā)布于 :2025年09月11日 17:47:20

    PCBA 表面處理:優(yōu)缺點大揭秘,應用場景全解析

    的表面處理工藝,不僅能提升PCBA板的焊接質(zhì)量,還能延長其使用壽命。以下將詳細介紹幾種常見的PCBA表面處理工藝,分析它們的優(yōu)缺點及應用場景,幫助您做出最佳的工藝選擇。 PCBA表面處理優(yōu)缺點與應用場景 1. HASL(熱風整平) 優(yōu)點
    的頭像 發(fā)表于 05-05 09:39 ?1035次閱讀
    PCBA 表面處理:<b class='flag-5'>優(yōu)缺點</b>大揭秘,應用場景全解析

    RCA接口的優(yōu)缺點分析

    RCA接口的優(yōu)缺點分析如下: 優(yōu)點 兼容性強 : RCA接口廣泛應用于各種音視頻設備,包括電視機、音響系統(tǒng)、DVD播放器、游戲機等。這種廣泛的兼容性使得用戶能夠輕松地將不同品牌、不同型號的設備
    的頭像 發(fā)表于 02-17 15:57 ?2535次閱讀

    惠斯通電橋的優(yōu)缺點分析

    惠斯通電橋作為一種經(jīng)典的電阻測量工具,具有其獨特的優(yōu)缺點。以下是對惠斯通電橋優(yōu)缺點的詳細分析: 優(yōu)點 高精度 : 惠斯通電橋通過比較電壓差來精確測量電阻值,對于微小的電阻變化也能迅速作出反應,因此
    的頭像 發(fā)表于 02-13 15:26 ?1763次閱讀

    BP神經(jīng)網(wǎng)絡的優(yōu)缺點分析

    BP神經(jīng)網(wǎng)絡(Back Propagation Neural Network)作為一種常用的機器學習模型,具有顯著的優(yōu)點,同時也存在一些不容忽視的缺點。以下是對BP神經(jīng)網(wǎng)絡優(yōu)缺點的分析: 優(yōu)點
    的頭像 發(fā)表于 02-12 15:36 ?1363次閱讀

    硅谷物理服務器的優(yōu)缺點分析

    硅谷物理服務器因其高性能、高質(zhì)量和先進的技術支持而在全球范圍內(nèi)享有很高的聲譽。硅谷物理服務器的優(yōu)缺點分析如下,主機推薦小編為您整理發(fā)布硅谷物理服務器的優(yōu)缺點分析。
    的頭像 發(fā)表于 02-12 09:30 ?508次閱讀

    香港主機托管和國內(nèi)主機的優(yōu)缺點比較

    香港主機托管和國內(nèi)主機(以大陸主機為例)的優(yōu)缺點比較,主機推薦小編為您整理發(fā)布香港主機托管和國內(nèi)主機的優(yōu)缺點比較,希望對您有幫助。
    的頭像 發(fā)表于 02-05 17:42 ?634次閱讀

    東京站群服務器有哪些優(yōu)缺點

    東京站群服務器,作為部署在東京地區(qū)的服務器集群,專為站群優(yōu)化而建,其優(yōu)缺點如下,主機推薦小編為您整理發(fā)布東京站群服務器有哪些優(yōu)缺點。
    的頭像 發(fā)表于 02-05 17:39 ?552次閱讀

    光譜傳感器的優(yōu)缺點

    光譜傳感器是一種能夠檢測并響應光譜范圍內(nèi)不同波長光線的傳感器。以下是對其優(yōu)缺點的詳細分析:
    的頭像 發(fā)表于 01-27 15:28 ?1140次閱讀

    I2C總線優(yōu)缺點分析

    I2C總線作為一種廣泛使用的串行通信協(xié)議,以其簡單性和高效性在嵌入式系統(tǒng)中占據(jù)著重要地位。 I2C總線優(yōu)點 1. 簡單性和低成本 I2C總線
    的頭像 發(fā)表于 01-17 15:50 ?1628次閱讀

    不同類型耦合器的優(yōu)缺點 耦合器與聯(lián)軸器的區(qū)別

    耦合器和聯(lián)軸器都是用于連接兩個旋轉軸的機械裝置,但它們在設計、功能和應用上有所不同。以下是關于不同類型耦合器的優(yōu)缺點、耦合器與聯(lián)軸器的區(qū)別的介紹: 不同類型耦合器的優(yōu)缺點 1. 剛性耦合器 優(yōu)點
    的頭像 發(fā)表于 12-10 15:20 ?2975次閱讀

    不同類型ACDC轉換器優(yōu)缺點 ACDC轉換器負載能力分析

    ACDC轉換器是將交流電(AC)轉換為直流電(DC)的設備,在電力電子領域具有廣泛的應用。以下是不同類型ACDC轉換器的優(yōu)缺點以及ACDC轉換器負載能力的分析。 一、不同類型ACDC轉換器的優(yōu)缺點
    的頭像 發(fā)表于 12-09 10:53 ?3944次閱讀

    不同類型傳感器的優(yōu)缺點 常見傳感器類型及其應用

    傳感器作為現(xiàn)代科技的重要組成部分,廣泛應用于各個領域。以下是對不同類型傳感器的優(yōu)缺點及其常見應用的歸納: 一、常見傳感器類型及其優(yōu)缺點 人體傳感器 優(yōu)點 :反應迅速,價格便宜,使用廣泛。 缺點
    的頭像 發(fā)表于 12-06 10:44 ?5993次閱讀

    不同類型adc的優(yōu)缺點分析

    ADC(模數(shù)轉換器)是將模擬信號轉換為數(shù)字信號的電路,根據(jù)轉換原理和應用需求的不同,ADC可以分為多種類型,每種類型都有其獨特的優(yōu)缺點,以下是對不同類型ADC的優(yōu)缺點分析: 逐次逼近型ADC(SAR
    的頭像 發(fā)表于 11-19 16:58 ?3513次閱讀

    開環(huán)和閉環(huán)功放的區(qū)別,優(yōu)缺點,應用場合有什么不同?

    問下TI的工程師,開環(huán)和閉環(huán)功放的區(qū)別,優(yōu)缺點,應用場合有什么不同?請解釋下,謝謝!
    發(fā)表于 11-04 06:33