亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

log2在verilog中到底有什么用

玩兒轉(zhuǎn)FPGA ? 來源:玩兒轉(zhuǎn)FPGA ? 作者:東哥 ? 2021-10-08 11:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

很多小伙伴對上一篇文章講的取對數(shù)沒感覺,覺得這個沒什么用。確實很多時候用不著,verilog本身不夠靈活,所以很多時候我們也就沒想把她寫的多簡介靈活,而且受限于編譯器的支持,很多靈活的語法不能被編譯成電路,所以有這種想法情理之中,畢竟花大把時間去玩一個函數(shù)發(fā)現(xiàn)他局限性很大那確實收益太少。

那么他到底有什么用?

如果大家要設(shè)計一個深度1024的fifo,那么地址位寬取多大合適?*╭?( ˙o˙)╯?*

當然是10位,log2(1024)

所以可以如下定義

parameter deepth = 1024;

parameter width = $clog2(deepth);

這樣就把兩個參數(shù)關(guān)聯(lián)起來,調(diào)整代碼的時候提高了可維護性也更方便。

但是到此為止了嗎?

不知道大家有沒有對做完fft以后取對數(shù)很苦惱,比如fft輸出實部虛部各16bit,平方和開根號以后暫且也以16bit表示,那么怎么取對數(shù)呢?第一種方法是查表,第二種是傳到上位機,讓他處理。很多時候FPGA上確實不需要取對數(shù)這個操作,但是如果受限于高速接口,比如萬兆網(wǎng),pcie等接口速率希望壓縮數(shù)據(jù)的時候?qū)ft結(jié)果取對數(shù)無疑是一個很有必要的操作。畢竟log10這個對數(shù)可以把16位的數(shù)壓縮到8位以內(nèi)。所以查表確實可行,但是位數(shù)是24位呢,那情況就多了太多了,32位呢?

所以取對數(shù)這時候就有價值了,但是這是10為底的對數(shù),和2為底的對數(shù)有什么關(guān)系?當然有關(guān)系,換底公式??!

6e1f294c-23b9-11ec-82a8-dac502259ad0.jpg

多數(shù)時候fft之后我們計算10*log10或者20*log10,那么就等價于如下操作

6e7e675e-23b9-11ec-82a8-dac502259ad0.jpg

忽略3后面的小數(shù)影響的話,那么可以近似為

6ef98b50-23b9-11ec-82a8-dac502259ad0.jpg

多震撼的結(jié)論,所以數(shù)學好真的很有必要啊!當然你想更高精度,可以對換底公式以后的分子分母同時放大10的冪次方倍,然后再往下計算,這里留給讀者自行思考。

是不是很累,很復雜?

那么我告訴你,verilog2005有l(wèi)og10的系統(tǒng)函數(shù),哈哈哈哈哈,意不意外???

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Verilog
    +關(guān)注

    關(guān)注

    30

    文章

    1369

    瀏覽量

    113929
  • 代碼
    +關(guān)注

    關(guān)注

    30

    文章

    4932

    瀏覽量

    72839

原文標題:log2在verilog里面到底有什么用?

文章出處:【微信號:HaveFunFPGA,微信公眾號:玩兒轉(zhuǎn)FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    電磁干擾“江湖三兄弟”:EMC、EMI、EMS 到底有啥區(qū)別?

    電磁干擾“江湖三兄弟”:EMC、EMI、EMS 到底有啥區(qū)別?
    的頭像 發(fā)表于 08-20 15:16 ?1609次閱讀
    電磁干擾“江湖三兄弟”:EMC、EMI、EMS <b class='flag-5'>到底有</b>啥區(qū)別?

    浮思特 | 紅外熱像儀什么用?一文帶你看懂它的“隱藏能力”

    問題來了,紅外熱像儀到底是干嘛的?它到底有什么用?別急,今天就用這篇文章,跟你聊聊紅外熱像儀的真正用途!紅外熱像儀到底是什么?一句話解釋:它是一種可以“看到”溫度差異的
    的頭像 發(fā)表于 08-08 10:43 ?414次閱讀
    浮思特 | 紅外熱像儀<b class='flag-5'>有</b><b class='flag-5'>什么用</b>?一文帶你看懂它的“隱藏能力”

    漫畫科普 | 功率放大器到底有哪些應用?帶你解鎖功放經(jīng)典應用場景?。ㄒ唬?/a>

    交換機配置snmp什么用

    復雜的網(wǎng)絡(luò)環(huán)境,交換機作為核心設(shè)備之一,其穩(wěn)定性和性能直接影響整個網(wǎng)絡(luò)的運行效率。而SNMP(簡單網(wǎng)絡(luò)管理協(xié)議)作為網(wǎng)絡(luò)管理的標準協(xié)議,能夠幫助管理員高效監(jiān)控和管理交換機,確保網(wǎng)絡(luò)的正常運行。小編將在本文中詳細介紹交換機配置snmp
    的頭像 發(fā)表于 03-19 10:26 ?822次閱讀

    恩智浦解讀Zephyr log系統(tǒng)的使用 Zephyr的shell和log功能介紹

    Zephyr log系統(tǒng)的使用,使用log前需要: ? ? 1. 修改proj.conf打開log功能: CONFIG_LOG =y
    的頭像 發(fā)表于 02-27 09:19 ?1577次閱讀
    恩智浦解讀Zephyr <b class='flag-5'>log</b>系統(tǒng)的使用 Zephyr的shell和<b class='flag-5'>log</b>功能介紹

    AI開源模型庫什么用

    AI開源模型庫作為推動AI技術(shù)發(fā)展的重要力量,正深刻改變著我們的生產(chǎn)生活方式。接下來,AI部落小編帶您了解AI開源模型庫什么用
    的頭像 發(fā)表于 02-24 11:50 ?747次閱讀

    AI項目管理平臺什么用

    當今,AI項目的復雜性和多變性給項目管理帶來了前所未有的挑戰(zhàn)。為了有效應對這些挑戰(zhàn),AI項目管理平臺應運而生。那么,AI項目管理平臺什么用?下面,AI部落小編帶您了解。
    的頭像 發(fā)表于 02-19 11:16 ?546次閱讀

    Verilogsigned和$signed()的用法

    嗎?其實不是的,因為符號數(shù)和無符號數(shù)據(jù)的加法強結(jié)果和乘法器結(jié)構(gòu)是一樣的,signed的真正作用是決定如何對操作數(shù)擴位的問題。 2verilog的加法和乘法操作前,會先對操作數(shù)據(jù)擴
    的頭像 發(fā)表于 02-17 17:47 ?1107次閱讀
    <b class='flag-5'>Verilog</b><b class='flag-5'>中</b>signed和$signed()的用法

    TLC2578芯片中FS與SDI到底有什么作用?

    ,還有就是一點不太懂的就是:TLC2578芯片中FS與SDI到底有什么作用。手冊看了半天還是不懂!求解!謝謝!
    發(fā)表于 01-22 06:51

    RK3506到底有多香?搶先看核心板詳細參數(shù)配置

    RK3506到底有多香?觸覺智能已推出RK3506核心板,搶先了解核心板詳細參數(shù)配置!
    的頭像 發(fā)表于 01-18 11:33 ?2959次閱讀
    RK3506<b class='flag-5'>到底有</b>多香?搶先看核心板詳細參數(shù)配置

    24位或者說高分辨率的AD到底有什么用呢?

    的AD,如24位的AD,其分辨率達到很低的uV級別,我們?nèi)绾慰季科渚??而且AD的精度受到諸多因素的影響,其中參考源的穩(wěn)定度和供電電源的穩(wěn)定度對精度影響很大,參考源最低0.05%的精度,那么24位的分辨率所可以達到的精度卻是要大打折扣的,請問在這樣的情況下,24位或者說高分辨率的AD到底有
    發(fā)表于 01-07 06:49

    差分輸入和和單端輸入本質(zhì)上到底有什么區(qū)別?

    和和單端輸入本質(zhì) 上到底有什么區(qū)別? 因為,ADC采集的信號說到底是AINP - AINN,不管單端還是差分,采集的信號都是這兩個pad的差值。 2:將單端信號接在ADC的差分輸入接
    發(fā)表于 12-23 07:31

    TFP401APZP到底有沒有HSYNC輸出?

    請教下TI的大牛,TFP401APZP這顆IC到底有沒有HSYNC輸出?實測發(fā)現(xiàn)HSYNC無輸出,是要做什么設(shè)置么?!
    發(fā)表于 12-20 07:28

    請問ADS6422這個差分輸入的采樣保持電路的Ron什么用呢?

    請問ADS6422這個差分輸入的采樣保持電路的Ron什么用呢?采樣頻率對采樣保持得到的電壓及其精度什么影響呢?
    發(fā)表于 11-25 07:57