亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

數(shù)字電路設計中跨時鐘域處理的亞穩(wěn)態(tài)

FPGA之家 ? 來源:FPGA開發(fā)之路 ? 作者:FPGA開發(fā)之路 ? 2021-08-25 11:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

數(shù)字電路設計中遇到跨時鐘域(Clock Domain Crossing, CDC)的電路時一般都需要特別的處理,例如同步器,異步FIFO等。那么為什么CDC需要特別的處理,如果不做處理又會導致什么問題。

亞穩(wěn)態(tài)

我們都知道數(shù)字電路中有兩個最重要的概念,建立時間和保持時間。通過滿足建立時間和保持時間,我們可以確保信號被正確的采樣,即1采到便是1,0采到便是0。但是如果不滿足建立時間和保持時間,采到的信號會進入一個不穩(wěn)定的狀態(tài),無法確定是1還是0,我們稱之為亞穩(wěn)態(tài)。這個亞穩(wěn)態(tài)的信號會在一段時間內(nèi)處于震蕩狀態(tài),直到穩(wěn)定,而穩(wěn)定后的狀態(tài)值與被采樣值無關,可能是0也可能是1。

圖1【1】所示的是異步時鐘采樣失敗的情況。當數(shù)據(jù)(adat)的變化離采樣時鐘(bclk)的變化沿很近時,由于不滿足建立時間,導致采樣到的信號(bdat1)進入亞穩(wěn)態(tài)。

異步時鐘由于時鐘相位不同,圖1的情況往往難以避免,這也是跨時鐘域時容易發(fā)生亞穩(wěn)態(tài)的原因。

亞穩(wěn)態(tài)會導致什么問題

由于亞穩(wěn)態(tài)的信號會在一段時間內(nèi)處于震蕩狀態(tài),后續(xù)不同的邏輯可能會將該信號識別為不同的狀態(tài)值,甚至是后續(xù)邏輯也出現(xiàn)亞穩(wěn)態(tài)的情況,導致邏輯的錯誤和混亂,比如狀態(tài)機出現(xiàn)錯誤的跳轉(zhuǎn)從而鎖死在某個狀態(tài)。

同步器

第一級觸發(fā)器采樣后出現(xiàn)亞穩(wěn)態(tài),第二級觸發(fā)器在經(jīng)過一個時鐘周期的等待之后采樣到一個穩(wěn)定狀態(tài)的信號,達到消除不定態(tài)的目的。不過要注意,這樣的同步器只是減小了亞穩(wěn)態(tài)發(fā)生的概率,并不能完全消除亞穩(wěn)態(tài)的發(fā)生。而亞穩(wěn)態(tài)發(fā)生的概率的大小一般可以用MTBF(Mean Time Between Faliure)來表示。MTBF的值越小表示亞穩(wěn)態(tài)發(fā)生的頻率越高。

表示了MTBF的影響因子,可以看到,當時鐘頻率越高,數(shù)據(jù)發(fā)生變化的頻率越高,MTBF越小,即亞穩(wěn)態(tài)發(fā)生的頻率也越高。

對于一些高頻電路設計,兩級觸發(fā)器所構成的同步器MTBF仍然很小,這時候可以考慮再添加一級觸發(fā)器,即使用三級觸發(fā)器。另外,我們也希望當數(shù)據(jù)被異步時鐘采樣時數(shù)據(jù)的變化頻率也盡可能小,因此一般數(shù)據(jù)在跨時鐘域之前最好可以用寄存器打一拍,減少數(shù)據(jù)的變化,從而減小亞穩(wěn)態(tài)發(fā)生的概率。

值得注意的是,同步器的使用只是消除了不定態(tài),但是同步器的輸出仍然可能是錯誤的,可能被采樣的信號是1,但是同步器輸出的確是0。這樣的錯誤是否是電路可以接受的要依據(jù)不同的設計來看,這便涉及到另外一個話題,如何使系統(tǒng)對產(chǎn)生的錯誤不敏感,本文暫不討論。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路
    +關注

    關注

    173

    文章

    6058

    瀏覽量

    177140
  • 時鐘
    +關注

    關注

    11

    文章

    1948

    瀏覽量

    134295
  • 同步器
    +關注

    關注

    1

    文章

    117

    瀏覽量

    15479

原文標題:跨時鐘域處理-亞穩(wěn)態(tài)與同步器

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高速數(shù)字電路設計與安裝技巧

    內(nèi)容簡介: 詳細介紹印制電路板的高速化與頻率特性,高速化多層印制電路板的靈活運用方法,時鐘信號線的傳輸延遲主要原因.高速數(shù)字電路板的實際信號波形,傳輸延遲和歪斜失真的
    發(fā)表于 09-06 15:21

    異步時鐘處理方法大全

    該方法只用于慢到快時鐘的1bit信號傳遞。在Xilinx器件,可以使用(* ASYNC_REG = "TRUE" *)標記,將兩個寄存器盡量靠近綜合,降低 亞穩(wěn)態(tài)因?qū)Ь€延遲太大而傳
    的頭像 發(fā)表于 05-14 15:33 ?1181次閱讀
    <b class='flag-5'>跨</b>異步<b class='flag-5'>時鐘</b><b class='flag-5'>域</b><b class='flag-5'>處理</b>方法大全

    模擬示波器在電路設計與調(diào)試的應用

    電路的性能。例如,在高速數(shù)字電路設計,模擬示波器能幫助工程師捕捉到那些瞬間變化的信號,通過調(diào)整電路參數(shù)確保數(shù)據(jù)的準確傳輸。 波形觀測與分析: 模擬示波器能夠?qū)崟r顯示
    發(fā)表于 03-31 14:07

    數(shù)字電路設計:前端與后端的差異解析

    本文介紹了數(shù)字電路設計“前端”和“后端”的區(qū)別。 數(shù)字電路設計“前端”和“后端”整個過程可類比蓋一棟大樓:前端好比建筑師在圖紙上進行功能和布局的抽象設計,后端則是工程隊把圖紙變成實
    的頭像 發(fā)表于 02-12 10:09 ?1135次閱讀

    數(shù)字電路有哪些特點和作用

    在電子技術領域,數(shù)字電路具有一系列鮮明的特點,這些特點使其在眾多應用場景中發(fā)揮關鍵作用,推動著現(xiàn)代科技不斷向前發(fā)展。 信號的離散性是數(shù)字電路最為突出的特點之一。數(shù)字電路處理
    的頭像 發(fā)表于 02-04 17:17 ?1451次閱讀

    數(shù)字電路與控制系統(tǒng)關系

    的基本概念 數(shù)字電路,也稱為數(shù)字電子技術,是處理數(shù)字信號的電子電路。這些信號通常是二進制的,即由0和1組成的序列。
    的頭像 發(fā)表于 01-24 09:43 ?1061次閱讀

    數(shù)字電路在嵌入式系統(tǒng)的應用

    和可靠性。 數(shù)字電路的基本概念 數(shù)字電路是由邏輯門、觸發(fā)器、計數(shù)器等基本數(shù)字元件構成的電路,它們處理的是離散的
    的頭像 發(fā)表于 01-24 09:41 ?1002次閱讀

    數(shù)字電路編程語言介紹

    文本形式描述電路的行為和結(jié)構。 并行性和并發(fā)性 :數(shù)字電路編程語言支持并行和并發(fā)操作的描述,這是數(shù)字電路設計的基本特性。 模塊化 :這些語言支持模塊化設計,允許設計師將復雜的
    的頭像 發(fā)表于 01-24 09:39 ?1270次閱讀

    數(shù)字電路與模擬電路的區(qū)別

    可以是電壓、電流或任何其他物理量,它們隨時間連續(xù)變化。模擬電路的信號通常不進行量化,這意味著它們可以取任意值。模擬電路的例子包括放大器、濾波器和振蕩器等。 1.2 數(shù)字電路 與模擬
    的頭像 發(fā)表于 01-24 09:36 ?1943次閱讀

    模擬電路數(shù)字電路的區(qū)別

    在現(xiàn)代電子技術,模擬電路數(shù)字電路是兩種截然不同的電路類型,它們各自有著獨特的特點和應用場景。 一、信號處理方式 模擬
    的頭像 發(fā)表于 01-24 09:22 ?1824次閱讀

    卡諾圖在數(shù)字電路的應用

    卡諾圖(Karnaugh map,簡稱K-map)在數(shù)字電路具有廣泛的應用,它主要用于布爾代數(shù)表達式的簡化和最小化,從而優(yōu)化數(shù)字電路的設計。以下是卡諾圖在數(shù)字電路
    的頭像 發(fā)表于 01-14 17:08 ?2102次閱讀

    BJT在數(shù)字電路的應用

    數(shù)字電路設計,BJT因其獨特的電氣特性和成本效益而被廣泛使用。BJT可以作為開關使用,控制電流的流動,從而實現(xiàn)邏輯功能。 1. BJT作為開關 在數(shù)字電路,BJT最常見的應用之一
    的頭像 發(fā)表于 12-31 16:34 ?1462次閱讀

    如何使用 Verilog 進行數(shù)字電路設計

    使用Verilog進行數(shù)字電路設計是一個復雜但有序的過程,它涉及從概念設計到實現(xiàn)、驗證和優(yōu)化的多個階段。以下是一個基本的步驟指南,幫助你理解如何使用Verilog來設計數(shù)字電路: 1. 明確設計需求
    的頭像 發(fā)表于 12-17 09:47 ?1659次閱讀

    邏輯異或在數(shù)字電路的作用

    邏輯異或(Exclusive OR,簡稱XOR)在數(shù)字電路扮演著至關重要的角色。以下是邏輯異或在數(shù)字電路的幾個主要作用: 一、實現(xiàn)基本邏輯功能 異或門(Exclusive OR G
    的頭像 發(fā)表于 11-19 09:44 ?2272次閱讀

    一文解析時鐘傳輸

    采樣到的信號質(zhì)量!最常用的同步方法是雙級觸發(fā)器緩存法,俗稱延遲打拍法。信號從一個時鐘進入另一個時鐘之前,將該信號用兩級觸發(fā)器連續(xù)緩存兩次,可有效降低因為時序不滿足而導致的
    的頭像 發(fā)表于 11-16 11:55 ?1682次閱讀
    一文解析<b class='flag-5'>跨</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b>傳輸