亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

?被淘汰的FinFET 5nm之后的芯片該如何制造

微流控科技 ? 來源:電子發(fā)燒友網(wǎng) ? 作者:周凱揚 ? 2021-08-25 11:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報道(文/周凱揚)自去年起,臺積電和三星等晶圓代工廠紛紛推出了5nm的工藝,如今更是在鉆研5nm以下的先進制程。但制程的提升不單單只靠EUV光刻機就能輕易實現(xiàn)的,短溝道效應(yīng)使得傳統(tǒng)的FinFET技術(shù)已經(jīng)滿足不了更高的半導(dǎo)體工藝。

目前的工藝水平在深度學(xué)習(xí)、圖形分析等基礎(chǔ)AI應(yīng)用上已經(jīng)可以滿足要求,但在神經(jīng)形態(tài)芯片和量子計算上,仍需要更先進的制程來提供支持。面對這些挑戰(zhàn),三星、臺積電和英特爾紛紛選擇了GAA技術(shù)來突破這一壁障。

GAA何時面世?

三星在2019年就公布了其GAA 技術(shù)MBCFET,并發(fā)布了初版PDK。GAA結(jié)構(gòu)進一步提到了柵極與溝道之間的接觸面積,并支持垂直堆疊的方式來獲得更強的載流能力,而非像FinFET一樣橫向堆疊鰭片。

三星也同時宣布,將在3nm工藝節(jié)點引入GAA技術(shù)。根據(jù)三星給出的PPA數(shù)據(jù),先進節(jié)點的MBCFET與7nm的FinFET相比,功耗減少50%,性能提升30%,面積減小了50%。

IBM全球首發(fā)的2nm芯片上,也用到了納米片GAA技術(shù)。今年6月底,三星宣布與新思合作的3nm GAA試產(chǎn)芯片已經(jīng)成功流片。根據(jù)目前的消息來看,預(yù)計三星會在2022年推出早期GAA技術(shù)的制程3GAE,在2023年推出基于MBCFET的3GAP。

英特爾也在近期的Intel Accelerated發(fā)布會中宣布,將在其20A工藝節(jié)點中引入其GAA技術(shù)RibbonFET,預(yù)計2024年上半年推出。而臺積電則在今年的技術(shù)論壇上宣布,F(xiàn)inFET技術(shù)只會用到3nm,2nm將用納米片晶體管來取代現(xiàn)有結(jié)構(gòu)。

然而令許多人不解的是,GAA中通道的命名有納米線、納米片和納米帶,這些究竟是營銷術(shù)語不同,還是另有玄機呢?

納米線、納米帶與納米片

其實這些并不是花哨的營銷術(shù)語,而是對通道物理特質(zhì)不同的描述。納米線的寬度和通道厚度基本相近,而納米片則選擇了更大的寬度,納米帶則是一個折中的方案,也可以看做是寬度更小的納米片。

那么不同的通道對其性能又有何影響呢?由于2D結(jié)構(gòu)約束所帶來優(yōu)秀的短溝道特性,納米線在低功率應(yīng)用上的表現(xiàn)更好。而納米片因為更大有效寬度實現(xiàn)了更大的接觸面積,載流性能要更為優(yōu)異,適合一些高性能的應(yīng)用。

雖然通道有所差異,但三星等廠商都不約而同的采用了堆疊通道的方式來繼續(xù)增加GAA結(jié)構(gòu)的載流性能。不過FinFET中的鰭并不能無限疊加,GAA中的通道也是如此。這種載流能力的提升速度會隨著源極/漏極外延處的寄生電阻而減慢,不僅如此,柵極電容也會隨著通道數(shù)的增加而增大,因此為了保證最小的RC延遲,GAA一般會選擇3或4的通道數(shù)。

2nm及之后的晶體管結(jié)構(gòu)

至于2nm及之后的晶體管結(jié)構(gòu),比利時微電子研究中心(IMEC)提出了一種新的替代結(jié)構(gòu),名為分叉片(Forksheet)。該結(jié)構(gòu)中,這些納米片由分叉式的柵極結(jié)構(gòu)來控制,這種結(jié)構(gòu)在柵極圖案化之前,為pMOS和nMOS之間引入了一個絕緣強,將p柵極溝道和n柵極溝道隔絕開來,提供了比FinFET和納米片都要窄的np間距。

由此,分叉片可以提供更好的面積和性能擴展能力,并將單元高度從5T減小至4.3T,也實現(xiàn)了更低的寄生電容。

為了挺進1nm這一制程,單元高度的要求也減小至了3T,但由于布通率的限制,即便是分叉片也無法滿足這一條件。因此,IMEC又推出了名為CFET的技術(shù),一種互補的FET。CFET的概念就是將nFET疊在pFET上,從而提供了更多內(nèi)部單元布線的自由,并減小了單元面積。

在IMEC的初步評估中,運用CFET技術(shù)的4T FinFET在功耗和性能的表現(xiàn)上,可以打平甚至超過5T的標準FinFET,而且占用面積還要小25%。至于運用了CFET的納米片晶體管,不僅邏輯單元高度可以做到3T,還能提供額外的性能提升。

結(jié)語

就像平面晶體管自然演進至FinFET一樣,F(xiàn)inFET也將讓位給GAAFET。CMOS器件在結(jié)構(gòu)上演化的過程,也是半導(dǎo)體不斷挑戰(zhàn)摩爾定律的過程。除此之外,其實也有不少公司正在探索CMOS之外的晶體管方案,試圖消除CMOS本身的一些缺點,比如英國公司Search For The Next推出的Bizen。

但從現(xiàn)在追求PPA的潮流來看,這些方案還遠遠不能成為市場主流。2022年之后的半導(dǎo)體市場,高NA的EUV光刻機和GAAFET必將成為5nm制程以下的關(guān)鍵因素。

聲明:本文由電子發(fā)燒友原創(chuàng),轉(zhuǎn)載請注明以上來源。如需入群交流,請?zhí)砑游⑿舉lecfans999,投稿爆料采訪需求,請發(fā)郵箱huangjingjing@elecfans.com。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53305

    瀏覽量

    456003
  • 三星電子
    +關(guān)注

    關(guān)注

    34

    文章

    15891

    瀏覽量

    182788
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7305

    瀏覽量

    93661
  • PPA
    PPA
    +關(guān)注

    關(guān)注

    0

    文章

    21

    瀏覽量

    7764

原文標題:?被淘汰的FinFET,5nm之后的芯片該如何制造?

文章出處:【微信號:Microfluidics-Tech,微信公眾號:微流控科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    %。至少將GAA納米片提升幾個工藝節(jié)點。 2、晶背供電技術(shù) 3、EUV光刻機與其他競爭技術(shù) 光刻技術(shù)是制造3nm、5nm等工藝節(jié)點的高端半導(dǎo)體芯片的關(guān)鍵技術(shù)。是將設(shè)計好的
    發(fā)表于 09-15 14:50

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    。 FinFET是在22nm之后的工藝中使用,而GAA納米片將會在3nm及下一代工藝中使用。 在叉形片中,先前獨立的兩個晶體管NFET和PFET
    發(fā)表于 09-06 10:37

    全球首款2nm芯片曝準備量產(chǎn) 三星Exynos 2600

    據(jù)外媒韓國媒體 ETNews 在9 月 2 日發(fā)文報道稱全球首款2nm芯片曝準備量產(chǎn);三星公司已確認 Exynos 2600 將成為全球首款采用 2nm 工藝的移動 SoC
    的頭像 發(fā)表于 09-04 17:52 ?1873次閱讀

    今日看點丨蔚來自研全球首顆車規(guī)5nm芯片?。晃譅栁种袊鴧^(qū)啟動裁員計劃

    1. 蔚來自研全球首顆車規(guī)5nm 芯片!將對全行業(yè)開放 ? 據(jù)了解,李斌在直播中介紹了蔚來自研神璣NX9031芯片,他表示:“這是全球首顆車規(guī)5nm的智駕
    發(fā)表于 07-08 10:50 ?1879次閱讀

    體硅FinFET和SOI FinFET的差異

    在半導(dǎo)體制造領(lǐng)域,晶體管結(jié)構(gòu)的選擇如同建筑中的地基設(shè)計,直接決定了芯片的性能上限與能效邊界。當(dāng)制程節(jié)點推進到22nm以下時,傳統(tǒng)平面晶體管已無法滿足需求,鰭式場效應(yīng)晶體管(FinFET
    的頭像 發(fā)表于 06-25 16:49 ?1444次閱讀
    體硅<b class='flag-5'>FinFET</b>和SOI <b class='flag-5'>FinFET</b>的差異

    下一代高速芯片晶體管解制造問題解決了!

    在半導(dǎo)體工藝演進到2nm,1nm甚至0.7nm等節(jié)點以后,晶體管結(jié)構(gòu)如何演進?2017年,imec推出了叉片晶體管(forksheet),作為環(huán)柵(GAA)晶體管的自然延伸。不過,產(chǎn)
    發(fā)表于 06-20 10:40

    為什么芯片制造常用P型硅

    從早期的平面 CMOS 工藝到先進的 FinFET,p 型襯底在集成電路設(shè)計中持續(xù)廣泛采用。為什么集成電路的制造更偏向于P型硅?
    的頭像 發(fā)表于 05-16 14:58 ?778次閱讀
    為什么<b class='flag-5'>芯片</b><b class='flag-5'>制造</b>常用P型硅

    第一代半導(dǎo)體淘汰了嗎

    在半導(dǎo)體產(chǎn)業(yè)的百年發(fā)展歷程中,“第一代半導(dǎo)體是否淘汰”的爭議從未停歇。從早期的鍺晶體管到如今的硅基芯片,以硅為代表的第一代半導(dǎo)體材料,始終以不可替代的產(chǎn)業(yè)基石角色,支撐著全球95%以上的電子設(shè)備
    的頭像 發(fā)表于 05-14 17:38 ?697次閱讀
    第一代半導(dǎo)體<b class='flag-5'>被</b><b class='flag-5'>淘汰</b>了嗎

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實現(xiàn)流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標準封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實現(xiàn)首次流片成功。這一里程碑彰顯了我們持續(xù)提供高性能車規(guī)級 IP 解決方案?的承諾,可滿足新一代汽車電子和高性能計算應(yīng)用的嚴格要求。
    的頭像 發(fā)表于 04-16 10:17 ?597次閱讀
    Cadence UCIe IP在Samsung Foundry的<b class='flag-5'>5nm</b>汽車工藝上實現(xiàn)流片成功

    【「芯片通識課:一本書讀懂芯片技術(shù)」閱讀體驗】芯片怎樣制造

    玻璃板;不透光材料是鉻金屬薄膜,電鍍在基板上,薄膜上制作了電路版圖上某一層的幾何圖形。光掩膜版上有鉻金屬薄膜的地方不透光,無鉻金屬薄膜的地方則可以很好地透光。下圖為光掩膜版作為芯片設(shè)計與
    發(fā)表于 04-02 15:59

    FinFET制造工藝的具體步驟

    本文介紹了FinFET(鰭式場效應(yīng)晶體管)制造過程中后柵極高介電常數(shù)金屬柵極工藝的具體步驟。
    的頭像 發(fā)表于 01-20 11:02 ?4381次閱讀
    <b class='flag-5'>FinFET</b><b class='flag-5'>制造</b>工藝的具體步驟

    FinFet Process Flow—啞柵極的形成

    FinFET的柵極寬度,這對于控制電流流動至關(guān)重要。在22nm及以下技術(shù)節(jié)點中,由于鰭片尺寸非常小,通常通過SADP(Self-Aligned Double Patterning)或SAQP
    的頭像 發(fā)表于 01-14 13:55 ?1842次閱讀
    <b class='flag-5'>FinFet</b> Process Flow—啞柵極的形成

    消息稱臺積電3nm、5nm和CoWoS工藝漲價,即日起效!

    )計劃從2025年1月起對3nm、5nm先進制程和CoWoS封裝工藝進行價格調(diào)整。 先進制程2025年喊漲,最高漲幅20% 其中,對3nm、5nm等先進制程技術(shù)訂單漲價,漲幅在3%到8
    的頭像 發(fā)表于 01-03 10:35 ?914次閱讀

    【「大話芯片制造」閱讀體驗】+ 芯片制造過程和生產(chǎn)工藝

    保護,并使其具備與外部交換電信號的能力。整個封裝流程包含五個關(guān)鍵步驟:晶圓鋸切、晶片附著、互連、成型以及封裝測試。 通過章節(jié)的閱讀,學(xué)到了芯片的生產(chǎn)制造過程、生產(chǎn)工藝、晶圓的處理及工藝、拋光工藝等知識。
    發(fā)表于 12-30 18:15

    臺積電產(chǎn)能爆棚:3nm5nm工藝供不應(yīng)求

    臺積電近期成為了高性能芯片代工領(lǐng)域的明星企業(yè),其產(chǎn)能各大科技巨頭瘋搶。據(jù)最新消息,臺積電的3nm5nm工藝產(chǎn)能利用率均達到了極高水平,其中3nm
    的頭像 發(fā)表于 11-14 14:20 ?1224次閱讀