亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ILA工作原理 ILA使用方法與注意

lp7u_bia ? 來源:SiliconThink ? 作者:SiliconThink ? 2021-08-09 14:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1. 前言

在數(shù)字IP/IC,FPGA項目的上板驗證階段,對于一些難以確定原因的bug,比如:RTL仿真時,測試pattern覆蓋不夠全面,fpga跑起來后的實際信號時序可能跟RTL 仿真不一致,從而出現(xiàn)Bug。一種debug的方式就是用FPGA工具提供的ILA模塊(xilixn在ISE中叫:chipscope),來實時抓取FPGA內(nèi)部數(shù)字信號的波形,分析邏輯錯誤的原因,幫助debug。

ILA的正確、高效使用,能加速debug的進程。

2. ILA工作原理

根據(jù)xilinx的datasheet功能描述,猜測ILA也是一個數(shù)字IP,大致結(jié)構(gòu)如下:

1f86597a-f878-11eb-9bcf-12bb97331649.png

其中:

1) dbg_sig?:是待觀測的debug信號;

2) ila_clk:是設(shè)置的ILA工作時鐘(監(jiān)測、抓?。?;

3) jtag_inf:ILA數(shù)據(jù)與上層的交互口(tigger條件設(shè)置,抓取的數(shù)據(jù)上傳);

4) sram_ctrl:根據(jù)trig_ctrl,觸發(fā)抓取,并把抓取的數(shù)據(jù)按cila_clk的cycle實時寫入SRAM;

5) sram:抓取數(shù)據(jù)的存儲空間;

6) jtag_io:Jtag協(xié)議定義的標(biāo)準(zhǔn)IO;

根據(jù)這個大致結(jié)構(gòu),預(yù)計ILA工作原理如下:

1) PC端GUI應(yīng)用程序設(shè)置trigger條件;通過jtag_io配置進入ILA core;

2) ILA core開始工作,使用ila_clk監(jiān)測debug信號是否符合tigger條件;

3) 符合條件后,使用ila_clk抓取debug信號,并實時存入SRAM;

4) 抓取結(jié)束后,通過jtag_io把debug信號的值上傳到PC端;

5) PC端GUI應(yīng)用程序顯示波形;

根據(jù)這個工作原理,可以推導(dǎo)出ILA的一些使用特性:

1) ILA加入后,需要增加LUT/DFF的使用量;

2) ILA加入后,需要增加的使用量,跟debug信號的數(shù)量,抓取深度成正比;

這些特性,跟實際布局布線后的結(jié)果是匹配的。

3. ILA使用方法與注意

ILA的使用步驟如下:

A. 設(shè)計綜合;

B. 點擊:Set Up Debug開始添加ILA;

C. 添加debug信號:

D. 對每個debug信號選擇監(jiān)測、抓取時鐘:

E. 設(shè)置抓取特性:

F. 結(jié)束,保存ILA設(shè)置。ILA信息將存入工程的xdc約束文件:

到此,ILA插入結(jié)束,在place&route完成,產(chǎn)生configure bit后,下載進入FPAG即可使用ILA進行內(nèi)部觀測了。

4. ILA使用注意

在ILA的使用過程中,有如下3點需要注意:

A. 設(shè)置監(jiān)測、抓取時鐘時,最好用drive這個信號的clk。因為是數(shù)字電路,也存在跨時鐘域的問題。如果ila_clk和debug信號的clk不一致,這兒就是一個跨時鐘域的點。在P&R時,timing會報錯。你可以用set_false_path來mask掉這些timing violation,但是需要記住跨時鐘域的特性:如果debug一個4bit信號,實際信號只有4‘b0001--》 4’b0111的變化,可能抓取到:4‘b0001--》 4’b0101 -》 4‘b0111。

B. 因為綜合可能優(yōu)化掉一些信號(尤其是組合邏輯),或改變信號的名字,為了keep某些信號,可以在RTL code中,添加:“* mark_debug = “true” *”,使用如下:

C. 設(shè)置抓取特性時,“input pipe stage”建議設(shè)置到2~3。這樣雖然多用些DFF,可以確保ILA輸入時的timing更容易過。因為你的debug邏輯可能離ILA core非常的遠,增加pipe stage寄存器,可以把信號一級一級pipe到ILA core的輸入口。

5. 寫在最后

雖然ILA比邏輯分析儀好用多了,但是并不建議靠ILA來debug。因為:

1) ILA分析的波形長度有限;

2) ILA抓取的信號數(shù)量有限;

3) 添加大量信號時,麻煩;

4) 如果需要新加debug信號,需要重新做ILA,在Place&Route,這樣費時費力(一個稍大的工程,可能需要跑數(shù)小時);

所以,“此女”雖好但不可褻玩焉,否則走火入魔,舉步維艱。建立完備的測試pattern,cover全功能點,跑RTL simulation才是正道。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1643

    瀏覽量

    82937
  • GUI
    GUI
    +關(guān)注

    關(guān)注

    3

    文章

    691

    瀏覽量

    42674
  • ILA
    ILA
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    3843

原文標(biāo)題:數(shù)字IC/FPGA設(shè)計基礎(chǔ)_ILA原理與使用

文章出處:【微信號:bianpinquan,微信公眾號:變頻圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    ILA 抓取MCU200T的內(nèi)部信號

    我們在調(diào)BUG的過程中單純利用引腳輸出中間變量的方法可能比較困難,因此我們在實際的開發(fā)過程中使用了ILA內(nèi)嵌式邏輯分析儀來進行內(nèi)部信號的捕捉和觀察。 1、在E203的 vivado工程中打開IP
    發(fā)表于 10-29 08:03

    將e203 例化AXI總線接口

    否有信號變化,注意axi的awaddr,awvalid,wready,wdata一定要引出到ILA,這里調(diào)用ILA時候可以選擇axi屬性。 最后終于用e203的axi把led0點亮。(最終發(fā)現(xiàn)是axi_gpio分配地址為
    發(fā)表于 10-29 06:08

    錫膏的儲存及使用方法詳解

    錫膏是一種常用的焊接輔助材料,廣泛應(yīng)用于電子、電器、通訊、儀表等行業(yè)的焊接工藝中。正確的儲存和使用方法對于保證錫膏的品質(zhì)和焊接效果至關(guān)重要。本文將就錫膏的儲存和使用方法進行詳細(xì)介紹,希望能對廣大焊接工作者有所幫助。
    的頭像 發(fā)表于 07-18 17:36 ?940次閱讀
    錫膏的儲存及<b class='flag-5'>使用方法</b>詳解

    FPGA調(diào)試方式之VIO/ILA的使用

    在Vivado中,VIO(Virtual Input/Output)是一種用于調(diào)試和測試FPGA設(shè)計的IP核,它允許設(shè)計者通過JTAG接口實時讀取和寫入FPGA內(nèi)部的寄存器,從而檢查設(shè)計的運行狀態(tài)并修改其行為。VIO IP核提供了一個簡單易用的接口,使得用戶可以輕松地與FPGA內(nèi)部寄存器進行交互。
    的頭像 發(fā)表于 06-09 09:32 ?2812次閱讀
    FPGA調(diào)試方式之VIO/<b class='flag-5'>ILA</b>的使用

    FPGA遠程燒寫bit文件和調(diào)試ILA指南

    在 FPGA 開發(fā)過程中,燒寫bit文件和使用ILA進行調(diào)試是再常見不過的操作。但如果 FPGA 板卡被放在機房,或者通過PCIe插在服務(wù)器上,那么每次調(diào)試時我們都不得不帶著筆記本電腦跑去機房或服務(wù)器旁,接上 JTAG 線后才能進行調(diào)試,非常不便。
    的頭像 發(fā)表于 06-05 16:41 ?1727次閱讀
    FPGA遠程燒寫bit文件和調(diào)試<b class='flag-5'>ILA</b>指南

    LCR測試儀的使用方法注意事項

    LCR測試儀的使用方法、操作注意事項及常見故障處理,幫助讀者高效、安全地掌握這一儀器的使用技巧。 ? 二、LCR測試儀的基本使用方法 1. 準(zhǔn)備階段 (1)設(shè)備檢查:確保測試儀電源線、連接線完好,電源開關(guān)關(guān)閉。檢查測試夾具或探針
    的頭像 發(fā)表于 04-29 10:36 ?4324次閱讀
    LCR測試儀的<b class='flag-5'>使用方法</b>與<b class='flag-5'>注意</b>事項

    精密空調(diào)操作使用方法詳解

    精密空調(diào)操作使用方法詳解
    的頭像 發(fā)表于 02-10 14:44 ?1687次閱讀
    精密空調(diào)操作<b class='flag-5'>使用方法</b>詳解

    無線收發(fā)器工作原理,無線收發(fā)器怎么使用

    無線收發(fā)器作為現(xiàn)代通信技術(shù)的重要組成部分,廣泛應(yīng)用于各個領(lǐng)域,包括無線通信、物聯(lián)網(wǎng)、遠程控制和無線傳感器網(wǎng)絡(luò)等。本文將深入探討無線收發(fā)器的工作原理,同時提供詳細(xì)的使用方法。
    的頭像 發(fā)表于 01-29 15:31 ?2310次閱讀

    相位測量儀工作原理,相位測量儀怎么使用

    相位測量儀作為電子測量領(lǐng)域的重要工具,廣泛應(yīng)用于電力、通信、自動化控制等多個行業(yè)。它通過精確測量電壓、電流等信號之間的相位關(guān)系,為工程師和技術(shù)人員提供了關(guān)鍵的數(shù)據(jù)支持。本文旨在深入探討相位測量儀的工作原理,并詳細(xì)介紹其使用方法。
    的頭像 發(fā)表于 01-29 15:07 ?3484次閱讀

    快速了解電源模塊的使用方法

    電源是整個電路可靠工作的核心部分。然而,由于電源電路的電流和發(fā)熱量較大,容易出現(xiàn)故障。今天我為大家介紹一下電源模塊的使用方法。
    的頭像 發(fā)表于 01-21 15:24 ?1260次閱讀

    電烙鐵的使用方法注意事項

    一、電烙鐵的使用方法 1、新電烙鐵使用前要先讓電烙鐵通電,給烙鐵頭“上錫”。具體方法是先用銼刀將烙鐵頭按需要銼成一定的形狀,然后接上電源,當(dāng)烙鐵頭溫度升到剛剛能熔化焊錫時,在助焊劑上沾涂一下,等
    的頭像 發(fā)表于 01-18 14:19 ?5214次閱讀

    ADS54J54IRGCT用示波器觀測SYNC信號一直為低,為什么?

    正確的K28.5后,將SYNCb拉高,完成代碼組同步階段。 3、ADS54J54在SYNCb拉高后,發(fā)送ILA序列。FPGA收到正確的ILA序列后,完成ILA階段 4、而后發(fā)送AD采樣數(shù)據(jù) 我分析是AD配置可能有問題。 提問:請
    發(fā)表于 01-02 07:06

    AB伺服軟件使用方法

    AB伺服軟件使用方法
    發(fā)表于 12-24 14:45 ?1次下載

    ADS54J60數(shù)據(jù)有效但是全為0,為什么?

    ADS54J60通過FMC與K7芯片連接,目前JESD204B已接通,通過ILA抓取PHY的數(shù)據(jù)有效位為高,同時JESD204B狀態(tài)顯示為數(shù)據(jù)被檢測到:如下描述,采用4244模式,每個通道狀態(tài)顯示
    發(fā)表于 11-29 15:32

    ADC12DJ3200設(shè)置斜坡測試模式,通過ILA查看數(shù)據(jù),從第九個數(shù)據(jù)開始出現(xiàn)錯誤,怎么解決?

    ADC設(shè)置為JMODE1模式,lane_rate=6.4G ,K=4 , jesd204B_core lck=160MHz, sysref都是20MHz, 采用3.2GHz的采樣頻率, 設(shè)置斜坡測試模式,通過ILA查看數(shù)據(jù),從第九個數(shù)據(jù)開始,出現(xiàn)錯誤,如圖:
    發(fā)表于 11-19 06:03