亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RTL中多時(shí)鐘域的異步復(fù)位同步釋放

FPGA開(kāi)源工作室 ? 來(lái)源:CSDN ? 作者:Snipermeng ? 2021-05-08 09:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 多時(shí)鐘域的異步復(fù)位同步釋放

當(dāng)外部輸入的復(fù)位信號(hào)只有一個(gè),但是時(shí)鐘域有多個(gè)時(shí),使用每個(gè)時(shí)鐘搭建自己的復(fù)位同步器即可,如下所示。

pIYBAGCV8QWANuz2AACK8JPO7Pg061.jpg

verilog代碼如下:

module CLOCK_RESET( input rst_n, input aclk, input bclk, input cclk, output reg arst_n, output reg brst_n, output reg crst_n );

reg arst_n0,arst_n1;reg brst_n0,brst_n1;reg crst_n0,crst_n1;

always @(posedge aclk or negedge rst_n) if(rst_n==0) begin arst_n0《=1‘b1; arst_n1《=1’b0; arst_n《=1‘b0; end else begin arst_n《=arst_n1; arst_n1《=arst_n0; end always @(posedge bclk or negedge rst_n) if(rst_n==0) begin brst_n0《=1’b1; brst_n1《=1‘b0; brst_n《=1’b0; end else begin brst_n《=brst_n1; brst_n1《=brst_n0; end always @(posedge cclk or negedge rst_n) if(rst_n==0) begin crst_n0《=1‘b1; crst_n1《=1’b0; crst_n《=1‘b0; end else begin crst_n《=crst_n1; crst_n1《=crst_n0; end endmodule

2 多時(shí)鐘域的按順序復(fù)位釋放

當(dāng)多個(gè)時(shí)鐘域之間對(duì)復(fù)位釋放的時(shí)間有順序要求時(shí),將復(fù)位同步器級(jí)聯(lián)起來(lái)就可以構(gòu)成多個(gè)時(shí)鐘域按順序的復(fù)位釋放(實(shí)際上就是延遲兩拍)。

verilog代碼:

module CLOCK_RESET( input rst_n, input aclk, input bclk, input cclk, output reg arst_n, output reg brst_n, output reg crst_n );

reg arst_n0,arst_n1;reg brst_n0,brst_n1;reg crst_n0,crst_n1;

always @(posedge aclk or negedge rst_n) if(rst_n==0) begin arst_n0《=1’b1; arst_n1《=1‘b0; arst_n《=1’b0; end else begin arst_n《=arst_n1; arst_n1《=arst_n0; end always @(posedge bclk or negedge rst_n) if(rst_n==0) begin brst_n1《=1‘b0; brst_n《=1’b0; end else begin brst_n《=brst_n1; brst_n1《=arst_n; end always @(posedge cclk or negedge rst_n) if(rst_n==0) begin crst_n1《=1‘b0; crst_n《=1’b0; end else begin crst_n《=crst_n1; crst_n1《=brst_n; end endmodule

原文標(biāo)題:RTL設(shè)計(jì)- 多時(shí)鐘域按順序復(fù)位釋放

文章出處:【微信公眾號(hào):FPGA開(kāi)源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1947

    瀏覽量

    134275
  • RTL
    RTL
    +關(guān)注

    關(guān)注

    1

    文章

    393

    瀏覽量

    62235

原文標(biāo)題:RTL設(shè)計(jì)- 多時(shí)鐘域按順序復(fù)位釋放

文章出處:【微信號(hào):leezym0317,微信公眾號(hào):FPGA開(kāi)源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    北斗同步時(shí)鐘:精準(zhǔn)背后的使用體驗(yàn)

    在時(shí)間同步技術(shù)日益重要的今天,北斗同步時(shí)鐘逐漸成為許多行業(yè)的基礎(chǔ)設(shè)備。作為一名長(zhǎng)期接觸各類時(shí)間同步方案的技術(shù)人員,我想分享一些實(shí)際使用北斗同步
    的頭像 發(fā)表于 10-28 16:29 ?264次閱讀
    北斗<b class='flag-5'>同步</b><b class='flag-5'>時(shí)鐘</b>:精準(zhǔn)背后的使用體驗(yàn)

    黑芝麻智能跨時(shí)間同步技術(shù):消除多計(jì)算單元的時(shí)鐘信任鴻溝

    ,并以黑芝麻智能武當(dāng) C1296 芯片為例,通過(guò)多方式同步實(shí)現(xiàn)多高精度對(duì)齊,消除時(shí)鐘信任鴻溝的實(shí)測(cè)效果。 智能汽車的核心是通過(guò)多維度感知、實(shí)時(shí)決策和精準(zhǔn)控制實(shí)現(xiàn)輔助駕駛與智能交互,而這一切的前提是?"時(shí)間基準(zhǔn)一致",由于不同傳
    的頭像 發(fā)表于 07-22 09:17 ?307次閱讀
    黑芝麻智能跨<b class='flag-5'>域</b>時(shí)間<b class='flag-5'>同步</b>技術(shù):消除多<b class='flag-5'>域</b>計(jì)算單元的<b class='flag-5'>時(shí)鐘</b>信任鴻溝

    同步快?異步穩(wěn)?串口通信方案選擇的避坑指南

    我們常用的串口究竟是同步還是異步?藍(lán)牙模塊、WiFi模塊用的又是什么方式?今天,我們就來(lái)一探究竟,講清楚串口通信的同步異步的區(qū)別。 1.同步
    的頭像 發(fā)表于 07-09 16:58 ?477次閱讀
    <b class='flag-5'>同步</b>快?<b class='flag-5'>異步</b>穩(wěn)?串口通信方案選擇的避坑指南

    時(shí)鐘同步在低空經(jīng)濟(jì)的典型應(yīng)用及發(fā)展方向

    在低空經(jīng)濟(jì),時(shí)鐘同步的應(yīng)用場(chǎng)景非常廣泛,以下是幾個(gè)典型的例子:1.無(wú)人機(jī)編隊(duì)飛行無(wú)人機(jī)編隊(duì)飛行是低空經(jīng)濟(jì)的重要應(yīng)用,例如物流配送和農(nóng)業(yè)噴灑。在編隊(duì)飛行
    的頭像 發(fā)表于 07-08 14:02 ?556次閱讀
    <b class='flag-5'>時(shí)鐘</b><b class='flag-5'>同步</b>在低空經(jīng)濟(jì)<b class='flag-5'>中</b>的典型應(yīng)用及發(fā)展方向

    AMD FPGA異步模式與同步模式的對(duì)比

    本文講述了AMD UltraScale /UltraScale+ FPGA 原生模式下,異步模式與同步模式的對(duì)比及其對(duì)時(shí)鐘設(shè)置的影響。
    的頭像 發(fā)表于 07-07 13:47 ?1315次閱讀

    PTP 時(shí)鐘:精準(zhǔn)時(shí)鐘同步的核心力量?

    在當(dāng)今數(shù)字化時(shí)代,時(shí)鐘同步對(duì)于眾多領(lǐng)域的高效、穩(wěn)定運(yùn)行至關(guān)重要。無(wú)論是工業(yè)自動(dòng)化生產(chǎn)線的協(xié)同運(yùn)作,還是汽車電子系統(tǒng)各個(gè)部件的精準(zhǔn)配合,都離不開(kāi)高精度的時(shí)鐘
    的頭像 發(fā)表于 06-05 16:30 ?464次閱讀

    異步時(shí)鐘處理方法大全

    該方法只用于慢到快時(shí)鐘的1bit信號(hào)傳遞。在Xilinx器件,可以使用(* ASYNC_REG = "TRUE" *)標(biāo)記,將兩個(gè)寄存器盡量靠近綜合,降低 亞穩(wěn)態(tài)因?qū)Ь€延遲太大而傳播到第二個(gè)寄存器的可能性。
    的頭像 發(fā)表于 05-14 15:33 ?1173次閱讀
    跨<b class='flag-5'>異步</b><b class='flag-5'>時(shí)鐘</b><b class='flag-5'>域</b>處理方法大全

    ntp時(shí)鐘同步服務(wù)器是什么?ntp時(shí)鐘同步服務(wù)器介紹

    時(shí)間、時(shí)鐘、時(shí)辰是我們非常熟悉的,但是你們知道如今的時(shí)間、時(shí)鐘都是哪里產(chǎn)生的嗎?尤其當(dāng)今網(wǎng)絡(luò)設(shè)備的普及使用,上面幾乎都有時(shí)間標(biāo)識(shí),其實(shí)他們都是通過(guò)一些設(shè)備傳遞的,比如ntp時(shí)鐘同步服務(wù)
    的頭像 發(fā)表于 05-13 15:19 ?565次閱讀
    ntp<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>同步</b>服務(wù)器是什么?ntp<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>同步</b>服務(wù)器介紹

    時(shí)鐘同步在通信系統(tǒng)中有哪些重要作用?

    時(shí)鐘同步是指在一個(gè)系統(tǒng),各個(gè)時(shí)鐘能夠準(zhǔn)確地顯示相同的時(shí)間。在現(xiàn)代科技發(fā)展時(shí)鐘
    的頭像 發(fā)表于 04-29 13:44 ?863次閱讀
    <b class='flag-5'>時(shí)鐘</b><b class='flag-5'>同步</b>在通信系統(tǒng)中有哪些重要作用?

    TSN時(shí)鐘同步精度技術(shù)解析:TSN網(wǎng)絡(luò)的基石與保障

    一、引言 在現(xiàn)代網(wǎng)絡(luò)通信領(lǐng)域,時(shí)鐘同步精度至關(guān)重要,時(shí)間敏感網(wǎng)絡(luò)(TSN)作為新一代工業(yè)通信的核心技術(shù),其時(shí)鐘同步精度直接影響數(shù)據(jù)傳輸?shù)膶?shí)時(shí)性與系統(tǒng)協(xié)同效率。尤其在工業(yè)自動(dòng)化、車載網(wǎng)絡(luò)
    的頭像 發(fā)表于 04-25 09:56 ?722次閱讀
    TSN<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>同步</b>精度技術(shù)解析:TSN網(wǎng)絡(luò)的基石與保障

    復(fù)位電路的作用、控制方式和類型

    復(fù)位電路也是數(shù)字邏輯設(shè)計(jì)中常用的電路,不管是 FPGA 還是 ASIC 設(shè)計(jì),都會(huì)涉及到復(fù)位,一般 FPGA或者 ASIC 的復(fù)位需要我們自己設(shè)計(jì)復(fù)位方案。
    的頭像 發(fā)表于 03-12 13:54 ?3275次閱讀
    <b class='flag-5'>復(fù)位</b>電路的作用、控制方式和類型

    在不同時(shí)鐘下,多片ADS131E08如何實(shí)現(xiàn)不間斷的同步采集?

    如題,在不同時(shí)鐘下,多片ADS131E08如何實(shí)現(xiàn)不間斷的同步采集?
    發(fā)表于 12-05 08:10

    一文解析跨時(shí)鐘傳輸

    采樣到的信號(hào)質(zhì)量!最常用的同步方法是雙級(jí)觸發(fā)器緩存法,俗稱延遲打拍法。信號(hào)從一個(gè)時(shí)鐘進(jìn)入另一個(gè)時(shí)鐘之前,將該信號(hào)用兩級(jí)觸發(fā)器連續(xù)緩存兩次
    的頭像 發(fā)表于 11-16 11:55 ?1679次閱讀
    一文解析跨<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>域</b>傳輸

    FPGA復(fù)位的8種技巧

    其它輸入引腳類似,對(duì) FPGA 來(lái)說(shuō)往往是異步的。設(shè)計(jì)人員可以使用這個(gè)信號(hào)在 FPGA 內(nèi)部對(duì)自己的設(shè)計(jì)進(jìn)行異步或者同步復(fù)位。 不過(guò)在一些提示和技巧的幫助下,設(shè)計(jì)人員可以找到更加合適的
    的頭像 發(fā)表于 11-16 10:18 ?1577次閱讀
    FPGA<b class='flag-5'>復(fù)位</b>的8種技巧

    復(fù)位電路的設(shè)計(jì)問(wèn)題

    都有異步復(fù)位端口,因此采用異步復(fù)位可以節(jié)約資源。 ⑵設(shè)計(jì)相對(duì)簡(jiǎn)單。 ⑶異步復(fù)位信號(hào)識(shí)別方便,而且
    的頭像 發(fā)表于 11-15 11:13 ?795次閱讀
    <b class='flag-5'>復(fù)位</b>電路的設(shè)計(jì)問(wèn)題