亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在Vivado中使用SRIO高速串行協(xié)議的IP演示官方例程

電子工程師 ? 來源:FPGA探索者 ? 作者:FPGA探索者 ? 2021-04-15 15:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA開發(fā)過程中不可避免的要使用到一些IP,有些IP是很復(fù)雜的,且指導(dǎo)手冊一般是很長的英文,僅靠看手冊和網(wǎng)絡(luò)的一些搜索,對于復(fù)雜IP的應(yīng)用可能一籌莫展。

這里以Xilinx為例,在Vivado中使用SRIO高速串行協(xié)議的IP演示如何使用官方例程和手冊進行快速使用,在仔細閱讀參考官方例程后進行一些修改就可以應(yīng)用在實際項目中。

一、導(dǎo)入IP

點擊“IP Catalog”,選擇要使用的IP,雙擊3處配置IP。

5b12010a-9dac-11eb-8b86-12bb97331649.png

二、配置IP

點擊左上角可以閱讀官方的IP說明手冊、IP更新信息、常見問題及解決方式。根據(jù)實際的需求配置IP的參數(shù),如工作時鐘等。

在“Shared Logic”選項中(SRIO、Aurora、JESD204等使用GT的IP核中常常有此選項),如果選擇“Include Shared Logic inExample Design”(推薦方式),則在IP核外部的示例工程中生成時鐘、復(fù)位等必要邏輯,且這些邏輯作為共享邏輯,加入使用多個IP核時,可以共享一些復(fù)位等信號,且這些時鐘、復(fù)位可以被使用者修改;

當選中“Include Shared Logic in Core”(簡單)選項時,時鐘、復(fù)位邏輯等邏輯被包含在IP核中,對其他的IP不可見,這些邏輯也不能被修改(Read-Only)。

5b4b3696-9dac-11eb-8b86-12bb97331649.png

下圖中左邊是“IncludeShared Logic in Example Design”,右邊是“Include Shared Logic in Core”,可見不同配置下IP對外呈現(xiàn)的時鐘、復(fù)位和GT的一些引腳是不同的。

5b8fd0a8-9dac-11eb-8b86-12bb97331649.png

三、閱讀手冊

點擊“Product Guide”可以轉(zhuǎn)到Xilinx的DocNav中,查看、閱讀、下載各FPGA器件手冊、開發(fā)板資料、IP手冊。Xilinx官方手冊和配套例程是最具參考價值的資料,沒有其他。雖然是英文版,但是借助翻譯軟件及關(guān)鍵詞查找,還是能夠進行閱讀。

5bab3a5a-9dac-11eb-8b86-12bb97331649.png

5c2c6efe-9dac-11eb-8b86-12bb97331649.png

四、生成例程

選擇OOC編譯,等編譯完成后,右鍵“Open IPExample Design”,打開IP對應(yīng)配置下的測試工程,選擇指定路徑,自動打開新生成的測試工程。

5c3a9bbe-9dac-11eb-8b86-12bb97331649.png

五、閱讀示例工程,仿真分析

工程中包含了時鐘、復(fù)位及輸入輸出、AXI總線協(xié)議等必要的配置,包含TestBench仿真測試文件,閱讀分析源碼,仿真查看波形,通過少量更改可以下板測試,ILA監(jiān)測,參考示例工程,在實際應(yīng)用中即可使用。

選擇“Include Shared Logic inExample Design”(推薦方式),則在IP核外部的示例工程中生成時鐘、復(fù)位等必要邏輯,且這些邏輯作為共享邏輯,加入使用多個IP核時,可以共享一些復(fù)位等信號,且這些時鐘、復(fù)位可以被使用者修改;

選中“Include Shared Logic in Core”(簡單)選項時,時鐘、復(fù)位、GT收發(fā)器配置是包含在IP核內(nèi)部,對其他的IP不可見,這些邏輯也不能被修改(Read-Only),不對外呈現(xiàn)。

運行仿真即可查看波形,加入內(nèi)部信號的波形到窗口,可以分析內(nèi)部的信號,包括物理層PHY、協(xié)議層LOG等多個信號。(加入內(nèi)部信號的方式可以參考matlab與FPGA數(shù)字濾波器設(shè)計(6)—— Vivado 中使用 Verilog 實現(xiàn)并行 FIR 濾波器/截位操作)

其余 IP 類似使用,多閱讀官方的IP手冊和例程。

原文標題:如何使用Xilinx官方例程和手冊學(xué)習(xí)IP核的使用,以高速接口SRIO為例

文章出處:【微信公眾號:FPGA技術(shù)江湖】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1652

    文章

    22228

    瀏覽量

    628467
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2190

    瀏覽量

    129399

原文標題:如何使用Xilinx官方例程和手冊學(xué)習(xí)IP核的使用,以高速接口SRIO為例

文章出處:【微信號:HXSLH1010101010,微信公眾號:FPGA技術(shù)江湖】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    vcs和vivado聯(lián)合仿真

    我們在做參賽課題的過程中發(fā)現(xiàn),上FPGA開發(fā)板跑系統(tǒng)時,有時需要添加vivadoip核。但是vivado仿真比較慢,vcs也不能直接對添加了vivado
    發(fā)表于 10-24 07:28

    高速總線接口的類型介紹

    串行RapidIO,高速串行通信協(xié)議,旨在鏈接DSP、FPGA、網(wǎng)絡(luò)處理器等芯片,具有低延遲、高帶寬(支持25Gbps、2.5Gbps、3.125Gbps的數(shù)據(jù)傳輸速率)。而Rapid
    的頭像 發(fā)表于 08-06 14:50 ?1317次閱讀

    【RK3568+PG2L50H開發(fā)板實驗例程】FPGA部分 | 光纖通信測試實驗例程

    : Window11 PDS2022.2-SP6.4 芯片型號: PG2L50H-484 2.實驗原理 PG2L100H 內(nèi)置了線速率高達 6.6Gbps 高速串行接口模塊,即 HSSTLP,包含 1 個
    發(fā)表于 07-10 10:51

    協(xié)議融合驅(qū)動效能躍升:Modbus轉(zhuǎn)Ethernet IP的擠出吹塑機應(yīng)用

    現(xiàn)代工業(yè)自動化領(lǐng)域,Modbus作為一種串行通信協(xié)議,其穩(wěn)定性和簡單性被廣泛應(yīng)用于各種工控設(shè)備中。但隨著技術(shù)的進步,對于更高速、更遠傳輸距離的需求日益增長,這就需要將Modbus
    的頭像 發(fā)表于 06-23 17:17 ?202次閱讀

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一個 HLS IP,通過 AXI4 接口從存儲器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學(xué)運算,然后將數(shù)據(jù)寫回存儲器。接著會在 AMD Vivado Design Suite 設(shè)計
    的頭像 發(fā)表于 06-13 09:50 ?1130次閱讀
    如何使用AMD Vitis HLS創(chuàng)建HLS <b class='flag-5'>IP</b>

    RT-Thread Ethernet/IP 協(xié)議技術(shù)實踐|技術(shù)集結(jié)

    Ethernet/IP(以太網(wǎng)工業(yè)協(xié)議)是一種基于標準以太網(wǎng)架構(gòu)的工業(yè)通信協(xié)議,廣泛應(yīng)用于自動化和控制系統(tǒng)中。它結(jié)合了TCP/IP協(xié)議和CI
    的頭像 發(fā)表于 04-08 18:47 ?1522次閱讀
    RT-Thread Ethernet/<b class='flag-5'>IP</b> <b class='flag-5'>協(xié)議</b>技術(shù)實踐|技術(shù)集結(jié)

    智多晶XSTC_8B10B IP介紹

    XSTC_8B10B IP(XSTC:XiST Transmission Channel)是智多晶開發(fā)的一個靈活的,輕量級的高速串行通信的IPIP
    的頭像 發(fā)表于 04-03 16:30 ?1074次閱讀
    智多晶XSTC_8B10B <b class='flag-5'>IP</b>介紹

    Vivado FIR IP核實現(xiàn)

    Xilinx的FIR IP核屬于收費IP,但是不需要像 Quartus那樣通過修改license文件來破解。如果是個人學(xué)習(xí),現(xiàn)在網(wǎng)絡(luò)上流傳的license破解文件在破解Vivado的同時也破解
    的頭像 發(fā)表于 03-01 14:44 ?2433次閱讀
    <b class='flag-5'>Vivado</b> FIR <b class='flag-5'>IP</b>核實現(xiàn)

    AN4254-24CS系列串行EEPROM中使用增強軟件寫保護功能

    電子發(fā)燒友網(wǎng)站提供《AN4254-24CS系列串行EEPROM中使用增強軟件寫保護功能.pdf》資料免費下載
    發(fā)表于 01-22 15:43 ?0次下載
    AN4254-<b class='flag-5'>在</b>24CS系列<b class='flag-5'>串行</b>EEPROM<b class='flag-5'>中使</b>用增強軟件寫保護功能

    24CS系列串行EEPROM中使用增強軟件寫保護功能

    電子發(fā)燒友網(wǎng)站提供《24CS系列串行EEPROM中使用增強軟件寫保護功能.pdf》資料免費下載
    發(fā)表于 01-15 15:21 ?0次下載
    <b class='flag-5'>在</b>24CS系列<b class='flag-5'>串行</b>EEPROM<b class='flag-5'>中使</b>用增強軟件寫保護功能

    如何在Windows中使用MTP協(xié)議

    Windows操作系統(tǒng)中使用MTP(Media Transfer Protocol)協(xié)議主要涉及到與移動設(shè)備(如智能手機、平板電腦等)的連接和數(shù)據(jù)傳輸。MTP是一種用于交換媒體文件(如音樂、視頻
    的頭像 發(fā)表于 01-03 10:26 ?4058次閱讀

    高速串行總線系列-IBERT使用介紹

    IP核進行配置即可,下面大概描述下這個過程: IBERT IP核生成及使用簡介 VivadoIP catalog中搜索IBERT,如下
    的頭像 發(fā)表于 12-20 09:38 ?3156次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>串行</b>總線系列-IBERT使用介紹

    SRIO介紹及xilinx的vivado 2017.4中生成srio例程代碼解釋

    1. 概述 本文是用于記錄srio的學(xué)習(xí)情況,以及一些對xilinx的vivado 2017.4中生成srio例程代碼的解釋。 2. 參考文件 《pg007_
    的頭像 發(fā)表于 12-10 16:24 ?4112次閱讀
    <b class='flag-5'>SRIO</b>介紹及xilinx的<b class='flag-5'>vivado</b> 2017.4中生成<b class='flag-5'>srio</b><b class='flag-5'>例程</b>代碼解釋

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+03.SFP光口測試(zmj)

    】光纖與光模塊連接 【圖】SFP-0與SFP-1互連 1.3程序設(shè)計 vivadoIP Catalog中找到IBERT 7 Series GTP這個IP核。 iBERT測試
    發(fā)表于 11-12 16:54

    vivado導(dǎo)入舊版本的項目,IP核心被鎖。

    vivado導(dǎo)入其他版本的項目的時候,IP核被鎖,無法解開,請問該如何解決。 使用軟件:vivado 2019.2 導(dǎo)入項目使用版本:vivado 2018
    發(fā)表于 11-08 21:29